專利名稱:液晶顯示面板以及顯示驅動方法
技術領域:
本發(fā)明涉及一種顯示技術,特別是涉及一種液晶顯示面板以及顯示驅動方法。
背景技術:
液晶顯示器為目前最常見的數(shù)字顯示裝置,請參閱圖1,其示出了現(xiàn)有的液晶顯示面板100的示意圖,如圖I所示,現(xiàn)有的液晶顯示面板100中每一個像素單元120包含驅動開關122、儲存電容Cst以及像素電容傳統(tǒng)的驅動方式中,各儲存電容Cst大多耦接至相同的共通電極C0M,且共通電極COM提供固定的直流電壓,稱為直流共通電壓驅動。在共通電壓為直流固定不變(如固定為O伏特)的情況下,為了實現(xiàn)像素的極性反轉驅動(點反轉、列反轉驅動、行反轉或幀反轉等),數(shù)據(jù)線D上提供數(shù)據(jù)電壓Vdata需在正負電壓電平間(如+5伏特至-5伏特)大幅度改變,較為耗電且充電轉換速度較慢。 因此,現(xiàn)有技術中亦提出不同的驅動方式,例如行反轉驅動方式(row inversion)提供極性交替變換的共通電壓(如+5伏特與O伏特間切換)的至共通電極C0M,藉此,數(shù)據(jù)線D上的數(shù)據(jù)電壓Vdata僅須在如O伏特至+5伏特電平間變化,可節(jié)省數(shù)據(jù)電壓Vdata的電壓切換時間。請參閱圖2,其示出了其中一種現(xiàn)有的行反轉驅動的液晶顯示面板102的示意圖,如圖2所示,各行像素單元120通過第一開關Tl與第二開關T2的開關狀態(tài),將共通電極COM的電壓切換于正極性共通電壓V。-與負極性共通電壓V。-之間。各行像素單元的儲存電容分別耦接到共通電極線C0M1,COM2, COM3,液晶顯示面板102中第一行的像素單元120的儲存電容耦接到共通電極線C0M1,共通電極線COMl的電位由第一開關Tl與第二開關T2的導通狀態(tài)決定,第一開關Tl與第二開關T2的柵極而相鄰的行掃描線Gl與行掃描線G2控制。然而上述現(xiàn)有的液晶顯示面板102中共通電極線COMl上存在浮動電位問題,對第一行上的像素單元所對應的共通電極線COMl而言,在行掃描線Gl與行掃描線G2致能(enable)期間之外,第一開關Tl與第二開關T2皆不導通,使共通電極線COMl的電壓電平處于浮動(floating)電位,例如當目前巾貞(frame)的行掃描線G2的致能期間結束后,直到下一個幀的行掃描線G2致能之前,共通電極線COMl皆處于浮動(floating)電位。當共通電極線COMl的電壓電平處于浮動電位時,共通電極線COMl的電壓電平容易受到其他各行像素單元的訊號干擾。同理,其他共通電極線(如COM2,COM3)的電壓電平亦存在浮動電位問題。例如,在各像素單元的對應的數(shù)據(jù)線與共通電極亦存在寄生電容Ci,當其中一行像素單元在非數(shù)據(jù)寫入期間仍可能受到其他各行像素單元的訊號干擾。如第二行的數(shù)據(jù)訊號通過寄生電容Ci影響第一行的共通電極C0M1。因此,業(yè)界尚在尋找可提供行反轉驅動訊號且可避免長時間電位浮動的顯示驅動電路架構。
發(fā)明內容
為解決上述問題,本發(fā)明提出一種液晶顯示面板以及顯示驅動方法。于本發(fā)明中液晶顯示面板包含結構簡單的共通電極控制單元,且為了避免其中一行像素單元在非其本身的作動期間受到其他各行像素單元的訊號干擾,本發(fā)明的共通電極控制單元可用以使各共通電極線處在浮動(floating)電平的時間縮短,或者避免各共通電極線處于浮動電平。本發(fā)明內容的一態(tài)樣是在提供一種液晶顯示面板,其包含多條列數(shù)據(jù)線、多行掃描線、多行像素單元、第一與第二共通電極線以及第一與第二共通電極控制單元。每一行像素單元具有多個像素單元,這些像素單元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每一行像素單元的這些像素單元電性耦接同一行掃描線,每一這些像素單元分別包含一儲存電容。第一與第二共通電極線分別電性耦接這些行像素單元中的二行像素單元。根據(jù)本發(fā)明的一實施例,第一與第二共通電極控制單元分別經(jīng)由該第一與第二共通電極線電性I禹接該二行像素單兀,分別用以產(chǎn)生一第一輸出訊號與一反向于該第一輸出訊號的一第二輸出訊號,并控制該第一與第二共通電極線的電壓電平,第一與第二共通電極控制單元分別包含一選擇單元、及一輸出單元,該第一與第二共通電極控制單元的輸出單元分別電性耦接該第一與第二共通電極線。該第一共通電極控制單元的選擇單元用以接收一第一輸入訊號及一反向于該第一輸入訊號的該第二輸入訊號,并選擇地輸出該第一第一輸入訊號或該第二輸入訊號。該第一共通電極控制單元的輸出單元電性耦接該第一共通 電極控制單兀的選擇單兀,用以輸出該第一共通電極控制單兀的該第一輸出訊號與該第一共通電極控制單元的該第二輸出訊號。第二共通電極控制單元的選擇單元電性耦接該第一共通電極控制單元,用以接收該第一共通電極控制單元的該第一輸出訊號及該第一共通電極控制單元的該第二輸出訊號,并選擇地輸出該第一共通電極控制單元的該第一輸出訊號或該第一共通電極控制單元的該第二輸出訊號。第二共通電極控制單元的輸出單元電性耦接該第二共通電極控制單元的該選擇單元,用以輸出該第二共通電極控制單元的第一輸出訊號及該第二共通電極控制單元的該第二輸出訊號。本發(fā)明內容的一態(tài)樣是在提供一種顯示驅動方法,用于驅動一液晶顯示面板,該液晶顯示面板包含多條列數(shù)據(jù)線、多條行掃描線、多條共通電極線以及多個行像素單元,每一行像素單元具有多像素單元,這些像素單元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每個行像素單元的這些像素電性耦接同一條行掃描線,各像素單元分別包含一儲存電容,各行像素單元的儲存電容分別電性耦接至其中一條對應的共通電極線。根據(jù)本發(fā)明的一實施例,顯示驅動方法包含下列步驟于第(N-Q-I)行上的像素單元的數(shù)據(jù)寫入期間之前,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù);于第(N-Q-I)行上的像素單元的數(shù)據(jù)寫入期間,使第N行像素單元的共通電極線的電壓電平同向于第(N-I)行像素單元的共通電極線的電壓電平;以及,于第(N-Q-I)行上的像素單元的數(shù)據(jù)寫入期間之后,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中Q為O或小于(N-2)的正整數(shù)。根據(jù)本發(fā)明的另一實施例,顯示驅動方法包含下列步驟于第(N+Q-1)行上的像素單元的數(shù)據(jù)寫入期間之前,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù);于第(N+Q-1)行上的像素單元的數(shù)據(jù)寫入期間,使第N行像素單元的共通電極線的電壓電平同向于第(N-I)行像素單元的共通電極線的電壓電平;以及,于第(Ν+Q-l)行上的像素單元的數(shù)據(jù)寫入期間之后,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中Q為大于O且小于(這些行像素單元的數(shù)目-N+1)的正整數(shù)。
為使本發(fā)明內容的上述和其他目的、特征、優(yōu)點與實施例能更明顯易懂,其
如下圖I繪示現(xiàn)有的液晶顯示面板100的示意圖;圖2繪示其中一種現(xiàn)有行反轉驅動的液晶顯示面板的示意圖;圖3繪示根據(jù)本發(fā)明的一實施例中一種液晶顯示面板的示意
圖4繪示于圖3的實施例中液晶顯示面板的共通電極控制模塊及其共通電極控制單元的示意圖;圖5繪示于圖3與圖4的實施例之中其中一個共通電極控制單元中的功能方塊圖;圖6繪示圖5中的實施例之中其中一個共通電極控制單元中的電路示意圖;圖7繪示圖5的實施例中共通電極控制單元相關的訊號時序圖;圖8繪示根據(jù)圖5的實施例中共通電極控制模塊整體的訊號時序圖;圖9繪示于另一實施例中圖5中共通電極控制單元中的另一種電路示意圖;圖10繪示于另一實施例中圖5中共通電極控制單元中的另一種電路示意圖;圖11繪示圖10的實施例中共通電極控制單元相關的訊號時序圖;圖12繪示共通電極控制單元其外部耦接關系的示意圖;圖13繪示于圖12的通式下當k為2時的共通電極控制單元方塊圖;圖14繪示于圖13的實施例中各共通電極控制單元連接關系的示意圖;圖15繪示圖13的實施例中共通電極控制單元相關的訊號時序圖;圖16繪示共通電極控制單元其外部耦接關系的示意圖;圖17繪示于圖16的通式中當q為2時的一例的示意圖;圖18繪示于圖17的實施例中各共通電極控制單元連接關系的示意圖;圖19繪示圖17的實施例中共通電極控制單元相關的訊號時序圖;圖20繪示根據(jù)本發(fā)明文件的一實施例中一種顯示驅動方法的流程圖;圖21繪示根據(jù)本發(fā)明文件的另一實施例中一種顯示驅動方法的流程圖;圖22繪示根據(jù)本發(fā)明文件的另一實施例中一種顯示驅動方法的流程圖。附圖符號說明100, 102, 300 :液晶顯示面板120,322a, 322b, 322c, 324a, 324b, 324c :像素單元326a, 326b, 326c :像素單元122,323:驅動開關340 :共通電極控制模塊342 :選擇單元344 :輸出單元346 :電平調整電路
360 :移位寄存器Tl :第一開關T2 :第二開關T3 :第三開關T4:第四開關 Ivl,Iv2:反向器S100, SlOla, SlOlb, S102, S104 :步驟S200, S202, S204 :步驟
具體實施例方式請參閱圖3,其繪示根據(jù)本發(fā)明的一實施例中一種液晶顯示面板300的示意圖,如圖3所示,液晶顯示面板300包含多條列數(shù)據(jù)線Dl,D2, D3、多條行掃描線Gl,G2, G3、多條共通電極線 COMl, COM2, COM3、多個像素單元 322a, 322b, 322c, 324a, 324b, 324c, 326a, 326b, 326c以及共通電極控制模塊340。為說明上的方便,圖2所示的實施例中繪示了 3*3個像素單元為舉例說明,但本發(fā)明并不以此為限。如圖3所示,液晶顯示面板300中具有多個行像素單元,每一行像素單元具有多個像素單元,每一行像素單元的這些像素單元電性耦接同一行掃描線,如圖3中其中一行上像素單元有322a,322b,322c,其中像素單元322a,322b,322c皆耦接至行掃描線Gl。此外,另一行上像素單元有324a,324b, 324c,而像素單元324a,324b, 322c皆耦接至行掃描線G2,依此類推。像素單元322a, 322b, 322c, 324a, 324b, 324c, 326a, 326b, 326c 分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,如像素單元322a對應到列數(shù)據(jù)線Dl與行掃描線Gl,像素單元324c對應到列數(shù)據(jù)線D3與行掃描線G2,依此類推。如圖3所示,每一像素單元各自包含驅動開關、儲存電容以及像素電容,例如,像素單元322a中的驅動開關323、儲存電容Cst以及像素電容Ca。像素單元分別耦接對應的列數(shù)據(jù)線及對應的行掃描線。例如,位于圖3中上方所示的第I行的像素單元322a,322b, 322c其驅動開關的控制端皆耦接至行掃描線G1,并且像素單元322a,322b, 322c其各自的儲存電容Cst耦接至同一對應的共通電極線COMl。位于圖3中上方所示的第2行的像素單元324a,324b, 324c其驅動開關的控制端皆耦接至行掃描線G2,并且像素單元324a,324b, 324c其各自的儲存電容Cst耦接至同一對應的共通電極線COM2。此外,于此實施例中,液晶顯示面板300包含設置有共通電極控制模塊340,共通電極控制模塊340包含多個共通電極控制單元(如圖3中的共通電極控制單元VC3,VC4),多個共通電極控制單元分別根據(jù)各行掃描線的掃描訊號產(chǎn)生各共通電極線COMl, COM2, COM3所需的共通電極電壓。例如,圖3中的共通電極控制單元VC3根據(jù)掃描線Gl與G2的掃描訊號產(chǎn)生共通電極線COM3所需的共通電極電壓,并用以對應第3行的像素單兀 326a, 326b, 326c。 實際應用中,液晶顯示面板300可包含各組不同列數(shù)/行數(shù)的像素單元,并具有相對應數(shù)目的數(shù)據(jù)線、掃描線與共通電極線,本領域的技術人員可由此實施例類推得知,并不僅限于圖3中的3x3的像素單元矩陣。請參閱圖4,其繪示于圖3的實施例中液晶顯示面板300的移位寄存器360、共通電極控制模塊340及其共通電極控制單元VCf VC1280的示意圖。如圖4所示,共通電極控制模塊340中包含多個共通電極控制單元VC1 VC1280用以提供各共通電極線COMf C0M1280所需的共通電極電壓,再通過各共通電極線C0MfC0M1280將共通電極電壓提供給對應的像素。液晶顯示面板300中包含一移位寄存器360。于此實施例中,移位寄存器360可作為液晶顯示面板300中的柵極驅動電路 ,用以提供液晶顯示面板300所須的掃描訊號。于此實施例中,移位寄存器360包含多級移位寄存單元(shift register) SR,這些移位寄存單元SR用以提供循序的掃描訊號至這些行掃描線Gf G1280以控制所對應的像素更新,通常掃描訊號致能(例如高電平)時為像素的更新時段。于此實施例中,液晶顯示面板300其共通電極控制單元VC11C1280的數(shù)目以垂直解析度1280舉例說明,但本發(fā)明并不以此為限。此外,于上述移位寄存器360的多個移位寄存單元SR之中,其中起始處的第一個移位寄存單元為虛設線路移位寄存單元SRdl,電性耦接后續(xù)各級的移位寄存單元SR。虛設線路移位寄存單元SRdl作為序列在各級的移位寄存單元SR之前的起始電路用以產(chǎn)生虛設掃描訊號DUM1,虛設掃描訊號DUMl通常未用以驅動任一行掃描線,是用于觸發(fā)移位寄存器360的各級移位寄存單兀SR產(chǎn)生循序的掃描訊號。接著,請參閱圖5,其繪示于圖3與圖4的實施例之中其中一個共通電極控制單元VC[η]中的功能方塊圖。共通電極控制單元VC[n]代表上述共通電極控制單元VC1 VC1280中一個,舉例而言,η可為介于I至1280的一正整數(shù),此外,η的數(shù)值范圍可對應液晶顯示面板300的垂直解析度大小,并不以1280為限。如圖5所示的實施例中,共通電極控制單元VC[n]包含了四個輸入端分別接收前兩級的行掃描線G[n-2]、前一級的行掃描線G[n-1]、第一輸入訊號ACVL[n_l]以及第二輸入訊號XACVL [n-Ι]。第一輸入訊號ACVL[n_l]與第二輸入訊號XACVL [n_l]兩者訊號反向。其中,對共通電極控制單元VC[n]而言的第一輸入訊號ACVL[n_l]即為前一級共通電極控制單元VC[n-l]所產(chǎn)生的第一輸出訊號,對共通電極控制單元VC[n]而言的第二輸入訊號XACVL[n-Ι]即為前一級共通電極控制單元VC[n-l]所產(chǎn)生的第二輸出訊號。共通電極控制單元VC[n]包含了三個輸出端,其分別輸出共通電極線C0M[n]的共通電極電壓、第一輸出訊號ACVL [η]以及第二輸出訊號XACVL [η]。其中,第一輸出訊號ACVL[η]以及第二輸出訊號XACVL[n]兩者訊號反向。第一輸出訊號ACVL[η]以及第二輸出訊號XACVL[η]還連接至下一級共通電極控制單元VC[η+1]的輸入端。以圖3與圖4中所示的共通電極控制單元VC4為例,共通電極控制單元VC4的輸入端分別連接前兩級的行掃描線G2、前一級的行掃描線G3、第一輸入訊號ACVL3 (來自共通電極控制單元VC3)以及第二輸入訊號XACVL3(來自共通電極控制單元VC3)。共通電極控制單元VC4的輸出端分別輸出共通電極線COM4的共通電極電壓、第一輸出訊號ACVL4(至共通電極控制單元VC5)以及第二輸出訊號XACVL4(至共通電極控制單元VC5)。
除此之外,圖5所繪示的VC [η]是指當η大于2 (即η為3以上)的正整數(shù)的例子。若當η=1時,因第一行的共通電極控制單元VCl不存在有前兩級行掃描線與前一級的行掃描線,因此共通電極控制單元VCl相對應兩輸入端分別耦接至虛設掃描訊號DUMO與虛設掃描訊號DUMl ;另一方面,若當n=2時,因第二行的共通電極控制單元VC2不存在有前兩級行掃描線,因此共通電極控制單元VC2相對應的輸入端耦接至虛設掃描訊號DUM1。請參閱圖6,其繪示圖5中的實施例之中其中一個共通電極控制單元VC[n]中的電路示意圖。如圖6所示,每一共通電極控制單元VC[n]各自包含選擇單元342及輸出單元344,每一共通電極控制單元VC [η]的輸出單元344分別電性耦接至其本身對應的共通電極線C0M[n](如圖3至圖5所示)。共通電極控制單元VC[n]的選擇單元342用以接收的輸入訊號ACVL[n_l](即前一級共通電極控制單元VC[n-l]所產(chǎn)生的輸出訊號ACVL[n-l])及反向于輸入訊號ACVL[η-1]的輸入訊號XACVL[n-l](即前一級共通電極控制單元VC[n-l]所產(chǎn)生的輸出訊號XACVL[n-l]),并選擇地輸出輸入訊號ACVL[n-l]或輸入訊號XACVL[n_l]至輸出 單兀344,換言之,亦即選擇單兀342選擇地輸出與輸入訊號ACVL[n_l]或與輸入訊號XACVL[η-1]同向的訊號至輸出單元344。共通電極控制單元VC[n]的輸出單元344電性耦接共通電極控制單元VC[n]的選擇單元342,輸出單元344用以輸出共通電極控制單元VC[η]的輸出訊號ACVL[η]與反向的輸出訊號XACVL[η]。于圖6的實施例中,選擇單元342分別包含互斥導通的第一開關Tl與第二開關Τ2,其中共通電極控制單元VC[n]中第一開關Tl的輸入端用以接收輸入訊號ACVL[n-l](即前一級共通電極控制單元VC[n-l]所產(chǎn)生的輸出訊號ACVL[n-l])。共通電極控制單元VC[η]中第二開關Τ2的輸入端用以接收輸入訊號XACVL[n-l](即前一級共通電極控制單元VC[n-l]所產(chǎn)生的輸出訊號XACVL[n-l]),第一開關Tl與第二開關T2可以分別是N型晶體管與P型晶體管。此外,上述耦接關系以n>I (即η為2以上)時進行說明,對共通電極控制單元VCl而言并不存在前一級共通電極控制單元,因此,共通電極控制單元VCl的第一開關Tl與第二開關Τ2可改為耦接至啟動訊號FR及其反向訊號(如圖4所示)。于此實施例中,共通電極控制單元VC [η]中第一開關Tl與第二開關Τ2的控制端電性耦接至行掃描線G [η-1]。每一共通電極控制單元VC[n]的輸出單元344各自包含第三開關T3及反向器Ivl0第三開關T3具有輸入端、輸出端以及控制端,反向器具有Ivl輸入端與輸出端。共通電極控制單元VC[n]中第三開關T3的輸入端電性耦接至第一開關Tl與第二開關T2的輸出端,共通電極控制單元VC[n]中第三開關T3的控制端電性耦接至行掃描線G[n-2]。共通電極控制單元VC[n]的第一反向器Inl用以產(chǎn)生兩者彼此反向的輸出訊號ACVL[n]與輸出訊號XACVL[η],提供給下一級共通電極控制單元VC[n+l]。在共通電極控制單元VC[n]之中,第一反向器Ivl的輸入端電性耦接第三開關T3的輸出端,輸入端用以提供共通電極控制單元VC[n]的輸出訊號ACVL[n](作為下一級共通電極控制單兀VC[n+l]的輸入訊號ACVL[n]),第一反向器Inl的輸出端電性I禹接共通電極線C0M[n],輸出端用以提供共通電極控制單元VC[n]的輸出訊號XACVL[n](作為下一級共通電極控制單元VC [η+1]的輸入訊號XACVL [η])。
于此實施例中,每一共通電極控制單元VC[n]還分別包含電平調整電路346電性耦接于共通電極控制單元VC[η]的第三開關Τ3的輸出端與共通電極控制單元VC[n]所電性耦接的共通電極線COM [η]之間,電平調整電路346用以轉換共通電極控制單元VC[n]的輸出訊號ACVL[n]的電壓范圍,產(chǎn)生共通電極線C0M[n]的共通電極電壓。舉例來說,在共通電極控制單元VC[n]內部運算時采用的電壓范圍可為+IOV至-8V,而電平調整電路346可將其轉換為+5V至OV以對應共通電極電壓的容許范圍。此外,因第一行的共通電極控制單元VCl不存在有前一級行掃描線與前兩級行掃描線,因此共通電極控制單元VCl的第一開關Tl與第二開關T2的控制端是耦接至虛設掃描訊號DUMl,共通電極控制單元VCl的第三開關T3是耦接至虛設掃描訊號DUMO (如圖4所示,虛設掃描訊號DUMO可為虛設線路移位寄存單元SRdl的啟動訊號STV,其時序位于虛設掃描訊號DUMl的前一單位時鐘);另一方面,因第二行的共通電極控制單元VC2亦不存在有前兩級行掃描線,因此共通電極控制單元VC2的第三開關T3耦接至虛設掃描訊號DUMl。請一并參閱圖7以及圖8,圖7繪示圖5的實施例中共通電極控制單元VC[n]相關 的訊號時序圖。圖8繪示根據(jù)圖5的實施例中共通電極控制模塊340整體的訊號時序圖。如圖6與圖7所示,于第(n-Ι)行上的像素單元的數(shù)據(jù)寫入期間PB之前,也就是在行掃描線G[n-1]變?yōu)楦唠娖街?,即圖7中的期間PA。此時,共通電極控制單元VC[n]中,第一開關Tl截止與第二開關T2導通(因G [n-Ι]為低電平),選擇單元342選取輸入訊號XACVL[n-l]并將其輸出至輸出單元344。輸出單元344使輸出訊號ACVL[η]跟隨并同向于輸入訊號XACVL [η_1]。于第(n-Ι)行上的像素單元的數(shù)據(jù)寫入期間PB之中,也就是在行掃描線G[n_l]為高電平時,選擇單元342選取輸入訊號ACVL[η-1]并將其輸出至輸出單元344。輸出單元344使輸出訊號ACVL[n]跟隨并同向于輸入訊號ACVL[n_l]。于第(n-Ι)行上的像素單元的數(shù)據(jù)寫入期間PB之后,也就是在行掃描線G[n_l]回復至低電平時,即圖7中的期間PC,選擇單元342選取輸入訊號XACVL[n-l]并將其輸出至輸出單兀344。輸出單兀344使輸出訊號ACVL[η]跟隨并同向于輸入訊號XACVL[η_1]。共通電極控制單元VC[n]的輸出單元344所產(chǎn)生的輸出訊號ACVL[n]用以相對應決定共通電極線C0M[n]的共通電極電壓的高低電平。于此實施例中,由于電平調整電路346使輸出訊號ACVL[n]與共通電極線C0M[n]的共通電極電壓具有相反極性(如圖7所示),但本發(fā)明并不以此為限,于另一實施例中,輸出訊號ACVL[n]與共通電極線C0M[n]的共通電極電壓可具有相同極性。此外,在上述實施例中,如圖7所示,于第(n-Ι)行上的像素單元的數(shù)據(jù)寫入期間PB起始時,也就是期間PA與期間PB交界處,此時行掃描線G[n-1]與行掃描線G[n_2]同時進行電平切換,為了避免行掃描線G[n-1]變化過程中的暫態(tài)電壓擾動或延遲可能對第一開關Tl與第二開關T2的誤操作(例如使第一開關Tl與第二開關T2同時導通或同時截止),本發(fā)明進一步利用輸出單元344中的第三開關T3加以避免。于此實施例中,第三開關T3的輸入端電性耦接至共通電極控制單元VC [η]的第一開關Tl與第二開關Τ2的輸出端,共通電極控制單元VC[n]的第三開關T3的控制端電性耦接至行掃描線G[n-2]。如此一來,于第(n-Ι)行上的像素單元的數(shù)據(jù)寫入期間初始前且在第(n-2)行上的像素單元的數(shù)據(jù)寫入期間內(也就是圖7中的期間PAO),第三開關T3接收低電平的行掃描線G[n-2]而截止,使共通電極控制單元VC[n]所對應的輸出訊號ACVL[n]、輸出訊號XACVL [η]以及共通電極線COM [η]的電壓電平暫時為浮動電平FL,但浮動電平FL大致與期間PAO之前第三開關T3截止之前的電平相同。如此一來,共通電極控制模塊340中的共通電極控制單元VC [η]便可依序形成如圖8中的完整訊號波形,分別對應每一共通電極線C0MfC0M1280。通過本發(fā)明文件所產(chǎn)生的共通電極線C0MfC0M1280的共通電極電壓絕大多數(shù)時間皆被設定在特定的電壓電平上(除了各共通電極線C0M[n]本身對應的期間PAO暫時為浮動電平FL,如圖7所示),可避免其長時間處于浮動電位,而受到其他電子訊號的干擾。請一并參閱圖9,其繪示于另一實施例中圖5中共通電極控制單元VC[n]中的另一種電路示意圖。相較圖6,于圖9的實施例中共通電極控制單元VC[n]還包含一第二反向器In2,第二反向器In2串接于第三開關T3的輸出端與第一反向器Inl之間。于此實施例中, 第一反向器Inl與第二反向器In2間的一節(jié)點電位(第一反向器Inl的輸入端)用以形成共通電極控制單兀VC[n]的輸出訊號XACVL[n],而第一反向器Inl的輸出端則用以形成共通電極控制單元VC[n]的反向的另一個輸出訊號ACVL[n]。圖9與圖6的實施例皆可用以實現(xiàn)類似的效果,第二反向器In2僅對訊號正負方向進行調整,在運作邏輯上并未改變,根據(jù)本實施例的揭示本領域的技術人員應能了解其運作,在此不另贅述。此外,前述實施例的第三開關Τ3為了避免行掃描線G[n_l]變化過程中的暫態(tài)電壓擾動對第一開關Tl與第二開關T2的誤操作,將共通電極控制單元VC[n]所對應的輸出訊號ACVL [η]、輸出訊號XACVL [η]以及共通電極線C0M[n]的電壓電平于期間PAO內暫時為浮動電平FL,其處于浮動電平FL的時間雖短暫,但仍存在風險。請進一步參閱圖10以及圖11,圖10繪示于另一實施例中圖5中共通電極控制單元VC [η]中的另一種電路示意圖。圖11繪示圖10的實施例中共通電極控制單元VC [η]相關的訊號時序圖。于圖10所繪的實施例中共通電極控制單元VC[n]相較圖6與圖9還包含第四開關T4,第四開關T4包含輸入端、輸出端以及控制端,第四開關的輸入端電性耦接至第一反向器Ivl的輸出端(即輸出訊號ACVL[n]),第四開關T4的輸出端電性耦接至第二反向器Iv2的輸入端,第四開關T4的控制端與第三開關T3的控制端電性耦接至同一行掃描線(于此例中為行掃描線G[n-2]),第四開關T4與第三開關T3為互斥導通。如圖10及圖11所示,當于第(η-i)行上的像素單元的數(shù)據(jù)寫入期間初始前且在第(n-2)行上的像素單元的數(shù)據(jù)寫入期間內(也就是圖10中的期間ΡΑ0),第三開關T3截止,同時第四開關T4導通,使第一反向器Ivl的輸出端的訊號反向回饋至第二反向器Iv2的輸入端,藉此,第二反向器Iv2、第一反向器Ivl與第四開關T4形成回授方式的鎖存電路,使得在期間PAO內,輸出訊號ACVL[n]與輸出訊號XACVL[n]暫時維持于先前的電壓電平不變,進而使得在期間PAO內,第η行上的像素單元其共通電極線的電壓電平暫時維持于先前的電壓電平不變,通過上述回授方式的鎖存電路可避免在期間PAO內的浮動電位現(xiàn)象。此外,在上述各實施例中,共通電極控制單元VC [η]包含了四個輸入端分別接收前兩級的行掃描線G[n-2]、前一級的行掃描線G[n-1]、第一輸入訊號ACVL[n_l]以及第二輸入訊號XACVL[η-i]。第一輸入訊號ACVL[n_l]與第二輸入訊號XACVL[n_l]兩者訊號反向(如圖5所示)。然而,本發(fā)明并不以此為限,于其他實施例中,共通電極控制單元VC[n]中選擇單元344(開關單元Tl與開關單元T2)所耦接的行掃描線并不限于行掃描線G[n-1],共通電極控制單元VC[n]中輸出單元346(開關單元T3與開關單元T4)所耦接的行掃描線并不限于行掃描線G[n-2],請參閱圖12,其繪示共通電極控制單元VC[n]其外部耦接關系的示意圖。圖12所繪為共通電極控制單元VC[n]連接關系的通式。其中先前圖3至圖11所示的實施例,即為圖12所示的通式中k為I時的一例。共通電極控制單元VC[n]耦接任意兩行相鄰且相差一級的行掃描線(即行掃描線G[n-k]與行掃描線G[n-k-l])。于此例中,前一級的共通電極控制單元VC[n-l]則耦接行掃描線G[n-k-l]與行掃描線G[n_k_2],而后一級的共通電極控制單元VC[n+l]則耦接行掃描線G[n-k+l]與行掃描線G[n_k],依次類推。上述通式中,k為O或小于(n-2)的正整數(shù),η為大于2的正整數(shù)。當n_k的數(shù)值較小,即共通電極控制單元為鄰近柵極線起始邊緣的特殊例子須耦接至虛設線路移位寄存單 元。例如,對圖12中的共通電極控制單元VC[n-l]而言,若當n-k-2的數(shù)值小于I時,共通電極控制單元VC[n-l]的第三開關的控制端電性耦接至虛設線路移位寄存單元(原接往不存在的G [n-k-2]),并接收第一虛設掃描訊號。對照先前實施例的圖4(即當k=l的特例)作說明,因第一行的共通電極控制單元VCl不存在有前一級行掃描線與前兩級行掃描線,因此共通電極控制單元VCl的第一開關Tl與第二開關T2的控制端耦接至虛設掃描訊號DUM1,共通電極控制單元VCl的第三開關T3耦接至虛設掃描訊號DUMO ;另一方面,因第二行的共通電極控制單元VC2亦不存在有前兩級行掃描線,因此共通電極控制單元VC2的第三開關T3耦接至虛設掃描訊號DUMl。如圖12所示,對第η行的像素單元所對應的共通電極控制單元VC[n]而言,其內部的第一開關Tl與第二開關T2的控制端電性耦接至這些行像素單元中的第(n-k)行像素單元所對應的行掃描線G [n-k]。同時,共通電極控制單元VC [η]的第三開關T3 (或進一步包含第四開關Τ4)的控制端電性耦接至第(η-k-l)行像素單元所對應的行掃描線G[n-k-l]。其中k的數(shù)值大小并不影響本發(fā)明的主要功能,僅改變各共通電極控制單元VC [η]其所對應的共通電極線COM [η]的共通電極電壓的翻轉時間點。當k的數(shù)值愈大,則共通電極線COM [η]的共通電極電壓的翻轉時間點則愈早。請一并參閱圖13、圖14與圖15,圖13繪示于圖12的通式下當k為2時的共通電極控制單元VC[n]方塊圖,圖14繪示于圖13的實施例中各共通電極控制單元連接關系的示意圖,圖15繪示圖13的實施例中共通電極控制單元VC[n]相關的訊號時序圖,如圖15所示,由于圖13的實施例中共通電極控制單元VC[n]耦接至G[n-2]與G[n_3]使共通電極電壓的翻轉時間點提早。此外,如圖13與圖14所示,由于此例中k為2,則各共通電極控制單元VC[n]耦接的行掃描線更往前提早至G[n-3]與G[n-2]。如圖14所示,移位寄存器360的多個移位寄存單元SR之前,在起始處的設有兩級虛設線路移位寄存單元SRdl與SRd2,虛設線路移位寄存單元SRdl與SRd2電性耦接后續(xù)各級的移位寄存單元SR。虛設線路移位寄存單元SRdl,SRD2作為序列在各級的移位寄存單元SR之前的起始電路用以產(chǎn)生虛設掃描訊號DUMl,DUM2。其中,共通電極控制單元VC3其中一個輸入端須耦接至虛設線路移位寄存單元SRD2接收虛設掃描訊號DUM2 ;共通電極控制單元VC2其中兩個輸入端分別耦接至虛設線路移位寄存單元SRdl, SRD2接收虛設掃描訊號DUM1,DUM2 ;共通電極控制單元VC2其中兩個輸入端分別接收虛設掃描訊號DUM0,DUM1,其虛設線路詳細說明可參照先前實施例,另外當k為各種不同數(shù)值時,虛設線路的設置可依此類推,在此不另贅述。此外,請參閱圖16,其繪示共通電極控制單元VC[n]其外部耦接關系的示意圖。圖16所繪為共通電極控制單元VC[n]連接關系的另一通式,共通電極控制單元VC[n]耦接任意兩行相鄰且相差一級的行掃描線(即行掃描線G[n+q_l]與行掃描線G[n+q]),其中q為O或大于O且小于(這些行像素單元的數(shù)目-n+1)的正整數(shù)。也就是說,共通電極控制單元VC[η]耦接的任意兩行且相差一級的行掃描線亦可向后延后。請一并參閱圖17、圖18以及圖19,圖17繪示于圖16的通式中當q為2時的一例,圖18繪示于圖17的實施例中各共通電極控制單元連接關系的示意圖,圖19繪示圖17的實施例中共通電極控制單元VC[n]相關的訊號時序圖。 于圖16的通式中,當n+q為大于這些行像素單元的數(shù)目(于此例中以垂直解析度1280為例)的正整數(shù)時,部份共通電極控制單元VC[n]的第一開關與第二開關的控制端電性須耦接至虛設線路移位寄存單元。此外,如圖17與圖18所示,由于此例中q為2,則各共通電極控制單元VC[η]耦接的行掃描線往后連接至G[n+1]與G[n+2]。如圖14所示,移位寄存器360的多個移位寄存單元SR之后,在后續(xù)處設有兩級虛設線路移位寄存單元SRdl與SRd2,虛設線路移位寄存單元SRdl與SRd2接續(xù)各級的移位寄存單元SR之后。虛設線路移位寄存單元SRdl,SRD2用以產(chǎn)生虛設掃描訊號DUM1,DUM2。其中,共通電極控制單元VC1280的其中兩輸入端須耦接至虛設線路移位寄存單元SRdl,SRd2用以產(chǎn)生虛設掃描訊號DUM1,DUM2,此處向后設置的虛設線路詳細說明可參照先前實施例中所示向前設置的虛設線路,具有對應關系,另外當q為各種不同數(shù)值時,虛設線路的設置可依此類推,在此不另贅述。圖19繪示圖17的實施例中共通電極控制單元VC[n]相關的訊號時序圖,如圖19所示,圖19的實施例中共通電極控制單元VC[n]耦接至G[n+1]與G[n+2],如此一來能使得共通電極電壓的翻轉時間點延后。接著,請參閱圖20,其繪示根據(jù)本發(fā)明文件的一實施例中一種顯示驅動方法的流程圖,此顯示驅動方法用于驅動液晶顯示面板,液晶顯示面板包含多條列數(shù)據(jù)線、多條行掃描線、多條共通電極線以及多個行像素單元,每一行像素單元具有多像素單元,這些像素單元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每個行像素單元的這些像素電性耦接同一行掃描線,各像素單元分別包含一儲存電容,各個行像素單元的儲存電容分別電性耦接至其中一條對應的共通電極線,關于此液晶顯示面板的內部架構可參考先前實施例中圖3中的液晶顯示面板300,但本顯示驅動方法并不以特此液晶顯示面板300為限。該顯示驅動方法首先執(zhí)行步驟S100,于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間之前,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù)(可一并參考圖7及其相關實施例,圖7繪示當K=O時的特例)。接著執(zhí)行步驟S102,于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間,使第N行像素單元的共通電極線的電壓電平同向于第(N-I)行像素單元的共通電極線的電壓電平(可一并參考圖7及其相關實施例)。接著執(zhí)行步驟S104,于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間之后,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中K為O或小于(N-2)的正整數(shù)(可一并參考圖7及其相關實施例)。此外,在上述步驟SlOO與步驟S102之間,如圖7的例子中,于第(n_l)行上的像素單元的數(shù)據(jù)寫入期間PB起始時,也就是期間PA與期間PB交界處,此時行掃描線G[n-1]與行掃描線G[n-2]同時進行電平切換,為了避免行掃描線G[n-1]變化過程中的暫態(tài)電壓擾動可能對第一開關Tl與第二開關T2的誤操作(例如使第一開關Tl與第二開關T2同時導通或同時截止),此實施例中的顯示驅動方法進一步執(zhí)行步驟SlOla,于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N-K-2)行上的像素單元的數(shù)據(jù)寫入期間內,使第N行像素單元的共通電極線的電壓電平暫時為浮動電平,可通過圖6中的第三開關加以實現(xiàn),請參考圖6、圖7及其相關實施例段落。然而,此圖20所示的顯示驅動方法中各共通電極線的電壓電平仍存在短暫的浮動電位區(qū)間(如圖7中的FL)。請參閱圖21,其繪示根據(jù)本發(fā)明文件的另一實施例中一種顯示驅動方法的流程圖。圖21繪示的顯示驅動方法與圖20的實施例不同之處在于,圖21的實施例的顯示驅動 方法在上述步驟SlOO與步驟S102之間進一步執(zhí)行步驟SlOlb,于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N-K-2)行上的像素單元的數(shù)據(jù)寫入期間,使第N行上的像素單元其共通電極線的電壓電平暫時維持不變,可通過圖10中的第三開關與第四開關加以實現(xiàn),請參考圖10、圖11及其相關實施例段落。接著,請參閱圖22,其繪示根據(jù)本發(fā)明文件的另一實施例中一種顯示驅動方法的流程圖,如圖22所示,顯示驅動方法首先執(zhí)行步驟S200,于第(Ν+Q-l)行上的像素單元的數(shù)據(jù)寫入期間之前,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù)。接著,執(zhí)行步驟S202,于第(Ν+Q-l)行上的像素單元的數(shù)據(jù)寫入期間,使第N行像素單元的共通電極線的電壓電平同向于第(N-I)行像素單元的共通電極線的電壓電平;以及接著,執(zhí)行步驟S204,于第(Ν+Q-l)行上的像素單元的數(shù)據(jù)寫入期間之后,使第N行像素單元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中Q為O或大于O且小于(這些行像素單元的數(shù)目-N+1)的正整數(shù)。其中,圖22的顯示驅動方法與圖20與圖21的顯示驅動方法具有對應關系,不同之處在于圖20以及圖21的顯示驅動方法是將共通電極電壓的翻轉時間點提早,而圖22的顯示驅動方法是將共通電極電壓的翻轉時間點延后,關于兩者相互關系已在先前實施例及各附圖(圖5至圖15對應圖20與圖21,而圖16至圖19對應圖22)有詳細說明,于此不另贅述。同理,在圖22中的步驟S200與步驟S202之間亦可加入額外步驟,在第(N+Q-2)行上的像素單元的數(shù)據(jù)寫入期間,使第N行像素單元的共通電極線的電壓電平暫時為浮動電平(對應圖20)或維持不變(對應圖21)。綜上所述,本發(fā)明提出一種液晶顯示面板以及顯示驅動方法。于本發(fā)明中液晶顯示面板包含結構簡單的共通電極控制單元,且為了避免其中一行像素單元在非其本身的操作期間受到其他各行像素單元的訊號干擾,本發(fā)明的共通電極控制單元可用以使各共通電極線處在浮動(floating)電平的時間縮短,或者避免各共通電極線處于浮動電平。雖然本發(fā)明內容已以實施方式揭示如上,然其并非用以限定本發(fā)明內容,本領域的技術人員,在不脫離本發(fā)明內容的精神和范圍的前提下,可作各種的更動與潤飾,因此本 發(fā)明的保護范圍是以本發(fā)明的權利要求為準。
權利要求
1.ー種液晶顯不面板,包含 多條列數(shù)據(jù)線; 多條行掃描線; 多個行像素単元,每一行像素単元具有多個像素単元,這些像素単元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每一行像素單元的這些像素單元電性耦接同一行掃描線,每ー這些像素單元分別包含ー儲存電容; 第一與第二共通電極線,該第一與第二共通電極線分別電性耦接這些行像素単元中的ニ個行像素單元的該儲存電容的一端;以及 第一與第二共通電極控制単元,該第一與第二共通電極控制単元分別經(jīng)由該第一與第ニ共通電極線電性I禹接該ニ行像素單兀,分別用以產(chǎn)生一第一輸出訊號與反向于該第一輸出訊號的一第二輸出訊號,并控制該第一與第二共通電極線的電壓電平,該第一與第二共通電極控制單元分別包含一選擇單元、及一輸出單元,該第一與第二共通電極控制單元的輸出單元分別電性耦接該第一與第二共通電極線,其中 該第一共通電極控制単元的選擇單元用以接收一第一輸入訊號及一反向于該第一輸入訊號的第二輸入訊號,并選擇地輸出該第一輸入訊號或該第二輸入訊號; 該第一共通電極控制単元的輸出單元電性耦接該第一共通電極控制単元的選擇單元,用以輸出該第一共通電極控制単元的該第一輸出訊號與該第一共通電極控制単元的該第ニ輸出訊號; 該第二共通電極控制単元的選擇單元電性耦接該第一共通電極控制単元,用以接收該第一共通電極控制単元的該第一輸出訊號及該第一共通電極控制単元的該第二輸出訊號,并選擇地輸出該第一共通電極控制単元的該第一輸出訊號或該第一共通電極控制単元的該第二輸出訊號; 該第二共通電極控制単元的輸出單元電性耦接該第二共通電極控制単元的該選擇單元,用以輸出該第二共通電極控制単元的該第一輸出訊號及該第二共通電極控制単元的該第二輸出訊號。
2.如權利要求I所述的液晶顯示面板,其中 該第一與第二共通電極控制単元的該選擇単元分別包含互斥導通的一第一開關與一第二開關,其中 該第一共通電極控制單兀的該第一開關的輸入端用以接收該第一輸入訊號; 該第一共通電極控制単元的該第二開關的輸入端用以接收該第二輸入訊號,該第一開關與該第二開關的控制端電性耦接至其中一行掃描線; 該第二共通電極控制単元的該第一開關的輸入端用以接收第一共通電極控制単元的該第一輸出訊號; 該第二共通電極控制単元的該第二開關的輸入端用以接收第一共通電極控制単元的該第二輸出訊號,該第一開關與該第二開關的控制端電性耦接至其中一行掃描線; 該第一與第二共通電極控制単元的該輸出単元分別包含一第三開關及一第一反向器,姆ー該第三開關具有ー輸入端、ー輸出端以及ー控制端,姆ー第一反向器具有一輸入端與ー輸出端,其中 該第一共通電極控制単元的第三開關的輸入端電性耦接至該第一共通電極控制単元的該第一開關與該第一共通電極控制単元的該第二開關的輸出端,該第一共通電極控制單元的該第三開關的控制端電性耦接至其中一行掃描線; 該第一共通電極控制単元的該第一反向器的輸入端電性耦接該第一共通電極控制單元的該第三開關的輸出端,并用以提供該第一共通電極控制単元的該第一輸出訊號,該第一共通電極控制単元的該第一反向器的輸出端電性耦接該第一共通電極線,并且用以提供該第一共通電極控制単元的該第二輸出訊號; 該第二共通電極控制単元的第三開關的輸入端電性耦接至該第二共通電極控制単元的該第一開關與該第二共通電極控制単元的該第二開關的輸出端,該第二共通電極控制單元的第三開關的控制端電性耦接至其中一行掃描線; 該第二共通電極控制単元的該第一反向器的輸入端電性耦接該第二共通電極控制單元的該第三開關的輸出端,并用以提供該第二共通電極控制単元的該第一輸出訊號,該第ニ共通電極控制単元的該第一反向器的輸出端電性耦接該第二共通電極線,并且用以提供該第二共通電極控制單元的該第二輸出訊號。
3.如權利要求2所述的液晶顯示面板,其中每一共通電極控制単元還分別包含ー電平調整電路,電性耦接于該共通電極控制単元的該第三開關的輸出端與該共通電極控制単元所電性耦接的該共通電極線之間,該電平調整電路用以轉換該共通電極控制単元的該第一輸出訊號的電壓范圍。
4.如權利要求I所述的液晶顯示面板,其中 該第一與第二共通電極控制単元的該選擇単元分別包含互斥導通的一第一開關與一第二開關,其中 該第一共通電極控制單兀的該第一開關的輸入端用以接收該第一輸入訊號; 該第一共通電極控制単元的該第二開關的輸入端用以接收該第二輸入訊號,該第一開關與該第二開關的控制端電性耦接至其中一行掃描線; 該第二共通電極控制単元的該第一開關的輸入端用以接收第一共通電極控制単元的該第一輸出訊號; 該第二共通電極控制単元的該第二開關的輸入端用以接收第一共通電極控制単元的該第二輸出訊號,該第一開關與該第二開關的控制端電性耦接至其中一行掃描線; 該第一與第二共通電極控制單兀的該輸出單兀分別包含一第三開關、一第一反向器以及一第二反向器,姆ー該第三開關具有ー輸入端、ー輸出端以及ー控制端,姆ー第一反向器及姆ー第二反向器具有一輸入端與ー輸出端, 其中 該第一共通電極控制単元的第三開關的輸入端電性耦接至該第一共通電極控制単元的該第一開關與該第一共通電極控制単元的該第二開關的輸出端,該第一共通電極控制單元的該第三開關的控制端電性耦接至其中一行掃描線; 該第一共通電極控制単元的第二反向器串接于該第一共通電極控制単元的該第三開關的輸出端與該第一共通電極控制単元的該第一反向器的輸入端之間,該第一共通電極控制単元中該第一反向器與該第二反向器間的ー節(jié)點電位用以形成該第一共通電極控制單元的該第二輸出訊號,該第一共通電極控制単元的該第一反向器的輸出端電性耦接該第一共通電極線,并且用以提供該第一共通電極控制単元的該第一輸出訊號;該第二共通電極控制単元的第三開關的輸入端電性耦接至該第二共通電極控制単元的該第一開關與該第二共通電極控制単元的該第二開關的輸出端,該第二共通電極控制單元的該第三開關的控制端電性耦接至其中一行掃描線; 該第二共通電極控制単元的第二反向器串接于該第二共通電極控制単元的該第三開關的輸出端與該第二共通電極控制単元的該第一反向器的輸入端之間,該第二共通電極控制単元中該第一反向器與該第二反向器間的ー節(jié)點電位用以形成該第二共通電極控制單元的該第二輸出訊號,該第ニ共通電極控制單元的該第一反向器的輸出端電性耦接該第二共通電極線,并且用以提供該第二共通電極控制単元的該第一輸出訊號。
5.如權利要求4所述的液晶顯示面板,其中每一共通電極控制單元還包含一第四開關,該第四開關包含輸入端、輸出端以及控制端,該第四開關的輸入端電性耦接至該第一反向器的輸出端,該第四開關的輸出端電性耦接至該第二反向器的輸入端,該第四開關的控制端與該第三開關的控制端電性耦接至同一行掃描線,該第四開關與該第三開關為互斥導通。
6.如權利要求4所述的液晶顯示面板,其中每一共通電極控制単元還分別包含ー電平調整電路,電性耦接于該共通電極控制単元的該第三開關的輸出端與該共通電極控制単元所電性耦接的該共通電極線之間,該電平調整電路用以轉換該共通電極控制単元的該第一輸出訊號的電壓范圍。
7.如權利要求2或權利要求4所述的液晶顯示面板,其中該第一共通電極控制單元電性耦接這些行像素単元中的第(N-I)行的像素単元,該第二共通電極控制單元電性耦接這些行像素単元中的第(N)行的像素単元,N為大于2的正整數(shù); 該第一共通電極控制単元的該第一開關與該第一共通電極控制単元的該第二開關的控制端電性耦接至這些行像素単元中的第(N-K-I)行像素単元所對應的行掃描線,該第一共通電極控制単元的該第三開關的控制端電性耦接至第(N-K-2)行像素単元所對應的行掃描線; 該第二共通電極控制単元的該第一開關與該第二共通電極控制単元的該第二開關的控制端電性耦接至這些行像素単元中的第(N-K)行像素単元所對應的行掃描線,第N行的像素単元所對應的共通電極控制単元的該第三開關的控制端電性耦接至第(N-K-I)行像素単元所對應的行掃描線; K為O或ー小于(N-2)的正整數(shù)。
8.如權利要求2或權利要求4所述的液晶顯示面板,其中該第一共通電極控制單元電性耦接這些行像素単元中的第(N-I)行的像素単元,該第二共通電極控制單元電性耦接這些行像素単元中的第(N)行的像素単元,N為一大于I的正整數(shù); 該第一共通電極控制単元的該第一開關與該第一共通電極控制単元的該第二開關的控制端電性耦接至這些行像素単元中的第(N+Q-1)行像素単元所對應的行掃描線,該第一共通電極控制単元的該第三開關的控制端電性耦接至第(N+Q-2)行像素単元所對應的行掃描線; 該第二共通電極控制単元的該第一開關與該第二共通電極控制単元的該第二開關的控制端電性耦接至這些行像素単元中的第(N+Q)行像素単元所對應的行掃描線,第N行的像素単元所對應的共通電極控制単元的該第三開關的控制端電性耦接至第(N+Q-1)行像素単元所對應的行掃描線; Q為O或大于O且小于(這些行像素単元的數(shù)目-N+1)的正整數(shù)。
9.如權利要求I所述的液晶顯示面板,還包含一移位寄存器,該移位寄存器包含 多級移位寄存單元,這些移位寄存單元用以提供這些行掃描線一循序的掃描訊號。
10.ー種顯示驅動方法,用于驅動一液晶顯示面板,該液晶顯示面板包含多條列數(shù)據(jù)線、多條行掃描線、多條共通電極線以及多個行像素単元,每一行像素単元具有多個像素單元,這些像素單元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每行像素單元的這些像素電性耦接同一行掃描線,各像素單元分別包含ー儲存電容,各行像素單元的儲存電容分別電性耦接至其中一條對應的共通電極線,該顯示驅動方法包含 于第(N-K-I)行上的像素単元的數(shù)據(jù)寫入期間之前,使第N行像素単元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù); 于第(N-K-I)行上的像素単元的數(shù)據(jù)寫入期間,使第N行像素単元的共通電極線的電壓電平同向于第(N-I)行像素単元的共通電極線的電壓電平;以及 于第(N-K-I)行上的像素単元的數(shù)據(jù)寫入期間之后,使第N行像素単元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中K為0或小于(N-2)的正整數(shù)。
11.如權利要求10所述的顯示驅動方法,還包含 于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N-K-2)行上的像素單元的數(shù)據(jù)寫入期間內,使第N行像素単元的共通電極線的電壓電平暫時為浮動電平。
12.如權利要求10所述的顯示驅動方法,還包含 于第(N-K-I)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N-K-2)行上的像素單元的數(shù)據(jù)寫入期間,使第N行上的像素単元其共通電極線的電壓電平暫時維持不變。
13.—種顯示驅動方法,用于ー液晶顯示面板,該液晶顯示面板包含多條列數(shù)據(jù)線、多條行掃描線、多條共通電極線以及多個像素単元,每一行像素単元具有多個像素単元,這些像素單元分別電性耦接對應的列數(shù)據(jù)線及對應的行掃描線,每行像素單元的這些像素電性耦接同一行掃描線,各像素單元分別包含ー儲存電容,各行上的像素單元的儲存電容分別電性耦接至其中一條對應的共通電極線,該顯示驅動方法包含 于第(N+Q-1)行上的像素単元的數(shù)據(jù)寫入期間之前,使第N行像素単元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中N為大于I的正整數(shù); 于第(N+Q-1)行上的像素単元的數(shù)據(jù)寫入期間,使第N行像素単元的共通電極線的電壓電平同向于第(N-I)行像素単元的共通電極線的電壓電平;以及 于第(N+Q-1)行上的像素単元的數(shù)據(jù)寫入期間之后,使第N行像素単元的共通電極線的電壓電平反向于第(N-I)行像素單元的共通電極線的電壓電平,其中Q為0或大于0且小于(這些行像素単元的數(shù)目-N+1)的正整數(shù)。
14.如權利要求13所述的顯示驅動方法,還包含 于第(N+Q-1)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N+Q-2)行上的像素單元的數(shù)據(jù)寫入期間內,使第N行像素単元的共通電極線的電壓電平暫時為浮動電平。
15.如權利要求13所述的顯示驅動方法,還包含 于第(N+Q-2)行上的像素單元的數(shù)據(jù)寫入期間初始前,且在第(N+Q-2)行上的像素單元的數(shù)據(jù)寫入期間,使第N行上的像素単元其共通電極線的電壓電平暫時維持不變。
全文摘要
一種液晶顯示面板以及顯示驅動方法,其中液晶顯示面板包含多個像素單元、多條行掃描線、與像素單元耦接的多條共通電極線以及多個共通電極控制單元,多個共通電極控制單元分別用以控制各共通電極線的電壓電平。其中,每一共通電極控制單元根據(jù)前一級共通電極控制單元以及兩相鄰的行掃描線用以產(chǎn)生一第一輸出訊號與反向的一第二輸出訊號。共通電極控制單元基于第一輸出訊號控制其中一條共通電極線的電壓電平,并將第一輸出訊號與反向的第二輸出訊號輸出至下一級的共通電極控制單元。
文檔編號G02F1/133GK102778798SQ201210319959
公開日2012年11月14日 申請日期2012年8月31日 優(yōu)先權日2012年7月5日
發(fā)明者吳旻鴻, 白承丘 申請人:友達光電股份有限公司