專(zhuān)利名稱(chēng):顯示器件、其驅(qū)動(dòng)方法、以及使用其的電子器具的制作方法
技術(shù)領(lǐng)域:
本法明涉及一種顯示器件以及該顯示器件的驅(qū)動(dòng)方法,且特別涉及使用發(fā)光元件并包括存儲(chǔ)器的控制電路的顯示器件。該存儲(chǔ)器的控制電路控制例如SRAM(同步動(dòng)態(tài)隨機(jī)存儲(chǔ),Static Random Access Memory)那樣的存儲(chǔ)器的寫(xiě)入和讀出。
背景技術(shù):
以下說(shuō)明一顯示器件,其在每一像素中安排發(fā)光元件,且憑借控制發(fā)光元件的發(fā)射而顯示圖像。
雖然本說(shuō)明書(shū)將說(shuō)明的是一種具有當(dāng)電場(chǎng)產(chǎn)生時(shí),夾在陽(yáng)極和陰極間的有機(jī)化合物層發(fā)光的結(jié)構(gòu)的元件(EL元件),但是,本發(fā)明并不限于此種構(gòu)造。
再者,在整個(gè)說(shuō)明書(shū)中,為說(shuō)明而使用的發(fā)光元件包括兩種發(fā)光元件,一種是利用從單激態(tài)返回至基態(tài)時(shí)所發(fā)出的光(熒光)的發(fā)光元件,另一種是從三激態(tài)返回基態(tài)所發(fā)出的光(磷光)的發(fā)光元件。
有機(jī)化合物層例如可以包括空穴注入層/空穴傳送層/發(fā)光層/電子傳送層/電子注入層等。發(fā)光元件的基本構(gòu)造為陽(yáng)極/發(fā)光層/陰極依序的疊層。此基本構(gòu)造可修改為陽(yáng)極/空穴注入層/發(fā)光層/電子注入層/陰極依序的疊層,或陽(yáng)極/空穴注入層/空穴傳送層/發(fā)光層/電子傳送層/電子注入層/陰極依序的疊層。
顯示器件乃由顯示器和輸入信號(hào)給顯示器的周邊電路構(gòu)成。
顯示器的構(gòu)造如圖8的方塊圖所示。
在圖8中,顯示器2000包括由移位寄存器2110、LAT(A)2111、LAT(B)2112構(gòu)成的源信號(hào)線驅(qū)動(dòng)電路2107;柵信號(hào)線驅(qū)動(dòng)電路2108;以及像素部分2109。并且還包括將數(shù)據(jù)輸入到源信號(hào)線驅(qū)動(dòng)電路2107和柵信號(hào)線驅(qū)動(dòng)電路2108的顯示器控制器2002。像素部分包括布置成矩陣形的像素。另外,信號(hào)控制電路2001由存儲(chǔ)器控制器2003、CPU 2004、存儲(chǔ)器A 2005、存儲(chǔ)器B 2006構(gòu)成。
薄膜晶體管(以下稱(chēng)為T(mén)FT)安排在每一個(gè)像素中。以下說(shuō)明在每一像素中安排兩個(gè)TFT,且控制從每一個(gè)像素的發(fā)光元件的發(fā)光方法。
圖9示出了顯示器件的像素部分的結(jié)構(gòu)。
源信號(hào)線S1至Sx、柵信號(hào)線G1至Gy、和電源線V1至Vx安排在一個(gè)像素部分2700中,x列和y行(其中x和y為自然數(shù))的像素亦設(shè)置在像素部分中。每一像素2705包括開(kāi)關(guān)TFT 2701、驅(qū)動(dòng)TFT 2702、儲(chǔ)存電容器2703、和發(fā)光元件2704。
像素乃由源信號(hào)線S1至Sx中的一個(gè)源信號(hào)線S、柵信號(hào)線G1至Gy中的一個(gè)柵信號(hào)線G、電源線V1至Vx中的一個(gè)電源線V、開(kāi)關(guān)TFT 2701、驅(qū)動(dòng)TFT 2702、儲(chǔ)存電容器2703、和發(fā)光元件2704所構(gòu)成。
開(kāi)關(guān)TFT 2701的柵電極連接至柵信號(hào)線G,開(kāi)關(guān)TFT 2701的源區(qū)和漏區(qū)中的一方連接至源信號(hào)線S,而另一方則連接至驅(qū)動(dòng)TFT 2702的柵電極或連接至儲(chǔ)存電容器2703的其中的一個(gè)電極。驅(qū)動(dòng)TFT 2702的源區(qū)或漏區(qū)中的一方連接至電源線V,而另一方則連接至發(fā)光元件2704的陽(yáng)極或陰極。儲(chǔ)存電容器2703的兩個(gè)電極中,沒(méi)有和驅(qū)動(dòng)TFT 2702以及開(kāi)關(guān)TFT 2701連接的電極,和電源線V連接。
在本說(shuō)明書(shū)中,在驅(qū)動(dòng)TFT 2702的源區(qū)或漏區(qū)連接至發(fā)光元件2704的陽(yáng)極的情形中,發(fā)光元件2704的陽(yáng)極被當(dāng)成像素電極,發(fā)光元件2704的陰極被當(dāng)成相對(duì)電極。另一方面,當(dāng)驅(qū)動(dòng)TFT 2702的源區(qū)或漏區(qū)連接至發(fā)光元件2704的陰極時(shí),發(fā)光元件2704的陰極被當(dāng)成像素電極,發(fā)光元件2704的陽(yáng)極則被當(dāng)成相對(duì)電極。
再者,授予電源線V的電位視為電源電位,授予相對(duì)電極的電位視為相對(duì)電位。
開(kāi)關(guān)TFT 2701和驅(qū)動(dòng)TFT 2702可以是p通道TFT,也可以是n通道TFT。但是,當(dāng)發(fā)光元件2704的像素電極為陽(yáng)極時(shí),最好是驅(qū)動(dòng)TFT 2702為p通道TFT,開(kāi)關(guān)TFT 2701為n通道TFT。反之,當(dāng)像素電極為陰極時(shí),最好是驅(qū)動(dòng)TFT 2702為n通道TFT,開(kāi)關(guān)TFT 2701為p通道TFT。
以下說(shuō)明在上述結(jié)構(gòu)的像素中,顯示圖像時(shí)的操作。
信號(hào)被輸入至柵信號(hào)線G,開(kāi)關(guān)TFT 2701的柵電極的電位起變化,而后柵電壓改變。通過(guò)該步驟,經(jīng)由已被設(shè)置成導(dǎo)通狀態(tài)的開(kāi)關(guān)TFT 2701源和漏極,從源信號(hào)線S信號(hào)輸入至驅(qū)動(dòng)TFT 2702的柵電極。而且,此信號(hào)被儲(chǔ)存在儲(chǔ)存電容器2703中。驅(qū)動(dòng)TFT 2702的柵電壓依照輸入至驅(qū)動(dòng)TFT 2702的柵電極的信號(hào)而改變,其源和漏之間成為導(dǎo)通狀態(tài)。電源線V的電位經(jīng)由驅(qū)動(dòng)TFT 2702提供至發(fā)光元件2704的像素電極。至此,發(fā)光元件2704發(fā)光。
以下說(shuō)明具有此結(jié)構(gòu)的像素顯示分級(jí)的方法。分級(jí)顯示法可粗分為模擬法和數(shù)字法。相較于模擬法,數(shù)字法具有的優(yōu)點(diǎn)為在TFT的不均勻上是良好的。因此,與此專(zhuān)注于數(shù)字方式的分級(jí)顯示法??梢蕴峁r(shí)間分級(jí)法作為數(shù)字分級(jí)顯示法。以下詳細(xì)說(shuō)明時(shí)間分級(jí)方式的驅(qū)動(dòng)方法。
時(shí)間分級(jí)方式的驅(qū)動(dòng)方法是借助控制顯示器件的每一個(gè)像素的發(fā)光周期而顯示分級(jí)的方法。如果將用于顯示一個(gè)圖像的周期視為一個(gè)幀周期,則—幀周期而后可被分成多個(gè)副幀周期。
通過(guò)在每一個(gè)副幀周期中執(zhí)行點(diǎn)燈或非點(diǎn)燈,亦即,使每一個(gè)像素的發(fā)光元件發(fā)光或不發(fā)光,來(lái)控制發(fā)光元件在一個(gè)幀周期中發(fā)光的期間,因此可顯示每一個(gè)像素的分級(jí)。
以下使用圖10A和圖10B的時(shí)間圖(timing chart)來(lái)詳細(xì)說(shuō)明時(shí)間分級(jí)方式的驅(qū)動(dòng)方法。在圖10A和圖10B中示出使用4位(bit)的數(shù)字圖像信號(hào)的顯示分級(jí)的例子。另外,至于像素部分的結(jié)構(gòu)和像素的結(jié)構(gòu)可以參照?qǐng)D9。在此,依照外部電源(沒(méi)有圖示出),相對(duì)電位可在與電源線V1至Vx的電位(電源電位)相同等級(jí)的電位,以及電源線V1至Vx的電位差異在足以使發(fā)光元件2704發(fā)光的等級(jí)的電位之間更換。
一個(gè)幀周期F分成多個(gè)副幀周期SF1至SF4。在第一個(gè)副幀周期SF1中,首先柵信號(hào)線G1被選擇,數(shù)字圖像信號(hào)從源信號(hào)線S1至Sx輸入至具有開(kāi)關(guān)TFT 2701的每一個(gè)像素,而且柵電極連接至柵信號(hào)線G1。借助所輸入的數(shù)字圖像信號(hào),每一個(gè)像素的驅(qū)動(dòng)TFT 2702變成ON狀態(tài)或OFF狀態(tài)。
在本說(shuō)明書(shū)中,所謂TFT的ON狀態(tài)意指依照柵電壓,源和漏之間呈導(dǎo)通的狀態(tài)。再者,所謂TFT的OFF狀態(tài)意指依照柵電壓,源和漏之間呈非導(dǎo)通的狀態(tài)。
這種情況下,發(fā)光元件2704的相對(duì)電位設(shè)定成幾乎等于電源線V1至Vx的電位(電源電位),且因此,發(fā)光元件2704即使在處于ON狀態(tài)下的驅(qū)動(dòng)TFT 2702的像素中也不發(fā)光。對(duì)于所有柵信號(hào)線G1至Gy重覆上述操作,寫(xiě)入周期Ta1結(jié)束。另外,在第一個(gè)副幀周期SF1的寫(xiě)入周期被稱(chēng)為T(mén)a1。一般而言,第j個(gè)副幀周期(j為自然數(shù))的寫(xiě)入周期被稱(chēng)為T(mén)aj。
當(dāng)寫(xiě)入周期Ta1完成時(shí),相對(duì)電位改變,使得與電源電位之間具有使發(fā)光元件2704發(fā)光程度的電位差。而后顯示周期Ts1開(kāi)始。另外,第一個(gè)副幀周期SF1的顯示周期稱(chēng)為T(mén)s1。一般而言,第j個(gè)副幀周期(j為自然數(shù))的顯示周期稱(chēng)為T(mén)sj。每一個(gè)像素的發(fā)光元件2704在顯示周期Ts1中對(duì)應(yīng)于輸入進(jìn)來(lái)的信號(hào)而轉(zhuǎn)變成發(fā)光狀態(tài)或不發(fā)光狀態(tài)。
所有副幀周期SF1至SF4重覆上述操作,因此完成一個(gè)幀周期F1。在此,適當(dāng)?shù)卦O(shè)定副幀周期SF1至SF4的顯示周期Ts1至Ts4的長(zhǎng)度,而每一個(gè)幀周期的分級(jí)乃以發(fā)光元件2704發(fā)光的副幀周期的顯示周期的累積而顯示。換言之,用在一個(gè)幀周期內(nèi)的點(diǎn)燈時(shí)間總量來(lái)顯示分級(jí)。
以下說(shuō)明通過(guò)輸入n位的數(shù)字視頻信號(hào)來(lái)顯示2n分級(jí)的方法。這種情況中,一個(gè)幀周期分成n個(gè)副幀周期SF1至SFn,和副幀周期SF1至SFn的顯示周期Ts1至Tsn的長(zhǎng)度比例乃設(shè)定為T(mén)s1∶Ts2∶…∶Tsn-1∶Tsn=20∶2-1∶…∶2-n+2∶2-n+1。寫(xiě)入周期Ta1至Tan的長(zhǎng)度皆相同。
在一個(gè)幀周期內(nèi),在幀周期中的像素的分級(jí)取決于發(fā)光元件2704中的發(fā)光狀態(tài)被選擇的顯示周期Ts的總和。例如,當(dāng)n=8時(shí),如果將在所有顯示周期時(shí)像素所發(fā)出的光的亮度設(shè)定為100%時(shí),則在顯示周期Ts8和在顯示周期Ts7中,若像素發(fā)光,可顯示1%的亮度。在顯示周期Ts6,Ts4,和Ts1中,若像素發(fā)光,則可以顯示60%的亮度。
為了顯示這樣的時(shí)間分級(jí),需要將信號(hào)轉(zhuǎn)換成用于時(shí)間分級(jí)的信號(hào)的電路。圖2是常規(guī)使用的控制電路的示意圖。控制電路200由用以?xún)?chǔ)存數(shù)據(jù)的存儲(chǔ)器A 201和存儲(chǔ)器B 202;用以讀取數(shù)據(jù)且將數(shù)據(jù)寫(xiě)入存儲(chǔ)器的邏輯電路(W-LOGIC 203);以及用以讀取存儲(chǔ)器且執(zhí)行給顯示器205輸出數(shù)據(jù)的邏輯電路(R-LOGIC 204)構(gòu)成。
圖3示出了常規(guī)的控制電路的時(shí)間圖。使用存儲(chǔ)器A 201和存儲(chǔ)器B 202交替執(zhí)行數(shù)據(jù)的寫(xiě)入和讀出,以使輸入至W-LOGIC 203的數(shù)字?jǐn)?shù)據(jù)與時(shí)間分級(jí)法的數(shù)據(jù)同步。
當(dāng)R-LOGIC 204讀取存儲(chǔ)在存儲(chǔ)器A 201中的信號(hào)時(shí),同時(shí),對(duì)應(yīng)于下一個(gè)幀周期的數(shù)字視頻信號(hào)乃經(jīng)由W-LOGIC 203而輸入至存儲(chǔ)器B202且開(kāi)始儲(chǔ)存。
以此方式,控制電路200包括存儲(chǔ)器A 201和存儲(chǔ)器B 202,且該存儲(chǔ)器A 201和存儲(chǔ)器B 202分別可以存儲(chǔ)1幀周期的數(shù)字視頻信號(hào),交替使用該存儲(chǔ)器A 201和存儲(chǔ)器B 202從而執(zhí)行數(shù)字視頻信號(hào)的取樣。
但是,在這種情形中,如使用常規(guī)的方法,則在寫(xiě)入存儲(chǔ)器A 201和存儲(chǔ)器B 202之后,直到下一個(gè)讀取信號(hào)的到來(lái),一直處于Wait(等待)狀態(tài)。而且,存儲(chǔ)器A 201和存儲(chǔ)器B 202的寫(xiě)入和讀取功能更換依照需要更多時(shí)間的讀取時(shí)間而執(zhí)行(圖3)。
在常規(guī)的方法中,設(shè)定用于讀出的時(shí)間遠(yuǎn)長(zhǎng)于用于寫(xiě)入的時(shí)間。因此,即使隨時(shí)執(zhí)行寫(xiě)入且在讀出結(jié)束后更換操作功能的方式也沒(méi)有任何問(wèn)題。
但是,當(dāng)使用花費(fèi)在寫(xiě)入和讀出存儲(chǔ)器的時(shí)間幾乎沒(méi)有差別的驅(qū)動(dòng)方法時(shí),會(huì)如常規(guī)的方法那樣,在寫(xiě)入后一直到執(zhí)行讀出,有一個(gè)持續(xù)的Wait狀態(tài),所以,該方法會(huì)使寫(xiě)入存儲(chǔ)器的時(shí)間變慢,其結(jié)果是產(chǎn)生幀頻率降低的問(wèn)題。
發(fā)明內(nèi)容
為了解決上述常規(guī)技術(shù)的問(wèn)題,本發(fā)明采用下述的方法。也就是,每個(gè)寫(xiě)入信號(hào)的周期決定兩個(gè)存儲(chǔ)器的角色,并且通過(guò)寫(xiě)入開(kāi)始信號(hào)和水平同步信號(hào)來(lái)決定讀取開(kāi)始。
本發(fā)明借助以下所述顯示器件可以解決上述問(wèn)題。也就是,一種包括發(fā)光元件且以點(diǎn)燈時(shí)間的長(zhǎng)度來(lái)顯示分級(jí)的顯示器件,包括由第一至第四信號(hào);第一和第二存儲(chǔ)器;讀取器和寫(xiě)入器構(gòu)成的控制電路,其中,所述第一信號(hào)是垂直同步信號(hào);
所述第二信號(hào)是水平同步信號(hào);所述第三信號(hào)根據(jù)所述第一寫(xiě)入信號(hào)提供的時(shí)間,決定所述第一存儲(chǔ)器和第二存儲(chǔ)器的寫(xiě)入和讀取的角色,且每當(dāng)所述第一寫(xiě)入信號(hào)起始時(shí),更換所述第一存儲(chǔ)器和第二存儲(chǔ)器的角色;所述第四信號(hào)取決于所述寫(xiě)入信號(hào)和所述第二水平同步信號(hào)的狀態(tài);并且,當(dāng)所述第一寫(xiě)入信號(hào)在可寫(xiě)入且所述第二水平同步信號(hào)可讀取時(shí),第四信號(hào)變成可讀取狀態(tài);當(dāng)所述第一寫(xiě)入信號(hào)在可寫(xiě)入且所述第二水平同步信號(hào)待機(jī)讀取時(shí),第四信號(hào)變成待機(jī)讀取狀態(tài);根據(jù)所述第一存儲(chǔ)器讀取且所述第二存儲(chǔ)器寫(xiě)入,或所述第一存儲(chǔ)器寫(xiě)入且所述第二存儲(chǔ)器讀取的狀態(tài),實(shí)現(xiàn)所述讀取器和寫(xiě)入器的同步。
另外,讀取器和寫(xiě)入器不只可為FPGA且亦可為L(zhǎng)SI。再者,他們可與顯示器件一起構(gòu)成在相同的襯底上。
根據(jù)上述結(jié)構(gòu),即使用于讀取和寫(xiě)入至存儲(chǔ)器的時(shí)間幾乎沒(méi)有差異,由于可在最佳周期更換操作功能,所以可解決幀頻率降低的問(wèn)題。
附圖中圖1是本發(fā)明的方塊圖;圖2是常規(guī)例子的方塊圖;圖3是常規(guī)例子的操作的時(shí)間圖;圖4是本發(fā)明的操作的時(shí)間圖;圖5是本發(fā)明的操作的時(shí)間圖;圖6是使用本發(fā)明的實(shí)施例的圖;圖7是使用本發(fā)明的顯示器件的一個(gè)例圖;圖8是常規(guī)例子的方塊圖;圖9是安排成矩陣形的像素的電路圖;圖10A和10B是常規(guī)例子的操作的時(shí)間圖;圖11是使用本發(fā)明的顯示器件的例圖;圖12A至12G是使用本發(fā)明的電子器具的例圖;圖13是使用本發(fā)明的顯示器件的例圖;以及圖14是本發(fā)明的方塊圖。
本發(fā)明的選擇圖是圖1
實(shí)施方案模式圖1示出了本發(fā)明的典型結(jié)構(gòu)的方塊圖。
控制電路100包括存儲(chǔ)器A 101和存儲(chǔ)器B 102、用于選擇存儲(chǔ)器寫(xiě)入或讀取的選擇器(Selector)103和選擇器104、用于寫(xiě)入存儲(chǔ)器的邏輯電路(W-LOGIC105),用以讀取存儲(chǔ)器和輸出數(shù)據(jù)的邏輯電路(R-LOGIC106)、以及用于決定垂直同步信號(hào)(SYNC)的起始點(diǎn)的電路(TOP107)。
作為實(shí)現(xiàn)同步化的方法,信號(hào)SYNC、G_CK、RAM_SELECTOR和READ_ENABLE在此被引進(jìn)。
每次輸入SYNC信號(hào)時(shí),RAM_SELECTOR被反轉(zhuǎn),且選擇器103和104決定存儲(chǔ)器A101和存儲(chǔ)器B 102的寫(xiě)入和讀取的角色。
圖4是示出TOP 107、W-LOGIC和R-LOGIC的操作的時(shí)間圖。每次輸入SYNC信號(hào)時(shí),RAM_SELECTOR被反轉(zhuǎn),且兩個(gè)存儲(chǔ)器A 101和B 102的寫(xiě)入和讀取角色被互相更換。與此同時(shí),W-LOGIC開(kāi)始寫(xiě)入,R-LOGIC開(kāi)始讀取,且READ_ENABLE信號(hào)變成High(或Low)。
圖5是示出讀取時(shí)間和實(shí)現(xiàn)同步方法的時(shí)間圖。
用垂直同步信號(hào)(SYNC)將RAM_SELECTOR反轉(zhuǎn),且存儲(chǔ)器的寫(xiě)入和讀取角色被更換。因此,當(dāng)寫(xiě)入數(shù)據(jù)時(shí),W-LOGIC交替使用圖1所示的存儲(chǔ)器A 101和B 102。
R-LOGIC的能夠開(kāi)始讀取狀態(tài)以READ_ENABLE的High表示,R-LOGIC的待機(jī)(Wait)狀態(tài)以READ_ENABLE的Low表示。
另外,在RAM_SELECTOR被反轉(zhuǎn)后,READ_ENABLE從水平同步信號(hào)(G_CK)的起始點(diǎn)(High)變成能夠?qū)懭霠顟B(tài)(High),R-LOGIC的狀態(tài)也從讀取待機(jī)(Wait)狀態(tài)變成能夠開(kāi)始讀取狀態(tài)。注意,在完成讀取周期后,R-LOGIC自動(dòng)變成讀取待機(jī)(Wait)狀態(tài)。換言之,垂直同步信號(hào)改變RAM_SELECTOR,G_CK以及READ_ENABLE信號(hào)的各個(gè)狀態(tài)改變讀取待機(jī)(Wait)狀態(tài)期間。注意,水平同步信號(hào)(G_CK)的起始和顯示能夠開(kāi)始讀取狀態(tài)或讀取待機(jī)狀態(tài)的READ_ENABLE可以是High或Low。
因此,通過(guò)調(diào)節(jié)R-LOGIC的待機(jī)狀態(tài)(Wait)期間,可以使不同的寫(xiě)入周期和讀取周期實(shí)現(xiàn)同步化。
另外,本實(shí)施方案模式不受圖1方塊圖所示結(jié)構(gòu)的局限,圖14的方塊圖所示的結(jié)構(gòu)也可以被利用。
實(shí)施例以下說(shuō)明本發(fā)明的實(shí)施例。
實(shí)施例1在本實(shí)施例中,參考圖6說(shuō)明給使用OLED元件的顯示面板(panel)輸出信號(hào)的控制電路的結(jié)構(gòu)例子。
18位(6位×RGB)的Video_Data和控制信號(hào)被輸入到控制電路601。以下說(shuō)明從輸入Video_Data到輸出給面板608的操作。
每一線的讀取乃由VCLK(一循環(huán)為68.6μs)所控制。首先,輸入SYNC信號(hào),Video_Data的輸入也隨之開(kāi)始。在輸入SYNC信號(hào)后經(jīng)過(guò)一定關(guān)閉時(shí)間,Video_Data開(kāi)始輸入給W-LOGIC602。每半循環(huán)的VCLK讀取一線的Video_Data。在輸入220條線和經(jīng)過(guò)一定關(guān)閉時(shí)段后,再度輸入SYNC信號(hào),并輸入Video_Data。整個(gè)輸入循環(huán)為16.6698ms(243循環(huán)的VCLK,一秒鐘60循環(huán))。
對(duì)在一線中的每一塊的讀取乃由HCLK所控制(一循環(huán)為400ns)。HCLK在Video_Enable為High期間讀取Video_Data。在讀取一線后,也就是176個(gè)數(shù)據(jù)塊,并經(jīng)過(guò)一定關(guān)閉時(shí)段(Video_Enable為low)后,則讀取下一線的Video_Data。對(duì)于220條線重覆上述操作,則可完成一熒幕的數(shù)據(jù)。
另一方面,存儲(chǔ)器A 606和存儲(chǔ)器B 607連接至FPGA 601,每當(dāng)輸入SYNC信號(hào)時(shí),RAM_SELECT的值就被反轉(zhuǎn)。
來(lái)自FPGA的信號(hào)RAM_SELECT決定哪一個(gè)存儲(chǔ)器被寫(xiě)入和讀出。
每一個(gè)FPGA由(6×8×3)=144個(gè)正反器(flip-flop)構(gòu)成。每一正反器可在某一點(diǎn)儲(chǔ)存用于一個(gè)顏色的數(shù)據(jù)(6位)。數(shù)據(jù)用HCLK被依序轉(zhuǎn)移到下一個(gè)正反器。當(dāng)存夠8個(gè)數(shù)據(jù)塊時(shí),就被保存在144個(gè)寄存器,而后被寫(xiě)入于由RAM_SELECT決定的存儲(chǔ)器中。
因?yàn)槊姘?08的顯示以時(shí)間分級(jí)執(zhí)行,寫(xiě)入存儲(chǔ)器A 606或存儲(chǔ)器B 607的數(shù)據(jù)被重新排列以便能被輸出到面板,然后按順序被輸出至面板608。R-LOGIC 603將重新排列的用于輸出到面板的整個(gè)熒屏的數(shù)據(jù)從存儲(chǔ)器A606或存儲(chǔ)器B607中讀取,并輸出給面板608。
在面板608顯示時(shí),視頻信號(hào)數(shù)據(jù)以4(地址)×RGB(3個(gè)顏色)=12位處理。G1_CK、G2_CK、G1_CKB、G2_CKB為其每一循環(huán)12μs的時(shí)鐘。在G1_CK和G1_CKB上升或下降時(shí),被輸入視頻信號(hào)數(shù)據(jù)的線移動(dòng)。
在G1_SP下降后的2循環(huán)(24μs)后,從頂行依序完成寫(xiě)入。完成220條線的寫(xiě)入也就形成了一熒幕的顯示,但是,在顯示下一個(gè)圖像前,4個(gè)虛擬循環(huán)(48μs)進(jìn)入以延遲寫(xiě)入。另外,G2_SP可按照需要上升從而消除該寫(xiě)入。
S_CK和S_CKB是一循環(huán)為200ns的時(shí)鐘。在S_CK和S_CKB上升或下降時(shí),被輸入Video_Data的塊移動(dòng)。在G1_CLK的上升或下降后的4循環(huán)后(800ns),S_LAT變成High以保持電荷,而后當(dāng)S_SP從High變成Low時(shí),開(kāi)始輸入視頻信號(hào)數(shù)據(jù)。由于輸入是以每4地址而執(zhí)行,所以重覆44次可完成一線的寫(xiě)入。
W_LOGIC 602和R_LOGIC 603的操作是通過(guò)輸入來(lái)自振蕩元件609并經(jīng)過(guò)PLL 610的時(shí)鐘而執(zhí)行。寫(xiě)入和讀取存儲(chǔ)器A 606和存儲(chǔ)器B 607的時(shí)間由經(jīng)由TOP 611的時(shí)鐘的上升和下降所控制。
W_LOGIC 602和R_LOGIC 603可使用已知的LSI以及FPGA。
本實(shí)施例可應(yīng)用于W_LOGIC 602和R_LOGIC 603、TOP 611、存儲(chǔ)器A 606、存儲(chǔ)器B 607、以及選擇存儲(chǔ)器的選擇器604和605。
實(shí)施例2在圖7中表示一種使用OLED元件的顯示器件的一個(gè)例子,該OLED元件使用根據(jù)顯示器件由面板700、控制電路701、源信號(hào)線驅(qū)動(dòng)電路702、柵信號(hào)線驅(qū)動(dòng)電路703和704、顯示部分705、存儲(chǔ)器706、FPC 707和連接器708構(gòu)成。顯示器件的每一電路形成在面板700上或由外部接附。
以下說(shuō)明此顯示器件的操作。從FPC 707經(jīng)由連接器708傳送而來(lái)的數(shù)據(jù)和控制信號(hào)被輸入至控制電路701,且該數(shù)據(jù)在存儲(chǔ)器706被重新排列以適用于輸出,而后再度傳送至控制電路701??刂齐娐?01傳送數(shù)據(jù)和用于顯示的信號(hào)至源信號(hào)線驅(qū)動(dòng)電路702和柵信號(hào)線驅(qū)動(dòng)電路703、704,這樣,圖像在使用OLED元件的顯示部分705上顯示。
源信號(hào)線驅(qū)動(dòng)電路702和柵信號(hào)線驅(qū)動(dòng)電路703、704可以用已知的電路取代。再者,根據(jù)電路結(jié)構(gòu),柵信號(hào)線驅(qū)動(dòng)電路的數(shù)目也可以只有一個(gè)。
本發(fā)明可應(yīng)用于控制電路701。
實(shí)施例3本實(shí)施例以圖13說(shuō)明使用OLED元件的顯示器件的例子,并且,該OLED元件使用與實(shí)施例2不同的根據(jù)實(shí)施例1的控制電路。
顯示器件由控制電路901、源信號(hào)線驅(qū)動(dòng)電路902、柵信號(hào)線驅(qū)動(dòng)電路903和904、顯示部分905、存儲(chǔ)器906、FPC 907和連接器908構(gòu)成。顯示器件的每一電路形成在面板900上,或由外部接附。
以下說(shuō)明此顯示器件的操作。從FPC 907經(jīng)由連接器908傳送而來(lái)的數(shù)據(jù)和控制信號(hào)被輸入至控制電路901后,且該數(shù)據(jù)返回FPC 907中的存儲(chǔ)器906并被重新排列以便適用于輸出,而后再度被輸出和傳送至控制電路901??刂齐娐?01傳送數(shù)據(jù)和用于顯示的信號(hào)至源信號(hào)線驅(qū)動(dòng)電路902和柵信號(hào)線驅(qū)動(dòng)電路903、904,而后圖像在使用OLED元件的顯示部分905上顯示。
本實(shí)施例與實(shí)施例2的區(qū)別是存儲(chǔ)器906安裝在FPC 907中。因此,顯示器件可被制作得更小。
和實(shí)施例2相同,源信號(hào)線驅(qū)動(dòng)電路902和柵信號(hào)線驅(qū)動(dòng)電路903、904可以用已知的電路取代。再者,根據(jù)電路結(jié)構(gòu),柵信號(hào)線驅(qū)動(dòng)電路的數(shù)目可以只是一個(gè)。
本實(shí)施例可應(yīng)用于控制電路901。
實(shí)施例4在本實(shí)施例中,以圖11說(shuō)明給使用OELD元件的顯示器輸出的控制電路的一個(gè)例子,且該控制電路具有與實(shí)施例1-3不同的結(jié)構(gòu)。
相較于模擬顯示,時(shí)間分級(jí)方法的操作頻率必然性地變高。通常為了獲取高分辨率,必須防止虛擬輪廓,因此副幀需增加至10或更多。其結(jié)果,操作頻率亦需要十倍或更多。
為了以這樣的操作頻率執(zhí)行驅(qū)動(dòng),使用的SRAM也需要高速操作,所以有必要使用用于高速操作的SRAM-IC。
但是,用于高速操作的SRAM在儲(chǔ)存時(shí)功耗率大,因此不適用于便攜用器具。而若使用低功率耗損的SRAM, 則需要進(jìn)一步降低操作頻率。
如圖11所示,形成串列-并列轉(zhuǎn)換電路1702,其目的是在將數(shù)位圖像信號(hào)1701寫(xiě)入SRAM 1703、1704之前,將數(shù)位圖像信號(hào)1701從串列轉(zhuǎn)換為并列。而后,經(jīng)由開(kāi)關(guān)1706、1707寫(xiě)入至顯示器1705。通過(guò)上述方式,即使當(dāng)傳呼時(shí)也可以用低頻且并列的傳呼方式,所以,低功率耗損SRAM可以使用低頻,這樣就可以減少便攜用器具的功耗。
實(shí)施例5本發(fā)明可應(yīng)用于如攝像機(jī)、數(shù)碼相機(jī)、頭戴式顯示器、導(dǎo)航系統(tǒng)、聲頻重放裝置(汽車(chē)音響,音響構(gòu)件等)、筆記本式個(gè)人電腦、游戲機(jī)、個(gè)人數(shù)字助理(移動(dòng)電腦、手提電話、便攜型游戲機(jī)、電子書(shū)等)、具有記錄媒體的圖像重播器(具體是具有可以播放如DVD(數(shù)字通用盤(pán))等的記錄媒體,并能夠顯示其圖像的顯示器的裝置)等的電子器具。這些電子器具的具體例子表示在圖12A至12G。
圖12A是液晶顯示器或OLED顯示器,其由外殼1001、支持座1002、和顯示部分1003等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1003的顯示器件的驅(qū)動(dòng)電路。
圖12B是攝像機(jī),其由主體1011、顯示部分1012、聲頻輸入部分1013、操作開(kāi)關(guān)1014、電池1015、以及圖像接收部分1016等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1012的顯示器件的驅(qū)動(dòng)電路。
圖12C是筆記本式電腦,其由主體1021、外殼1022、顯示部分1023、和鍵盤(pán)1024等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1023的顯示器件的驅(qū)動(dòng)電路。
圖12D是個(gè)人數(shù)位助理,其由主體1031、觸筆1032、顯示部分1033、操作鈕1034、和外部接口1035等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1033的顯示器件的驅(qū)動(dòng)電路。
圖12E是聲頻重放裝置,具體是安裝在汽車(chē)中的聲頻裝置,其由主體1041、顯示部分1042、和操作開(kāi)關(guān)1043、1044等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1042的顯示器件的驅(qū)動(dòng)電路。再者,本發(fā)明可應(yīng)用至非上述安裝在汽車(chē)中的聲頻裝置的任何可攜帶或家用聲頻裝置。
圖12F是數(shù)碼相機(jī),其由主體1051、顯示部分A 1052、目鏡部分1053、操作開(kāi)關(guān)1054、顯示部分B 1055、和電池1056等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分A 1052和顯示部分B 1055的顯示器件的驅(qū)動(dòng)電路。
圖12G是手提電話,其由主體1061、聲頻輸出部分1062、聲頻輸入部分1063、顯示部分1064、操作開(kāi)關(guān)1065、和天線1066等構(gòu)成。本發(fā)明可應(yīng)用至具有顯示部分1064的顯示器件的驅(qū)動(dòng)電路。
非玻璃襯底的具有高耐熱的塑料襯底亦可應(yīng)用至上述電子器具的顯示器件。再者,于此還可以達(dá)到減輕器具重量的目的。
上述實(shí)施例的電子器具只是當(dāng)成范例而已,而本發(fā)明并不限于這些范例。
本實(shí)施例可與實(shí)施方案模式以及實(shí)施例1-4自由組合而被實(shí)施。
在使用發(fā)光元件的顯示器件中,通過(guò)使用本發(fā)明的控制電路,可以高效率地更換寫(xiě)入和讀出存儲(chǔ)器,因此可防止幀頻率的降低。
權(quán)利要求
1.一種顯示器件,包括控制電路,該控制電路進(jìn)一步包括用于存儲(chǔ)數(shù)據(jù)的第一和第二存儲(chǔ)器;用于選擇該第一和第二存儲(chǔ)器的寫(xiě)入或讀取的第一和第二存儲(chǔ)器選擇器;用于向所述第一和第二存儲(chǔ)器寫(xiě)入的邏輯電路;用于從所述第一和第二存儲(chǔ)器讀取,并輸出的邏輯電路;以及用于決定垂直同步信號(hào)的起始點(diǎn)的電路。
2.根據(jù)權(quán)利要求1的顯示器件,其中,所述存儲(chǔ)器;向所述第一和第二存儲(chǔ)器寫(xiě)入的所述邏輯電路;以及從所述第一和第二存儲(chǔ)器讀取和輸出的所述邏輯電路,和顯示部分一起集成地形成在襯底上。
3.根據(jù)權(quán)利要求1的顯示器件,其中所述存儲(chǔ)器安裝在FPC上。
4.根據(jù)權(quán)利要求1的顯示器件,其中所述存儲(chǔ)器安裝在襯底上。
5.一種包括根據(jù)權(quán)利要求1的顯示器件的電子器具。
6.一種顯示器件,包括控制電路,該控制電路進(jìn)一步包括用于存儲(chǔ)數(shù)據(jù)的第一和第二存儲(chǔ)器;用于選擇該第一和第二存儲(chǔ)器的寫(xiě)入或讀取的第一和第二存儲(chǔ)器選擇器;用于向所述第一和第二存儲(chǔ)器寫(xiě)入的邏輯電路;用于從所述第一和第二存儲(chǔ)器讀取,并輸出的邏輯電路;以及用于決定垂直同步信號(hào)的起始點(diǎn)的電路,其中,所述控制電路具有將收到的信號(hào)轉(zhuǎn)換為用時(shí)間分級(jí)來(lái)顯示的信號(hào)的手段。
7.根據(jù)權(quán)利要求6的顯示器件,其中,所述存儲(chǔ)器;向所述第一和第二存儲(chǔ)器寫(xiě)入的所述邏輯電路;以及從所述第一和第二存儲(chǔ)器讀取和輸出的所述邏輯電路,和顯示部分一起集成地形成在襯底上。
8.根據(jù)權(quán)利要求6的顯示器件,其中所述存儲(chǔ)器安裝在FPC上。
9.根據(jù)權(quán)利要求6的顯示器件,其中所述存儲(chǔ)器安裝在襯底上。
10.一種包括根據(jù)權(quán)利要求6的顯示器件的電子器具。
11.一種顯示器件,包括控制電路,該控制電路進(jìn)一步包括用于存儲(chǔ)數(shù)據(jù)的第一和第二存儲(chǔ)器;用于選擇該第一和第二存儲(chǔ)器的寫(xiě)入或讀取的第一和第二存儲(chǔ)器選擇器;用于向所述第一和第二存儲(chǔ)器寫(xiě)入的邏輯電路;用于從所述第一和第二存儲(chǔ)器讀取,并輸出的邏輯電路;以及用于決定垂直同步信號(hào)的起始點(diǎn)的電路,垂直同步信號(hào)的第一信號(hào);水平同步信號(hào)的第二信號(hào);第三信號(hào),該信號(hào)根據(jù)所述第一信號(hào)提供的時(shí)間,決定所述第一存儲(chǔ)器和第二存儲(chǔ)器的寫(xiě)入和讀取的角色,且每當(dāng)所述第一信號(hào)起始時(shí),更換所述第一存儲(chǔ)器和第二存儲(chǔ)器的角色;以及第四信號(hào),該信號(hào)依照所述第一信號(hào)和第二信號(hào)的狀態(tài)來(lái)決定向所述第一和第二存儲(chǔ)器讀取以及輸出的邏輯電路的狀態(tài)。
12.根據(jù)權(quán)利要求11的顯示器件,其中,所述存儲(chǔ)器;向所述第一和第二存儲(chǔ)器寫(xiě)入的所述邏輯電路;以及從所述第一和第二存儲(chǔ)器讀取和輸出的所述邏輯電路,和顯示部分一起集成地形成在襯底上。
13.根據(jù)權(quán)利要求11的顯示器件,其中所述存儲(chǔ)器安裝在FPC上。
14.根據(jù)權(quán)利要求11的顯示器件,其中所述存儲(chǔ)器安裝在襯底上。
15.一種包括根據(jù)權(quán)利要求11的顯示器件的電子器具。
16.一種包括發(fā)光元件且以點(diǎn)燈時(shí)間的長(zhǎng)度來(lái)顯示分級(jí)的顯示器件,包括控制電路,該控制電路進(jìn)一步包括第一至第四信號(hào);第一和第二存儲(chǔ)器;讀取器;以及寫(xiě)入器,其中,所述第一信號(hào)是垂直同步信號(hào);所述第二信號(hào)是水平同步信號(hào);所述第三信號(hào)根據(jù)所述第一信號(hào)提供的時(shí)間,決定所述第一存儲(chǔ)器和第二存儲(chǔ)器的寫(xiě)入和讀取的角色,且每當(dāng)所述寫(xiě)入信號(hào)起始時(shí),更換所述第一存儲(chǔ)器和第二存儲(chǔ)器的角色;所述第四信號(hào)取決于所述寫(xiě)入信號(hào)和所述第二水平同步信號(hào)的狀態(tài);并且,當(dāng)所述寫(xiě)入信號(hào)是可寫(xiě)入且所述第二水平同步信號(hào)是可讀取時(shí),第四信號(hào)變成可讀取狀態(tài);當(dāng)所述第一寫(xiě)入信號(hào)是可寫(xiě)入且所述第二水平同步信號(hào)是待機(jī)讀取時(shí),第四信號(hào)變成待機(jī)讀取狀態(tài);當(dāng)所述第一存儲(chǔ)器是讀取且所述第二存儲(chǔ)器是寫(xiě)入,或當(dāng)所述第一存儲(chǔ)器是寫(xiě)入且所述第二存儲(chǔ)器是讀取時(shí),所述讀取器和所述寫(xiě)入器同步。
17.根據(jù)權(quán)利要求16的顯示器件,其中所述存儲(chǔ)器安裝在FPC上。
18.根據(jù)權(quán)利要求16的顯示器件,其中所述存儲(chǔ)器安裝在襯底上。
19.一種包括根據(jù)權(quán)利要求16的顯示器件的電子器具。
20.一種顯示器件,包括用于存儲(chǔ)數(shù)據(jù)的第一和第二存儲(chǔ)器;將圖像信號(hào)從串列轉(zhuǎn)換為并列的轉(zhuǎn)換電路;以及第一和第二開(kāi)關(guān),其中,所述圖像信號(hào)根據(jù)所述轉(zhuǎn)換電路被轉(zhuǎn)換為并列,而后,經(jīng)由所述第一開(kāi)關(guān)被輸入到所述第一或第二存儲(chǔ)器,而且,從所述第一或第二存儲(chǔ)器輸出的信號(hào)經(jīng)由所述第二開(kāi)關(guān)被輸入到顯示器。
21.根據(jù)權(quán)利要求20的顯示器件,其中所述存儲(chǔ)器安裝在FPC上。
22.根據(jù)權(quán)利要求20的顯示器件,其中所述存儲(chǔ)器安裝在襯底上。
23.一種包括根據(jù)權(quán)利要求20的顯示器件的電子器具。
24.一種顯示器件的驅(qū)動(dòng)方法,其中的顯示器件包括控制電路,該控制電路進(jìn)一步包括用于存儲(chǔ)數(shù)據(jù)的第一和第二存儲(chǔ)器;用于選擇該第一和第二存儲(chǔ)器的寫(xiě)入或讀取的第一和第二存儲(chǔ)器選擇器;用于向所述第一和第二存儲(chǔ)器寫(xiě)入的邏輯電路;用于從所述第一和第二存儲(chǔ)器讀取,并輸出的邏輯電路;以及用于決定垂直同步信號(hào)的起始點(diǎn)的電路,第一信號(hào),也就是所述垂直同步信號(hào);第二信號(hào),也就是水平同步信號(hào);第三信號(hào),該信號(hào)根據(jù)所述第一信號(hào)提供的時(shí)間,決定所述第一存儲(chǔ)器和第二存儲(chǔ)器的寫(xiě)入和讀取的角色,且每當(dāng)所述第一信號(hào)起始時(shí),更換所述第一存儲(chǔ)器和第二存儲(chǔ)器的角色;以及第四信號(hào),該信號(hào)依照所述第一信號(hào)和第二信號(hào)的狀態(tài),決定向所述第一和第二存儲(chǔ)器讀取和輸出的邏輯電路的狀態(tài),所述方法包括通過(guò)調(diào)節(jié)所述第一至第四信號(hào),實(shí)現(xiàn)向所述第一和第二存儲(chǔ)器寫(xiě)入的所述邏輯電路和從所述第一和第二存儲(chǔ)器讀取和輸出的所述邏輯電路的同步化。
25.根據(jù)權(quán)利要求24的顯示器件,其中,當(dāng)所述第一信號(hào)是可寫(xiě)入且所述第二信號(hào)是可讀取狀態(tài)時(shí),所述第四信號(hào)變成可讀取的狀態(tài);而且,借助當(dāng)所述第一信號(hào)是可寫(xiě)入且所述第二信號(hào)是待機(jī)讀取時(shí),所述第四信號(hào)變成待機(jī)讀取的狀態(tài),以實(shí)現(xiàn)向所述第一和第二存儲(chǔ)器寫(xiě)入的所述邏輯電路和從所述第一和第二存儲(chǔ)器讀取和輸出的所述邏輯電路的同步化。
全文摘要
本發(fā)明的目的是提供一種顯示器件,該顯示器件即使采用花費(fèi)在寫(xiě)入和讀出存儲(chǔ)器的時(shí)間幾乎沒(méi)有差別的驅(qū)動(dòng)方法,幀頻率也不會(huì)降低。本發(fā)明通過(guò)提供一種顯示器件來(lái)實(shí)現(xiàn)上述目的,該顯示器件在每個(gè)寫(xiě)入信號(hào)的周期決定兩個(gè)存儲(chǔ)器的角色,且通過(guò)寫(xiě)入開(kāi)始信號(hào)和水平同步信號(hào)來(lái)決定讀取的開(kāi)始,這樣,可以實(shí)現(xiàn)讀取器和寫(xiě)入器的同步化。本發(fā)明并且提供使用上述顯示器件的電子器具。
文檔編號(hào)G09G3/30GK1551082SQ2004100435
公開(kāi)日2004年12月1日 申請(qǐng)日期2004年5月15日 優(yōu)先權(quán)日2003年5月16日
發(fā)明者遠(yuǎn)藤正巳 申請(qǐng)人:株式會(huì)社半導(dǎo)體能源研究所