專利名稱:數(shù)碼管驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種數(shù)碼管顯示驅(qū)動(dòng)電路,具體地說(shuō),是涉及一種用于機(jī)頂盒前面板的四位數(shù)碼管顯示驅(qū)動(dòng)電路。
背景技術(shù):
數(shù)碼管顯示驅(qū)動(dòng)電路作為一種基本電路有著廣泛的應(yīng)用領(lǐng)域。一般的數(shù)碼管顯示驅(qū)動(dòng)電路外圍器件較多,電路復(fù)雜,占用電路板空間大,成本高,不利于產(chǎn)品的批量生產(chǎn)和推廣應(yīng)用。
發(fā)明內(nèi)容
本實(shí)用新型為了克服現(xiàn)有技術(shù)中數(shù)碼管顯示驅(qū)動(dòng)電路外圍器件多,占有空間大、成本高的不足,提供了一種新型的數(shù)碼管驅(qū)動(dòng)電路,以簡(jiǎn)單的電路結(jié)構(gòu)實(shí)現(xiàn)了數(shù)碼管的穩(wěn)定顯示,可廣泛應(yīng)用于機(jī)頂盒電路中。
為解決上述技術(shù)問(wèn)題,本實(shí)用新型采用以下技術(shù)方案予以實(shí)現(xiàn)一種數(shù)碼管驅(qū)動(dòng)電路,包括數(shù)碼管芯片和驅(qū)動(dòng)電路,所述驅(qū)動(dòng)電路主要由一個(gè)NPN型三極管和一個(gè)PNP型三極管組成;其中,所述NPN型三極管的基極與主芯片的通用IO口相連,集電極經(jīng)電阻一方面與PNP型三極管的基極相連,另一方面與直流電源相連,發(fā)射極接地;所述PNP型三極管的發(fā)射極與直流電源相連,集電極與所述數(shù)碼管芯片的控制端相連。
作為對(duì)上述技術(shù)方案的進(jìn)一步限定,所述數(shù)碼管芯片采用型號(hào)為BSR3461A的四位共陽(yáng)動(dòng)態(tài)掃描數(shù)碼管芯片實(shí)現(xiàn),其八段發(fā)光二極管選通端與主芯片的通用IO口相連。
與現(xiàn)有技術(shù)相比,本實(shí)用新型的優(yōu)點(diǎn)和積極效果是本實(shí)用新型采用主芯片的通用IO口并配合三極管來(lái)實(shí)現(xiàn)四位數(shù)碼管的動(dòng)態(tài)掃描和顯示驅(qū)動(dòng),具有電路結(jié)構(gòu)簡(jiǎn)單、占用電路板空間小、驅(qū)動(dòng)能力強(qiáng)、成本低等優(yōu)點(diǎn),可廣泛應(yīng)用于機(jī)頂盒前面板的顯示電路中。
圖1是本實(shí)用新型中四位共陽(yáng)動(dòng)態(tài)掃描數(shù)碼管的內(nèi)部原理圖;圖2是本實(shí)用新型中數(shù)碼管驅(qū)動(dòng)電路的具體線路連接圖。
具體實(shí)施方式
以下結(jié)合附圖和具體實(shí)施方式
對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)的說(shuō)明。
本實(shí)用新型采用型號(hào)為BSR3461A的四位共陽(yáng)動(dòng)態(tài)掃描數(shù)碼管芯片N001代替?zhèn)鹘y(tǒng)靜態(tài)數(shù)碼管,節(jié)約了生產(chǎn)成本,其內(nèi)部原理圖參見(jiàn)圖1所示。其中,11、7、4、2、1、10、5、3腳為數(shù)碼管八段發(fā)光二極管的陰極,包括“8”的七段加一個(gè)點(diǎn),分別通過(guò)限流電阻直接與主芯片的通用輸入/輸出GPIO口相連。12、9、8、6腳分別為四位數(shù)碼管的控制端,通過(guò)主芯片的GPIO口和驅(qū)動(dòng)電路來(lái)實(shí)現(xiàn)各位數(shù)碼管的點(diǎn)亮。主芯片程序中設(shè)置掃描時(shí)間和顯示的字段,通過(guò)對(duì)GPIO口高低電平的設(shè)置來(lái)實(shí)現(xiàn)對(duì)四位數(shù)碼管的動(dòng)態(tài)掃描和數(shù)字顯示。
每位數(shù)碼管的驅(qū)動(dòng)采用兩個(gè)三極管的開關(guān)工作方式來(lái)實(shí)現(xiàn),以第一位數(shù)碼管DIG.1為例,具體驅(qū)動(dòng)電路參見(jiàn)圖2所示。其中,NPN型三極管VT001的基極與主芯片的GPIO_1口相連,集電極經(jīng)電阻R001與PNP型三極管VT002的基極相連,并經(jīng)電阻R002與+5V直流電源相連,發(fā)射極接地。所述PNP型三極管VT002的發(fā)射極與+5V直流電源相連,集電極經(jīng)電阻R003與數(shù)碼管芯片N001的控制腳12相連。當(dāng)GPIO_1口輸出3.3V高電平信號(hào)時(shí),三極管VT001飽和導(dǎo)通,使三極管VT002的基極呈低電平,三極管VT002飽和導(dǎo)通,數(shù)碼管芯片N001的控制腳12處于高電平,即第一位數(shù)碼管被選中點(diǎn)亮。a~g七段及點(diǎn)dp分別由主芯片的其他GPIO口控制,如果GPIO口輸出高電平,則對(duì)應(yīng)的一段不亮,反之,輸出低電平,對(duì)應(yīng)的一段點(diǎn)亮。當(dāng)主芯片的GPIO_1口輸出低電平時(shí),三極管VT001截止,使三極管VT002的基極呈高電平,三極管VT002截止,數(shù)碼管芯片N001的控制腳12處于低電平,第一位數(shù)碼管不亮。由此,通過(guò)主芯片的12個(gè)GPIO口,配合8個(gè)三極管就可實(shí)現(xiàn)對(duì)四位數(shù)碼管的穩(wěn)定驅(qū)動(dòng),完成機(jī)頂盒前面板的數(shù)字顯示。
本實(shí)用新型通過(guò)采用上述簡(jiǎn)單的電路結(jié)構(gòu)實(shí)現(xiàn)了對(duì)數(shù)碼管的動(dòng)態(tài)掃描和顯示驅(qū)動(dòng)。當(dāng)然,上述說(shuō)明并非是對(duì)本實(shí)用新型的限制,本實(shí)用新型也并不僅限于上述舉例,本技術(shù)領(lǐng)域的普通技術(shù)人員在本實(shí)用新型的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也應(yīng)屬于本實(shí)用新型的保護(hù)范圍。
權(quán)利要求1.一種數(shù)碼管驅(qū)動(dòng)電路,包括數(shù)碼管芯片和驅(qū)動(dòng)電路,其特征在于所述驅(qū)動(dòng)電路主要由一個(gè)NPN型三極管和一個(gè)PNP型三極管組成;其中,所述NPN型三極管的基極與主芯片的通用IO口相連,集電極經(jīng)電阻一方面與PNP型三極管的基極相連,另一方面與直流電源相連,發(fā)射極接地;所述PNP型三極管的發(fā)射極與直流電源相連,集電極與所述數(shù)碼管芯片的控制端相連。
2.根據(jù)權(quán)利要求1所述的數(shù)碼管驅(qū)動(dòng)電路,其特征在于所述數(shù)碼管芯片的八段發(fā)光二極管選通端與主芯片的通用IO口相連。
3.根據(jù)權(quán)利要求2所述的數(shù)碼管驅(qū)動(dòng)電路,其特征在于所述數(shù)碼管芯片采用型號(hào)為BSR3461A的四位共陽(yáng)動(dòng)態(tài)掃描數(shù)碼管芯片實(shí)現(xiàn)。
專利摘要本實(shí)用新型公開了一種數(shù)碼管驅(qū)動(dòng)電路,包括數(shù)碼管芯片和驅(qū)動(dòng)電路,所述驅(qū)動(dòng)電路主要由一個(gè)NPN型三極管和一個(gè)PNP型三極管組成;其中,所述NPN型三極管的基極與主芯片的通用IO口相連,集電極經(jīng)電阻一方面與PNP型三極管的基極相連,另一方面與直流電源相連,發(fā)射極接地;所述PNP型三極管的發(fā)射極與直流電源相連,集電極與所述數(shù)碼管芯片的控制端相連。此驅(qū)動(dòng)電路采用主芯片的通用IO口并配合三極管來(lái)實(shí)現(xiàn)四位數(shù)碼管的動(dòng)態(tài)掃描和顯示驅(qū)動(dòng),具有電路結(jié)構(gòu)簡(jiǎn)單、占用電路板空間小、驅(qū)動(dòng)能力強(qiáng)、成本低等優(yōu)點(diǎn),可廣泛應(yīng)用于機(jī)頂盒前面板的顯示電路中。
文檔編號(hào)G09G3/14GK2798238SQ20052008342
公開日2006年7月19日 申請(qǐng)日期2005年5月19日 優(yōu)先權(quán)日2005年5月19日
發(fā)明者鄧澤學(xué), 余超群 申請(qǐng)人:海信集團(tuán)有限公司, 青島海信電器股份有限公司