專利名稱:用于控制像素準位多任務顯示面板的時序控制器的制作方法
技術領域:
本發(fā)明涉及一種平面顯示器的驅動電路,且特別涉及一種用于控制像素準位多任務顯示面板的時序控制器,且在不改變現(xiàn)有數(shù)據(jù)驅動電路與掃描驅動電路的架構下所提供的一時序控制器。
背景技術:
平面顯示面板例如液晶顯示面板近年來已被廣泛地被使用。隨著半導體技術的改良,使得液晶顯示器面板具有的電功率消耗低、薄型量輕、分辨率高、色彩飽和度高、壽命長等優(yōu)點,因而廣泛地應用在筆記本計算機或臺式計算機的液晶屏幕,以及液晶電視(LCD TV)等與生活息息相關的電子產(chǎn)品上。
圖1為現(xiàn)有液晶顯示面板的部分電路圖。此面板包括多個像素10。每一像素10中包括一薄膜晶體管100、數(shù)據(jù)儲存電容101、像素電容102,其中薄膜晶體管100的柵極分別耦接其對應的柵極線G1~G5,薄膜晶體管100的源極分別耦接其對應的源極線Sn~Sn+7。
圖2A~圖2D分別表示圖1型態(tài)的液晶顯示面板的驅動時序。圖2A~圖2D中的每一方塊P(1,1)~P(M,N)分別代表每一個像素。此種型態(tài)的液晶顯示器的控制方式主要是先依序致能每一個柵極線G1~GM,當G1致能時,送出P(1,1)~P(1,N)的數(shù)據(jù)至面板的源極線,當G2致能時,送出P(2,1)~P(2,N)的數(shù)據(jù)至面板的源極線,當GM致能時,送出P(m,1)~P(m,N)的數(shù)據(jù)至面板的源極線...以此類推直到整個畫面顯示完成。當面板水平分辨率為N時,此種顯示面板至少需要N條源極線。
圖3所示為一種像素準位多任務(PLM)顯示面板。與圖1相比,此面板主要是源極線的數(shù)目比圖1液晶顯示面板的源極線少了一半。由于此面板中,兩個像素共享一個源極線,其驅動方式業(yè)需要用分時多任務的方式來驅動,因此現(xiàn)有的時序控制器便無法使用在此種面板。
發(fā)明內容
本發(fā)明的目的就是在提供一種時序控制器,用以驅動上述像素準位多任務顯示面板,更進一步的來說,此時序控制器可以在不更動現(xiàn)有掃描以及數(shù)據(jù)驅動電路的架構下,驅動上述像素準位多任務顯示面板,達到節(jié)省成本的效果。
本發(fā)明提出一種時序控制器,用以控制一像素準位多任務顯示面板,此時序控制器包括存儲器與存儲器控制器。存儲器包括奇圖場存儲區(qū)塊與偶圖場存儲區(qū)塊。存儲器控制器耦接并控制存儲器,當此時序控制器所輸出的第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號其中兩者為有效時,控制存儲器將奇圖場存儲區(qū)塊所儲存的第I-1條掃描線的數(shù)據(jù)輸出,當此時序控制器所輸出的第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號其中之一為有效,另外兩者為無效時,控制存儲器將偶圖場存儲區(qū)塊所儲存的第J條掃描線的數(shù)據(jù)輸出并寫入J+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,J+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,其中I、J為自然數(shù)。
依照本發(fā)明的較佳實施例所述的時序控制器,更包括一掃描控制信號產(chǎn)生器,用以接收一時鐘脈沖信號、一水平同步信號以及一垂直同步信號,輸出一啟動脈沖、上述的第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號,其中第一掃描致能信號包括六個期間,且在第一期間、第二期間以及第四期間均為有效,其余均為無效,第二掃描致能信號包括六個期間,且在第三期間、第四期間以及第六期間均為有效,其余均為無效,第三掃描致能信號包括六個期間,且在第二期間、第五期間以及第六期間均為有效,其余均為無效。
依照本發(fā)明的較佳實施例所述的時序控制器,上述的存儲器控制器用以當?shù)谝粧呙柚履苄盘栍行业诙呙柚履苄盘?、第三掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出并控制該存儲器寫入第M+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M-1條掃描線的數(shù)據(jù)輸出,當?shù)诙呙柚履苄盘栍行业谝粧呙柚履苄盘?、第三掃描致能信號無效時,將圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出并控制存儲器寫入第M+2條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+2條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第二掃描致能信號有效且第三掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出,當?shù)谌龗呙柚履苄盘栍行业谝粧呙柚履苄盘?、第二掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的第M+2條掃描線的數(shù)據(jù)輸出并控制存儲器寫入M+3條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,M+3條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出,其中M為自然數(shù),M大于1。
本發(fā)明提出一種時序控制器,用以控制一像素準位多任務顯示面板,此時序控制器包括掃描控制信號產(chǎn)生器、存儲器以及存儲器控制器。掃描控制信號產(chǎn)生器用以接收時鐘脈沖信號、水平同步信號以及垂直同步信號,輸出啟動脈沖、第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號,其中第一掃描致能信號包括九個期間,且在第一期間、第二期間、第三期間、第六期間以及第八期間均為有效,其余均為無效,第二掃描致能信號包括九個期間,且在第二期間、第四期間、第五期間、第六期間以及第九期間均為有效,其余均為無效,第三掃描致能信號包括九個期間,且在第三期間、第五期間、第七期間、第八期間以及第九期間均為有效,其余均為無效。存儲器包括一奇圖場存儲區(qū)塊以及一偶圖場存儲區(qū)塊。存儲器控制器耦接并控制存儲器。此存儲器控制器用以當?shù)谝粧呙柚履苄盘?、第二掃描致能信號以及第三掃描致能信號其中兩者為有效且持續(xù)一預設期間時,將奇圖場存儲區(qū)塊所儲存的該第I-1條掃描線的數(shù)據(jù)輸出,當其中之一為有效,另外兩者為無效時,將偶圖場存儲區(qū)塊所儲存的第J條掃描線的數(shù)據(jù)輸出并控制存儲器寫入J+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,J+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,其中I、J為自然數(shù),I大于1且J大于0。
依照本發(fā)明的較佳實施例所述的時序控制器,上述的存儲器控制器用以當?shù)谝粧呙柚履苄盘栍行业诙呙柚履苄盘枴⒌谌龗呙柚履苄盘枱o效時,將偶圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出并控制存儲器寫入M+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,M+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效持續(xù)一預設期間且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M-1條掃描線的數(shù)據(jù)輸出,當?shù)诙呙柚履苄盘栍行业谝粧呙柚履苄盘?、第三掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出并控制存儲器寫入M+2條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+2條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第二掃描致能信號有效持續(xù)一預設期間且第三掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出,當?shù)谌龗呙柚履苄盘栍行业谝粧呙柚履苄盘?、第二掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的第M+2條掃描線的數(shù)據(jù)輸出并控制存儲器寫入M+3條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,M+3條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效持續(xù)一預設期間且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出,其中M為自然數(shù),M大于1。
本發(fā)明因采用新型態(tài)的像素準位多任務顯示面板,并提出一時序控制器控制此像素準位多任務顯示面板,此時序控制器可以在不更動現(xiàn)有掃描以及數(shù)據(jù)驅動電路的架構下,驅動上述像素準位多任務顯示面板,因此除了可改變在電路設計上的限制,增加電路設計上的選擇性之外,更可以達到節(jié)省成本的目的。
圖1所示為現(xiàn)有液晶顯示面板的部分電路圖。
圖2A~圖2D所示為分別表示圖1型態(tài)的液晶顯示面板的驅動時序。
圖3所示為為現(xiàn)有廣輝電子所提出的像素準位多任務顯示面板。
圖4所示為本發(fā)明實施例用以控制一像素準位多任務顯示面板的時序控制器。
圖5所示為現(xiàn)有圖3的像素準位多任務顯示面板的掃描驅動時序圖。
圖6A~6F所示為現(xiàn)有圖3的像素準位多任務顯示面板的數(shù)據(jù)輸入順序。
圖7所示為本發(fā)明實施例圖4的存儲器401的詳細配置8A~8F所示為本發(fā)明實施例的時序控制器的存儲器401的數(shù)據(jù)輸入輸出圖。
圖9所示為本發(fā)明實施例圖4的掃描控制信號產(chǎn)生器405所輸出的啟動脈沖GSP、閘時鐘脈沖信號GCLK、第一掃描致能信號GOE1、第二掃描致能信號GOE2以及第三掃描致能信號GOE3與掃描驅動電路所輸出的掃描信號的時鐘脈沖關系圖。
圖10所示為本發(fā)明實施例圖4的掃描控制信號產(chǎn)生器405所輸出的啟動脈沖GSP、閘時鐘脈沖信號GCLK、第一掃描致能信號GOE1、第二掃描致能信號GOE2以及第三掃描致能信號GOE3與掃描驅動電路所輸出的掃描信號的時鐘脈沖關系圖。
主要組件符號說明10、P(1,1)~p(M,N)像素 100、300薄膜晶體管101、301數(shù)據(jù)儲存電容 102、302像素電容G1~GM柵極線 Sn Sn+7源極線1-O~n-O掃描線的奇圖場數(shù)據(jù) 1-E~n-E掃描線的偶圖場數(shù)據(jù)P1第一像素 P2第二像素 401存儲器402存儲器控制器403輸出接口 404數(shù)據(jù)控制信號產(chǎn)生器405掃描控制信號產(chǎn)生器41面板數(shù)據(jù)處理部份
Hsync水平同步信號 Vsync垂直同步信號CLK時鐘脈沖信號Sco源極控制信號70奇圖場存儲區(qū)塊 71偶圖場存儲區(qū)塊701、711第一存儲空間 702、712第二存儲空間703、713第三存儲空間 704、714第四存儲空間1-O~7-O第一~第七條掃描線的奇圖場數(shù)據(jù)1-E~7-E第一~第七條掃描線的偶圖場數(shù)據(jù)42面板掃描處理部份 GSP啟動脈沖GOE1第一掃描致能信號 GOE2第二掃描致能信號GOE3第三掃描致能信號 GCK閘時鐘脈沖信號T0開始激活掃描期間 T11第一期間T12第二期間 T13第三期間 T14第四期間T15第五期間 T16第六期間 T17第七期間T18第八期間 T19第九期間G-1~G-(M+1)柵極線上的掃描信號具體實施方式
圖4為本發(fā)明實施例用以控制一像素準位多任務顯示面板的時序控制器。此時序控制器包括一存儲器401、一存儲器控制器402、一輸出接403、一數(shù)據(jù)控制信號產(chǎn)生器404以及一掃描控制信號產(chǎn)生器405。為了說明方便,以圖3面板作為本實施例的時序控制器所控制的面板的例子,然熟知此技術者,應當知道本發(fā)明所提出的時序控制器仍可控制類似其它種類的像素準位多任務顯示面板,因此本發(fā)明不限于此。
圖3所示的像素準位多任務顯示面板主要包括交叉配置的6條掃描線路G1~G6與4條數(shù)據(jù)線路Sn~Sn+6(在此以較小的顯示面板作為例子以方便說明),其中每一數(shù)據(jù)線路耦接至Sn~Sn+6多個第一像素P1。每一個第一像素P1耦接一個第二像素P2。第i個第一像素P1根據(jù)第i條掃描線路Gi上的掃描信號決定是否導通以接收數(shù)據(jù)線路Sn~Sn+6上的數(shù)據(jù)信號。第i個第二像素P2根據(jù)第i條Gi與第Gi+1條掃描線路上的掃描信號決定是否導通以接收數(shù)據(jù)線路Sn~Sn+6上的數(shù)據(jù)信號。每一個第一像素P1以及第二像素P2都包括薄膜晶體管300、儲存電容301以及像素電容302,其耦接關系如圖3所示。
此面板主要的掃描驅動時序如圖5所示,其數(shù)據(jù)輸入順序繪示于圖6A~圖6F。此時序與數(shù)據(jù)可以看出,此面板主要是以第一(偶數(shù))像素P1數(shù)據(jù)以及第二(奇數(shù))像素P2數(shù)據(jù)交錯輸入至數(shù)據(jù)線,其掃描信號依照圖5的方式依序輸入至面板的柵極線以驅動圖3的面板。而本發(fā)明的實施例則是根據(jù)上述時序,且在不更動先前液晶屏幕的掃描及數(shù)據(jù)驅動器架構下設計出時序控制器。其中,此面板由于是第一像素P1與第二像素P2共享源極線的架構,因此數(shù)據(jù)輸入的順序便如圖6A-圖6F所示,首先輸入第一掃描線與第二條掃描線的偶數(shù)像素的數(shù)據(jù)1-E與2-E,接下來輸入第一條掃描線的奇數(shù)像素的數(shù)據(jù)1-0,再接下來輸入第三條掃描線的偶數(shù)像素的數(shù)據(jù)3-E,再接下來2-0→4-E→3-0→5-E...等等以此類推。
首先,請參考圖4的面板數(shù)據(jù)處理部份41,此部分包括存儲器401、存儲器控制器402、輸出接口403與數(shù)據(jù)控制信號產(chǎn)生器404。圖7所示為本發(fā)明實施例圖4的存儲器401的詳細配置圖,在此實施例中,輸出接口403耦接存儲器401,存儲器401透過輸出接口403輸出數(shù)據(jù)至數(shù)據(jù)驅動器。數(shù)據(jù)控制信號產(chǎn)生器404用以接收水平同步信號Hsync、垂直同步信號Vsync以及時鐘脈沖信號CLK,輸出源極控制信號Sco。存儲器401中配置奇圖場存儲區(qū)塊70以及偶圖場存儲區(qū)塊71,其中奇圖場存儲區(qū)塊70及偶圖場存儲區(qū)塊71分別包括第一存儲空間(701、711)、第二存儲空間(702、712)、第三存儲空間(703、713)以及第四存儲空間(704、714)。
奇圖場存儲區(qū)塊70的第一存儲空間701、第二存儲空間702、第三存儲空間703以及第四存儲空間704分別用以儲存第4X+1、4X+2、4X+3以及4X+4條線的奇圖場數(shù)據(jù)(第一像素的數(shù)據(jù))。偶圖場存儲區(qū)塊70的第一存儲空間711、第二存儲空間712、第三存儲空間713以及第四存儲空間714分別用以儲存第4X+1、4X+2、4X+3以及4X+4條線的偶圖場數(shù)據(jù)(第二像素的數(shù)據(jù))。其中X表示大于0的自然數(shù)。
圖8A~圖8F繪示為本發(fā)明實施例的時序控制器的存儲器401的數(shù)據(jù)輸入輸出圖。在這些圖中,斜線的方塊代表空的存儲空間。請參考圖8A~圖8F,初始時,存儲器控制器402控制存儲器將第一掃描線與第二條掃描線的數(shù)據(jù)儲存至存儲器,其中存儲器控制器402控制第一條掃描線的奇圖場數(shù)據(jù)1-0寫入奇圖場存儲區(qū)塊70的第一存儲空間701,第一條掃描線的偶圖場數(shù)據(jù)1-E寫入偶圖場存儲區(qū)塊70的第一存儲空間711,第二條掃描線的奇圖場數(shù)據(jù)2-0寫入奇圖場存儲區(qū)塊70的第二存儲空間702,第二條掃描線的偶圖場數(shù)據(jù)2-E寫入偶圖場存儲區(qū)塊70的第二存儲空間712。
接下來,下一時間,存儲器控制器402控制存儲器401輸出第一條掃描線的偶圖場數(shù)據(jù)1一E,之后,存儲器控制器402控制存儲器401輸出第二條掃描線的偶圖場數(shù)據(jù)2-E,并且控制存儲器接收第三條掃描線的數(shù)據(jù)3-0與3-E,并分別將此掃描線的數(shù)據(jù)3-0與3-E儲存在奇圖場存儲區(qū)塊70的第三存儲空間703以及偶圖場存儲區(qū)塊71的第三存儲空間713。再下一時間,存儲器控制器402控制存儲器401輸出第一條掃描線的奇圖場數(shù)據(jù)1-0,之后,存儲器控制器402控制存儲器401輸出第三條掃描線的偶圖場數(shù)據(jù)3-E,并且控制存儲器接收第四條掃描線的數(shù)據(jù)4-0與4-E,并分別將此掃描線的數(shù)據(jù)4-0與4-E儲存在奇圖場存儲區(qū)塊70的第四存儲空間703以及偶圖場存儲區(qū)塊71的第四存儲空間713。
接下來的步驟便可以以此類推,存儲器402輸出2-0與4-E,輸入5-0與5-E-→存儲器402輸出3-0與5-E,輸入6-0與6-E-→存儲器402輸出4-0與6-E,輸入7-0與7-E(如同圖8B)→存儲器402輸出5-0與7-E,輸入8-0與8-E(如同圖8C),如此循環(huán)。
上述的部分是有關于面板數(shù)據(jù)處理部份41的動作,接下來請參考圖4的面板掃描處理部份42,此部分42包括掃描控制信號產(chǎn)生器405。掃描控制信號產(chǎn)生器405接收時鐘脈沖信號CLK、水平同步信號Hsync以及垂直同步信號Vsync,并據(jù)以輸出啟動脈沖GSP、閘時鐘脈沖信號GCK、第一掃描致能信號GOE1、第二掃描致能信號GOE2以及第三掃描致能信號GOE3。
由于一般的掃描驅動電路除了接收啟動脈沖GSP之后便將其輸出逐一致能之外,還會包括接收掃描致能信號(Gate Output Enable,GOE),以控制其輸出的狀態(tài)。其中第一掃描致能信號GOE1用以控制掃描驅動電路第1、4、7...3K+1的輸出信號,第二掃描致能信號GOE2用以控制掃描驅動電路第2、5、8...3K+2的輸出,第三掃描致能信號GOE3用以控制掃描驅動電路第3、6、9...3K+3的輸出,其中K表示大于0的自然數(shù)。在此實施例中,掃描控制信號為有效(在此實施例例如邏輯高電位)時,對應的掃描驅動電路的輸出為禁能(disable)的狀態(tài),掃描控制信號為無效(在此實施例例如邏輯低電位)時,對應的掃描驅動電路的輸出便依照啟動脈沖GSP與時鐘脈沖信號CLK對應輸出掃描信號以控制面板。
圖9所示為本發(fā)明實施例圖4的掃描控制信號產(chǎn)生器405所輸出的啟動脈沖GSP、閘時鐘脈沖信號GCK、第一掃描致能信號GOE1、第二掃描致能信號GOE2以及第三掃描致能信號GOE3與掃描驅動電路所輸出的掃描信號的時鐘脈沖關系圖。請參考圖9,首先,在開始激活掃描期間T0時,掃描控制信號產(chǎn)生器405會根據(jù)水平Hsync與垂直同步信號Vsync輸出一啟動脈沖GSP,其中此啟動脈沖GSP的時間長度為3個閘時鐘脈沖GCK的周期。下一時間T01,第一掃描致能信號GOE1有效(此實施例設計為邏輯高電位有效,邏輯低電位無效,熟知此技術者應當知道邏輯高低電位為設計上的選擇,故本發(fā)明不以此為限)。
在此可以看出,因啟動脈沖GSP的時間長度為3個閘時鐘脈沖GCK的周期,第一條柵極線上的掃描信號G-1原本在T01時應該輸出3個閘時鐘脈沖GCK的周期時間長度的邏輯高電位,由于第一掃描致能信號GOE1為有效(active)狀態(tài),使得第一條柵極線上的掃描信號G-1維持邏輯低電位。接下來,在T03時第二掃描致能信號GOE2為有效狀態(tài)使得第二條柵極線上的掃描信號G-2維持邏輯低電位。在T04時,第一掃描致能信號GOE1與第二掃描致能信號GOE2同時由有效狀態(tài)轉為無效(inactive)狀態(tài),使得第一條柵極線上的掃描信號G-1與第二條柵極線上的掃描信號G-2同時處在邏輯高電位,此時,時序控制器便輸出第一條掃描線的偶圖場數(shù)據(jù)1-E。
接下來,將所有的掃描致能信號GOE1~GOE3分為六個期間T11~T16,且之后都以此六個期間T11~T16作循環(huán)操作直到掃描完成。在第一期間T11時,掃描致能信號GOE1為有效,另外兩者GOE2、GOE3為無效,此時第二掃描線與第三條掃描線上的掃描信號G-2與G-3同時為邏輯高電位,此時時序控制器便輸出第二條掃描線的偶圖場數(shù)據(jù)2-E。在第二期間T12時,掃描致能信號GOE1與GOE3為有效,GOE2為無效,此時僅第二條掃描線上的掃描信號G-2為邏輯高電位,此時,時序控制器便輸出第一條掃描線的奇圖場數(shù)據(jù)1-O。
在第三期間T13時,掃描致能信號GOE2為有效,另外兩者GOE1、GOE 3為無效,此時第三與第四條掃描線上的掃描信號G-3與G-4同時為邏輯高電位,時序控制器輸出第三條掃描線的偶圖場數(shù)據(jù)3-E。在第四期間T14時,掃描致能信號GOE1與GOE2為有效,GOE3為無效,此時僅第三條掃描線上的掃描信號G-3為邏輯高電位,時序控制器便輸出第二條掃描線的奇圖場數(shù)據(jù)2-0。
在第五期間T15時,掃描致能信號GOE3為有效,另外兩者GOE1、GOE2為無效,此時第四與第五條掃描線上的掃描信號G-4與G-5同時為邏輯高電位,時序控制器輸出第四條掃描線的偶圖場數(shù)據(jù)4-E。在第六期間T16時,掃描致能信號GOE2與GOE3為有效,GOE1為無效,此時僅第四條掃描線上的掃描信號G-4為邏輯高電位,時序控制器便輸出第三條掃描線的奇圖場數(shù)據(jù)3-0。接下來便循環(huán)操作,如同圖6A~圖6F故不再詳細描述。
上述的掃描控制信號產(chǎn)生器405的實施例為本發(fā)明其中一種實施方式,然而本發(fā)明仍可以如圖10的實施方式實施。圖10為本發(fā)明另一實施例圖4的掃描控制信號產(chǎn)生器405所輸出的啟動脈沖GSP、閘時鐘脈沖信號GCLK、第一掃描致能信號GOE1、第二掃描致能信號GOE2以及第三掃描致能信號GOE3與掃描驅動電路所輸出的掃描信號的時鐘脈沖關系圖。請參考圖10,在開始激活掃描期間T0時的時鐘脈沖與圖9實施例相同,故不予重復描述。然而其不同處在于接下來的掃描致能信號GOE1~GOE3分為九個期間T11~T19,且之后皆以此九個期間T11~T19作循環(huán)操作直到掃描完成。
在第一期間T11時,掃描致能信號GOE1為有效,另外兩者GOE2、GOE3為無效,此時第二與第三條掃描線上的掃描信號G-2與G-3同時為邏輯高電位,時序控制器便輸出第二條掃描線的偶圖場數(shù)據(jù)2-E。在第三期間T13時,掃描致能信號GOE1與GOE3為有效,GOE2為無效,此時僅第二條掃描線上的掃描信號G-2為邏輯高電位,時序控制器便輸出第一條掃描線的奇圖場數(shù)據(jù)1-0。在此第一T11與第三期間T13之間插入一預設時間的一第二期間T12,在此第二期間T12時,掃描致能信號GOE1與GOE2為有效,GOE3為無效,時序控制器不輸出任何數(shù)據(jù)。在此主要是用以防止數(shù)據(jù)的重疊,使顯示更完美。
接下來在第四期間T14時,掃描致能信號GOE2為有效,另外兩者GOE1、GOE3為無效,此時第三條掃描線與第四條掃描線上的掃描信號G-3與G-4同時為邏輯高電位,時序控制器輸出第三條掃描線的偶圖場數(shù)據(jù)3-E。在第六期間T16時,掃描致能信號GOE1與GOE2為有效,GOE3為無效,此時僅第三條掃描線上的掃描信號G-3為邏輯高電位,時序控制器便輸出第二條掃描線的奇圖場數(shù)據(jù)2-0。同樣的在第四期間T14與第六期間T16之間插入預設時間的一第五期間T15,在此第五期間T15時,掃描致能信號GOE2與GOE3為有效,GOE1為無效,此時時序控制器不輸出任何數(shù)據(jù)。
在第七期間T17時,掃描致能信號GOE3為有效,另外兩者GOE1、GOE2為無效,此時第四條掃描線與第五條掃描線上的掃描信號G-4與G-5同時為邏輯高電位,時序控制器輸出第四條掃描線的偶圖場數(shù)據(jù)4-E。在第九期間T19時,掃描致能信號GOE2與GOE3為有效,GOE1為無效,此時僅第四條掃描線上的掃描信號G-4為邏輯高電位,時序控制器便輸出第三條掃描線的奇圖場數(shù)據(jù)3-O。同樣的在第七期間T17與第九期間T19之間插入預設時間的一第八期間T18,在此第八期間T18時,掃描致能信號GOE2與GOE3為有效,GOE1為無效,此時,時序控制器不輸出任何數(shù)據(jù)。
綜上所述,本發(fā)明因采用新型態(tài)的像素準位多任務顯示面板,并提出一時序控制器控制此像素準位多任務顯示面板,此時序控制器可以在不更動現(xiàn)有柵極以及源極驅動電路的架構下,驅動上述像素準位多任務顯示面板,因此可改變在電路設計上的限制,增加電路設計上的選擇性。另外由于本發(fā)明所提出的時序控制器可以在不改變現(xiàn)有掃描驅動器以及數(shù)據(jù)驅動器的架構下實施,因此還可以達到節(jié)省成本的目的。
雖然本發(fā)明已以較佳實施例揭露如上,但上述實施例僅用于說明本發(fā)明的實施過程,并非用于限定本發(fā)明的保護范圍。
權利要求
1.一種時序控制器,其特征在于,用以根據(jù)所輸出的一第一掃描致能信號、一第二掃描致能信號以及一第三掃描致能信號,輸出一掃描線數(shù)據(jù)以驅動一像素準位多任務顯示面板,時序控制器包括一存儲器,包括一奇圖場存儲區(qū)塊以及一偶圖場存儲區(qū)塊;以及一存儲器控制器,耦接并控制存儲器,用以當?shù)谝粧呙柚履苄盘枴⒌诙呙柚履苄盘栆约暗谌龗呙柚履苄盘柶渲袃烧邽橛行r,控制奇圖場存儲區(qū)塊所儲存的一第I-1條掃描線的數(shù)據(jù)輸出,當?shù)谝粧呙柚履苄盘?、第二掃描致能信號以及第三掃描致能信號其中之一為有效,另外兩者為無效時,控制偶圖場存儲區(qū)塊所儲存的一第J條掃描線的數(shù)據(jù)輸出其中I、J為自然數(shù),I大于1且J大于0。
2.如權利要求1所述的時序控制器,其特征在于,還包括一掃描控制信號產(chǎn)生器,用以接收一時鐘脈沖信號、一水平同步信號以及一垂直同步信號,輸出一啟動脈沖、第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號。
3.如權利要求2所述的時序控制器,其中第一掃描致能信號包括六個期間,且在第一、第二以及第四期間均為有效,其余均為無效,第二掃描致能信號包括六個期間,且在第三、第四以及第六期間均為有效,其余均為無效,第三掃描致能信號包括六個期間,且在第二、第五以及第六期間均為有效,其余均為無效。
4.如權利要求3所述的時序控制器,其特征在于,存儲器控制器用以當?shù)谝粧呙柚履苄盘栍行业诙?、第三掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存之一第M條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊;當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的一第M-1條掃描線的數(shù)據(jù)輸出;當?shù)诙呙柚履苄盘栍行业谝弧⒌谌龗呙柚履苄盘枱o效時,將偶圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+2條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+2條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊;當?shù)谝粧呙柚履苄盘柵c第二掃描致能信號有效且第三掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出,當?shù)谌龗呙柚履苄盘栍行业谝粧呙柚履苄盘枴⒌诙呙柚履苄盘枱o效時,將偶圖場存儲區(qū)塊所儲存的第M+2條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+3條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+3條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊;當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出,其中M為自然數(shù),M大于1。
5.如權利要求1所述的時序控制器,其特征在于,奇圖場存儲區(qū)塊以及偶圖場存儲區(qū)塊分別包括第一存儲空間、第二存儲空間、第三存儲空間以及第四存儲空間。
6.如權利要求5所述的時序控制器,其特征在于,奇圖場存儲區(qū)塊的第一存儲空間用以儲存一第4X+1條奇圖場掃描線,其第二存儲空間用以儲存一第4X+2條奇圖場掃描線,其第三存儲空間用以儲存一第4X+3條奇圖場掃描線,其第四存儲空間用以儲存一第4X+4條奇圖場掃描線,偶圖場存儲區(qū)塊的第一存儲空間用以儲存一第4X+1條偶圖場掃描線,其第二存儲空間用以儲存一第4X+2條偶圖場掃描線,其第三存儲空間用以儲存一第4X+3條偶圖場掃描線,其第四存儲空間用以儲存一第4X+4條偶圖場掃描線,其中X為大于等于0的自然數(shù)。
7.如權利要求1所述的時序控制器,其特征在于,還包括一輸出接口,耦接存儲器,存儲器通過輸出接口輸出掃描線數(shù)據(jù)。
8.如權利要求1所述的時序控制器,其特征在于,還包括一數(shù)據(jù)控制信號產(chǎn)生器,接收一水平同步信號、垂直同步信號以及時鐘脈沖信號,輸出一源極控制信號。
9.如權利要求1所述的時序控制器,其特征在于,像素準位多任務顯示面板包括交叉配置的多條掃描線路與多條數(shù)據(jù)線路,其中,每一數(shù)據(jù)線路耦接至多個第一像素,每一第一像素耦接一第二像素,一第k個第一像素根據(jù)一第k條掃描線路上的掃描信號決定是否導通以接收數(shù)據(jù)線路上的數(shù)據(jù)信號,一第k個第二像素根據(jù)第i條與一第k+1條掃描線路上的掃描信號決定是否導通以接收數(shù)據(jù)線路上的數(shù)據(jù)信號,而k為自然數(shù)。
10.如權利要求9所述的時序控制器,其特征在于,每一第一像素以及每一第二像素分別包括薄膜晶體管、像素電容以及儲存電容,其中第k個第一像素的薄膜晶體管的柵極耦接第k條掃描線路,第k個第二像素的薄膜晶體管的柵極耦接第k+1條掃描線路,第k個第一像素的薄膜晶體管的第一源極/漏極耦接其對應的數(shù)據(jù)線,第k個第一像素的薄膜晶體管的第二源極/漏極耦接其像素電容以及儲存電容,第k個第二像素的薄膜晶體管的第一源/漏極耦接第k個第一像素的薄膜晶體管的第二源極/漏極,第k個第二像素的薄膜晶體管的第二源極/漏極耦接其像素電容以及儲存電容。
11.一種時序控制器,其特征在于,用以根據(jù)所輸出的一第一掃描致能信號、一第二掃描致能信號以及一第三掃描致能信號,輸出一掃描線數(shù)據(jù)以驅動一像素準位多任務顯示面板,時序控制器包括一掃描控制信號產(chǎn)生器,用以接收一時鐘脈沖信號、一水平同步信號以及一垂直同步信號,輸出一啟動脈沖、一第一掃描致能信號、一第二掃描致能信號以及一第三掃描致能信號;一存儲器,包括一奇圖場存儲區(qū)塊以及一偶圖場存儲區(qū)塊;以及一存儲器控制器,耦接并控制存儲器,用以當?shù)谝粧呙柚履苄盘枴⒌诙呙柚履苄盘栆约暗谌龗呙柚履苄盘柶渲袃烧邽橛行页掷m(xù)一預設期間時,控制存儲器將奇圖場存儲區(qū)塊所儲存的一第I-1條掃描線的數(shù)據(jù)輸出,當其中之一為有效,另外兩者為無效時,控制存儲器將偶圖場存儲區(qū)塊所儲存的一第J條掃描線的數(shù)據(jù)輸出,其中I、J為自然數(shù),I大于1且J大于0。
12.如權利要求11所述的時序控制器,其特征在于,第一掃描致能信號包括九個期間,且在第一期間、第二期間、第三期間、第六期間以及第八期間均為有效,其余均為無效,第二掃描致能信號包括九個期間,且在第二期間、第四期間、第五期間、第六期間以及第九期間均為有效,其余均為無效,第三掃描致能信號包括九個期間,且在第三期間、第五期間、第七期間、第八期間以及第九期間均為有效,其余均為無效。
13.如權利要求11所述的時序控制器,其特征在于,存儲器控制器用以當?shù)谝粧呙柚履苄盘栍行业诙呙柚履苄盘?、第三掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的一第M條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊;當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效持續(xù)一預設期間且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的一第M-1條掃描線的數(shù)據(jù)輸出,當?shù)诙呙柚履苄盘栍行业谝粧呙柚履苄盘?、第三掃描致能信號無效時,將偶圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+2條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+2條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第二掃描致能信號有效持續(xù)一預設期間且第三掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M條掃描線的數(shù)據(jù)輸出,當?shù)谌龗呙柚履苄盘栍行业谝粧呙柚履苄盘枴⒌诙呙柚履苄盘枱o效時,將偶圖場存儲區(qū)塊所儲存的第M+2條掃描線的數(shù)據(jù)輸出并控制存儲器寫入一第M+3條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,第M+3條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊,當?shù)谝粧呙柚履苄盘柵c第三掃描致能信號有效持續(xù)一預設期間且第二掃描致能信號無效時,將奇圖場存儲區(qū)塊所儲存的第M+1條掃描線的數(shù)據(jù)輸出,其中M為自然數(shù),M大于1。
14.如權利要求11所述的時序控制器,其特征在于,奇圖場存儲區(qū)塊以及偶圖場存儲區(qū)塊分別包括一第一存儲空間、一第二存儲空間、一第三存儲空間以及一第四存儲空間。
15.如權利要求14所述的時序控制器,其特征在于,奇圖場存儲區(qū)塊的第一存儲空間用以儲存一第4X+1條奇圖場掃描線,其第二存儲空間用以儲存一第4X+2條奇圖場掃描線,其第三存儲空間用以儲存一第4X+3條奇圖場掃描線,其第四存儲空間用以儲存一第4X+4條奇圖場掃描線,偶圖場存儲區(qū)塊的第一存儲空間用以儲存第4X+1條偶圖場掃描線,其第二存儲空間用以儲存第4X+2條偶圖場掃描線,其第三存儲空間用以儲存第4X+3條偶圖場掃描線,其第四存儲空間用以儲存第4X+4條偶圖場掃描線,其中X為大于等于0的自然數(shù)。
16.如權利要求11所述的時序控制器,其特征在于,還包括一輸出接口,耦接存儲器,存儲器通過輸出接口輸出數(shù)據(jù)。
17.如權利要求11所述的時序控制器,其特征在于,還包括一數(shù)據(jù)控制信號產(chǎn)生器,接收一水平同步信號、垂直同步信號以及時鐘脈沖信號,輸出一源極控制信號。
18.如權利要求11所述的時序控制器,其特征在于,像素準位多任務顯示面板包括交叉配置的多條掃描線路與多條數(shù)據(jù)線路,其中每一數(shù)據(jù)線路耦接至多個像素A,每一像素A耦接一像素B,第k個像素A根據(jù)第k條掃描線路上的掃描信號決定是否導通以接收數(shù)據(jù)線路上的數(shù)據(jù)信號,第k個像素B根據(jù)第k條與第k+1條掃描線路上的掃描信號決定是否導通以接收數(shù)據(jù)線路上的數(shù)據(jù)信號,而k為自然數(shù)。
19.如權利要求18所述的時序控制器,其特征在于,像素A以及像素B分別包括薄膜晶體管、像素電容以及儲存電容,其中一第k個像素A的薄膜晶體管的柵極耦接第k條掃描線路,一第k個像素B的薄膜晶體管的柵極耦接一第k+1條掃描線路,第k個像素A的薄膜晶體管的第一源極/漏極耦接其對應的數(shù)據(jù)線,第k個像素A的薄膜晶體管的第二源極/漏極耦接其像素電容以及儲存電容,第k個像素B的薄膜晶體管的第一源極/漏極耦接第k個像素A的薄膜晶體管的第二源極/漏極,第k個像素B的薄膜晶體管的第二源極/漏極耦接其像素電容以及儲存電容。
全文摘要
一種用于控制像素準位多任務顯示面板的時序控制器時序控制器,包括奇圖場存儲區(qū)塊與偶圖場存儲區(qū)塊。存儲器控制器耦接并控制存儲器,當此時序控制器所輸出的第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號其中兩者為有效時,控制存儲器將奇圖場存儲區(qū)塊所儲存之第I-1條掃描線的數(shù)據(jù)輸出,當此時序控制器所輸出的第一掃描致能信號、第二掃描致能信號以及第三掃描致能信號其中之一為有效,另外兩者為無效時,控制存儲器將偶圖場存儲區(qū)塊所儲存之第J條掃描線的數(shù)據(jù)輸出并寫入J+1條掃描線的奇圖場數(shù)據(jù)至奇圖場存儲區(qū)塊,J+1條掃描線的偶圖場數(shù)據(jù)至偶圖場存儲區(qū)塊。本發(fā)明不僅增加了電路設計的選擇性,還可以達到節(jié)省成本的目的。
文檔編號G09G3/20GK1877689SQ20061010023
公開日2006年12月13日 申請日期2006年7月5日 優(yōu)先權日2006年7月5日
發(fā)明者沈國良, 易建宇 申請人:廣輝電子股份有限公司