欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

移位寄存器及液晶顯示器的制作方法

文檔序號:2654336閱讀:164來源:國知局
專利名稱:移位寄存器及液晶顯示器的制作方法
技術(shù)領域
本發(fā)明涉及一種移位寄存器(Shift Register),且特別是涉及一種一級 移位寄存器單元可輸出兩個輸出信號的移位寄存器。
背景技術(shù)
在科技發(fā)展日新月異的現(xiàn)今時代中,液晶顯示器已經(jīng)廣泛地應用在電子 顯示產(chǎn)品上,如電視、計算機屏幕、筆記本型計算機、移動電話或個人數(shù)字 助理等。液晶顯示器包括數(shù)據(jù)驅(qū)動器(Data Driver)、掃描驅(qū)動器(Scan Driver) 及液晶顯示面板,其中,液晶顯示面板中具有像素陣列,而掃描驅(qū)動器用于 依序開啟像素陣列中對應的像素列,以將數(shù)據(jù)驅(qū)動器輸出的像素數(shù)據(jù)傳送至 像素,進而顯示出欲顯示的圖像。現(xiàn)今的技術(shù)主要以移位寄存器(Shift Register)來實現(xiàn)出可依序開啟像 素陣列中對應的像素列的掃描驅(qū)動器。因此如何設計出電路結(jié)構(gòu)簡單與功率 耗損較低的移位寄存器,降低液晶顯示器模塊耗電量,此一直為業(yè)界所持續(xù) 纟丈力的方向之一。發(fā)明內(nèi)容本發(fā)明涉及一種移位寄存器及應用其之于液晶顯示器,此移位寄存器可 有效地改善傳統(tǒng)移位寄存器電路較為復雜與功率損耗較高的缺點,而實質(zhì)上 具有電路結(jié)構(gòu)簡單與'功率耗損較低的優(yōu)點,而應用其之液晶顯示器模塊具有 耗電量較低的優(yōu)點。根據(jù)本發(fā)明提出一種移位寄存器,應用于液晶顯示器的掃描驅(qū)動器,以 產(chǎn)生多個掃描信號。移位寄存器具有多級移位寄存器單元,其中,分別包括 第一及至少一第二電平提升單元、第一及至少一第二電平拉低單元、第一及 第二驅(qū)動單元。第 一電平提升單元及至少一第二電平提升單元分別用于提供 第一時序信號至第一輸出端及提供至少一第二時序信號至至少一第二輸出 端。第一電平拉低單元及至少一第二電平拉低單元分別用于提供第一電壓至第一及至少一第二輸出端。第一驅(qū)動單元與第一及至少一第二電平提升單元 的輸入端耦接于第一節(jié)點,其之電壓為第一控制信號。第一驅(qū)動單元用于響應于輸入信號的前緣(Front Edge)來導通第一及至少一第二電平提升單元, 并在第二信號的電平高于第三信號的電平時關閉第一及至少一第二電平提升 單元。第二驅(qū)動單元與第一及至少一第二電平拉低單元的輸入端耦接于第二 節(jié)點,其用于響應于第一控制信號的前緣關閉第一及至少一第二電平拉低單 元,并響應于第一控制信號的后緣(Rear edge)導通第一及至少一第二電平拉 低單元。其中,第一及至少一第二輸出端分別用于輸出第一掃描信號及至少 第二掃描信號,而輸入信號是各移位寄存器單元的前"級移位寄存器單元的 至少一第二掃描信號。根據(jù)本發(fā)明提出一種液晶顯示器,包括顯示面板、數(shù)據(jù)驅(qū)動器及掃描驅(qū) 動器。 一顯示面板,具有像素陣列,而數(shù)據(jù)驅(qū)動器用于提供像素數(shù)據(jù)至像素 陣列。掃描驅(qū)動器包括第一移位寄存器,用于提供多個掃描信號開啟像素陣 列中的像素根據(jù)像素像素數(shù)據(jù)來顯示數(shù)據(jù)畫面。第一移位寄存器包括多級移 位寄存器單元,各級移位寄存器單元包括第 一及至少一第二電平提升單元、 第一及至少一第二電平拉低單元、第一及第二驅(qū)動單元。第一電平提升單元 及至少一第二電平提升單元分別用于提供第一時序信號至第一輸出端及提供 至少一第二時序信號至至少一第二輸出端。第一電平拉低單元及至少一第二 電平拉低單元分別用于提供第一電壓至第一及至少一第二輸出端。第一驅(qū)動 單元與第一及至少一第二電平提升單元的輸入端耦接于第一節(jié)點,其之電壓 為第一控制信號。第一驅(qū)動單元用于響應于輸入信號的前緣(Front Edge)來 導通第一及至少一第二電平提升單元,并在第二信號的電平高于第三信號的 電平時關閉第一及至少一第二電平提升單元。第二驅(qū)動單元與第一及至少一 第二電平拉低單元的輸入端耦接于第二節(jié)點,其用于響應于第一控制信號的前緣關閉第一及至少一第二電平拉低單元,并響應于第一控制信號的后緣 (Rear edge)導通第一及至少一第二電平拉低單元。其中,第一及至少一第二 輸出端分別用于輸出第 一掃描信號及至少第二掃描信號,而輸入信號是各移 位寄存器單元的前一級移位寄存器單元的至少一第二掃描信號。為讓本發(fā)明的上述內(nèi)容能更明顯易懂,下文特舉一較佳實施例,并配合 附圖,作詳細說明如下。


圖1示出了依照本發(fā)明第一實施例的液晶顯示器的方塊圖。圖2示出了圖1中移位寄存器14a的詳細方塊圖。 圖3示出了圖2中移位寄存器單元S(1)的詳細電路圖。 圖4示出了圖3中移位寄存器單元S(1)的相關信號時序圖。 圖5示出了圖1中移位寄存器14a的另一詳細方塊圖。 圖6示出了圖5中移位寄存器單元S, (l)的詳細電路圖。 圖7繪示依照本發(fā)明第二實施例的移位寄存器的方塊圖。 圖8示出了圖7中移位寄存器單元W(l)的相關信號時序圖。 圖9示出了依照本發(fā)明第三實施例的液晶顯示器的方塊圖。 圖IO示出了圖9中移位寄存器242a與244a的詳細方塊圖。 圖11示出了圖10中移位寄存器單元U(1)的詳細電路圖。 圖12示出了第一及第二掃描驅(qū)動器342與344的方塊圖。附圖符號說明10、 20:液晶顯示器12:數(shù)據(jù)驅(qū)動器11:數(shù)據(jù)線14、 24:掃描驅(qū)動器13、 241、 243:掃描線14a、 14a, 、 242a、 244a:移位寄存器16: 液晶顯示面板15:像素陣列al-an、 al, -an, n歹'J像素S(l)-S(k)、 S, (l)-S, (k)、 W(l)-W(k)、 U(l)-U(k):移位寄存器單元IN:輸入端0UT1、 0UT2:專敘出端RT:控制端Cl、 C2:時序端302、 304:驅(qū)動單元306a、 306b:第一、第二電平提升單元308a、 308b:第一、第二電平拉低單元TP1-TP4、 TP1' -TP4,時序周期Tl—Tll、 T2, 、 T10'、 T2"、 T10,'晶體管NT1、 NT2、 NT3:節(jié)點Cpl、 Cp2:等效電容242、 342:第一掃描驅(qū)動器244、 344:第二掃描驅(qū)動器SD(l)-SD(m):數(shù)據(jù)信號SC(1)-SC(n):掃描信號VDD、 VSS:電壓STV:起始信號CLK1-CLK4、 CLK1, -CLK3':時序信號。
具體實施方式
本發(fā)明實施例的移位寄存器(Shift Register)中各級移位寄存器單元中 具有至少兩組輸出信號控制單元,以一次提供至少兩個輸出信號。 第一實施例請參照圖1,其繪示依照本發(fā)明第一實施例的液晶顯示器的方塊圖。液 晶顯示器10包括數(shù)據(jù)驅(qū)動器12、掃描驅(qū)動器14及顯示面板16。數(shù)據(jù)驅(qū)動器 12用于經(jīng)由m條數(shù)據(jù)線11來提供數(shù)據(jù)信號SD(l)-SD(m)至顯示面板16,而 掃描驅(qū)動器14用于經(jīng)由n條掃描線13來提供掃描信號SC(1)-SC(n)至顯示 面板16。而顯示面板16包括nM的像素陣列15,其中各n列像素al-an分 別受到掃描信號SC(l)-SC(n)的掃描來分別根據(jù)與其對應的數(shù)據(jù)信號 SD(l)-SD(m)來顯示顯示畫面。其中,n及m為自然數(shù)。在本實施例中,掃描驅(qū)動器14例如具有移位寄存器14a,其中,多級移 位寄存器單元用于提供n個掃描信號SC (1) -SC (n)。接下來對移位寄存器14a 作進一步說明。請參照圖2,其示出了圖1中移位寄存器單元14a的詳細方塊圖。移位 寄存器14a包括k個彼此串聯(lián)連接的移位寄存器單元S(l)-S(k),其例如具 有相等的結(jié)構(gòu)。在本實施例中,移位寄存器單元S(1)-S(k)包括輸入端IN、 至少兩個4flt出端0UT1、 0DT2、控制端RT、時序端C1與時序端C2,其用于在至少兩個輸出端0UT1及0UT2產(chǎn)生至少兩個掃描信號,其中,k為大于l的 自然數(shù),而在本實施例中,其例如為偶數(shù)。移位寄存器S (1)的輸入端IN接收起始信號STV,而移位寄存器S (2) -S (k) 的輸入端IN依序接收前一級移位寄存器的輸出端0UT2所輸出的掃描信號SC(2)、 SC(4)..... SC(n-2)。其中移位寄存器單元S (1)-S (k)中的移位寄存器單元S(j)與S(j+2)接收實質(zhì)上相同的時序信號,亦即是移位寄存器單元 S(1)-S(k)所接收的時序信號是每三級為一循環(huán)不斷重復,j為自然數(shù)。例如 寄存器單元S(l) 、 S(2)及S(3)分別接收時序信號CLK1與CLK2、 CLK3與CLK1 及CLK2與CLK3,而移位寄存器單元S (4) -S (6)分別接收與移位寄存器單元 S(1)-S(3)實質(zhì)上相同的時序信號。時序信號CLK1、 CLK2及CLK3,其之使能 時間例如為錯開。移位寄存器S (1) -S (k-1)的控制端RT分別接收下一級移位寄存器 S(2)-S(k)輸出的掃描信號SC(3)-SC(n-1)。接下來,以移位寄存器單元 S (1) -S (k)中的移位寄存器S (1)為例來對本實施例的移位寄存器14a中各級 移位寄存器單元S (1) -S (k)作進一步說明。請參照圖3,其示出了圖2中移位寄存器單元S(1)的詳細電路圖。本實 施的移位寄存器單元S(l)包括驅(qū)動單元302、 304、第一電平提升單元306a 及至少一第二電平提升單元306b、第一電平拉低單元308a及至少一第二電 平拉低單元308b。驅(qū)動單元302及304例如分別包括晶體管Tl、 T2與Tll及晶體管T3、 T4,而第一及至少一第二電平提升單元306a及306b例如分別包括晶體管T5 及T6,而第一及至少一第二電平拉低單元308a及308b分別包括晶體管T7、 T8及T9、 TIO。本實施方式以晶體管Tl-Tll均為N型薄膜晶體管(ThinFilm Transistor, TFT)為例作i兌明。晶體管T5及T6的柵極(Gate)相互耦接形成節(jié)點NT1 (NT2)(節(jié)點NT1與 NT2可視為同一個節(jié)點),漏極(Drain)分別接收時序信號CLK1及CLK2,源極 (Source)分別耦接至輸出端0UT1及0UT2。晶體管T5及T6分別用于提供時 序信號CLH及CLK2至輸出端0UT1及0UT2。其中節(jié)點NT1 (NT2)的電壓為控 制信號Vcl(l)。晶體管T7及T8的柵極分別耦接至節(jié)點NT3及接收輸出端0UT2輸出的掃 描信號SC(2),漏極均耦接至輸出端0UT1,而源極均接收電壓VSS。晶體管T9及TIO的柵極分別耦接至節(jié)點NT3及接收移位寄存器單元S (2)的掃描信號 SC(3),漏極均耦接至輸出端0UT2,源極均接收電壓VSS。輸出端0UT1及0UT2 例如分別用于輸出掃描信號SC (1)及SC (2),而電壓VSS例如為移位寄存器 14a的最低電壓電平。而節(jié)點NT3的電壓為控制信號Vc2(n),晶體管T7及 T9用于響應于控制信號Vc2(n)的上升緣(Rising Edge)來分別提供電壓VSS 至輸出端0UT1及0UT2。晶體管Tl的源極及晶體管T2的漏極均耦接至節(jié)點NT1 (NT2),而晶體管 Tl的漏極及晶體管T2的源極分別接收電壓VDD及VSS,其之柵極分別接收起 始信號STV及掃描信號SC (2)。其中晶體管Tl用于響應于起始信號STV的前 緣(Front Edge )來導通晶體管T5及T6,而晶體管T2用于于掃描信號SC (3) 的電平高于電壓VSS時關閉晶體管T5及T6。其中,電壓VDD例如為移位寄 存器14a中的最高電壓電平。起始信號STV的前緣例如為上升緣。晶體管Tll 的漏極耦接至節(jié)點NT1 (NT2)以接收控制信號Vcl (1),柵極耦接至節(jié)點NT3以 接收控制信號Vc2 (1),源極接收電壓VSS。晶體管Tll用于響應于控制信號 Vc2(n)的上升緣來提供電壓VSS至節(jié)點NT1 (NT2),以使控制信號Vcl (n)等于 電壓VSS。晶體管T3的源極及晶體管T4的漏極均耦接至節(jié)點NT3,而晶體管T3的 源極及晶體管T4的漏極分別接收電壓VDD及VSS,而其之柵極分別接收電壓 VDD及控制信號Vcl(l)。其中,晶體管T4的長寬比(Width/Length)例如為大 于.晶體管T3的長寬比,而驅(qū)動單元304例如為偏壓單元用于響應于控制信號 Vcl (1)的前緣及后緣(Rear Edge)來分別拉低與提升節(jié)點NT3上控制信號 Vc2(l)的電平,以分別關閉及導通晶體管T7及T9??刂菩盘朧cl(l)的前緣 與后緣例如分別為上升緣及下降緣。請參照圖4,其示出了圖3中移位寄存器單元S(1)的相關信號時序圖。 在時間周期TP1中,起始信號STV等于電壓VDD,時序信號CLK1、 CLK2及掃 描信號SC(3)均等于電壓VSS。此時晶體管T2為關閉,晶體管T1導通并導通 晶體管T5及T6,使掃描信號SC(1)及SC(2)分別等于時序信號CLK1及CLK2, 亦即電壓VSS,使得晶體管T8及T10均為關閉。晶體管Tl使控制信號Vcl (1) 等于Vcl(n)-VDD-Vthl。其中,Vthl為晶體管Tl的閾值電壓。而晶體管T4 亦為導通,使控制信號Vc2(l)接近電壓VSS而關閉晶體管T7及T9。在時間周期TP2中,起始信號STV及掃描信號SC(3)等于電壓VSS,時序12信號CLK1等于電壓VDD。此時晶體管Tl及T2均為關閉,使節(jié)點NT1(NT2) 為浮接(Floating)。時序信號CLK1于時間周期TP2中由電壓VSS提升為電壓 VDD,此巨幅的電壓變化將使電壓信號Vcl (1)因推升效應(Boot-Strapping) 而進一步提升一個差值電壓AV,使電壓信號Vcl (l)等于Vcl (1)=VDD-Vthl+ AV。在本實施例中,差值電壓AV等于Ar^ C'、"v (M-m£),其中,Cgs為晶體管T5的內(nèi)部寄生電容(未示出),而Cpl為節(jié)點NT1(NT2)看到的等效電容。此時晶 體管T5為導通,以提供時序信號CLKl,亦即是電壓VDD至輸出端OUTl,使 掃描信號SC(1)等于電壓VDD。晶體管T6亦為導通,以持續(xù)地提供時序信號 CLK2,亦即是電壓VSS至輸出端0UT2,使掃描信號SC (2)等于電壓VSS。晶 體管T4亦為導通,以使控制信號Vc2(n)接近低電壓VSS,以關閉晶體管T7 及T9,而晶體管T8及T10亦為關閉。在時序周期TP3中,時序信號CLK2由電壓VSS提升為電壓VDD。此時, 晶體管T6提供時序信號CLK2,亦即是電壓VDD至輸出端0UT2,使得掃描信 號SC (2)等于電壓VDD。而控制信號Vcl (1)持續(xù)地等于Vcl (1) =VDD-Vthl+ △ V, 使得控制信號Vc2 (n)持續(xù)地等于電壓VSS,而晶體管T7、 T9及TIO均為關閉。 而晶體管T8為導通,以拉低掃描信號SC(1)的電平使其等于電壓VSS。在時序信號TP4中,掃描信號SC(3)等于電壓VDD,此時晶體管T2為導 通,來拉低電壓Vcl(l),使其等于電壓VSS。而晶體管T10亦為導通,以拉 低掃描信號SC(2),使其等于電壓VSS。而晶體管T4為關閉,使得偏壓單元 偏壓控制信號Vc2(l)為電壓VDD,進而導通晶體管T7及T9,來分別拉低掃 描信號SC (1)及SC (2)。由以上的敘述可知,本實施例的移位寄存器單元S(l)在時序周期 TP1-TP3中產(chǎn)生高電壓電平的控制信號Vcl(l)來導通晶體管T5及T6,來分 別提供時序信號CLK1及CLK2做為掃描信號SC (1)及SC (2);并在時序周期 TP3及TP4中分別以掃描信號SC(2)及SC(3)來導通晶體管T8與TIO,以提供 電VSS來做為掃描信號SC(1)及SC(2)。如此,本實施例的移位寄存器單元 S(l)可有效地根據(jù)時序信號CLKl-CLK3與對應的電路結(jié)構(gòu)來產(chǎn)生掃描信號 SC(1)及SC(2)。本實施例中的控制信號Vc2 (1)于時序周期TP1-TP3以外的時間周期中持續(xù)地等于電壓VDD,以導通晶體管T7與T9來控制掃描信號SC (1)及SC (2)等 于電壓VSS, p避免掃描信號SC(1)及SC(2)受到噪聲干擾導致液晶顯示器10 的掃描動作發(fā)生錯誤。然而長時間導通將使晶體管T7及T9的閾值電壓易因 應力效應(Stress Effect)而提升而產(chǎn)生誤動作(Malfunction)。本實施方式 中的晶體管T8及TIO更可在晶體管T7及T9產(chǎn)生誤動作時拉低掃描信號SC (1) 及SC (2)至電壓VSS,以避免掃描信號SC (1)及SC (2)的電平發(fā)生錯誤。在本實施例中,雖僅以移位寄存器14a中的移位寄存器單元S(1)的操作 為例作說明,然,移位寄存器單元S(2)-S(k)的操作可根據(jù)移位寄存器單元 S(l)的操作而類推得到。而在本實施例中,雖僅以移位寄存器單元S(1)包括 一個第二電平提升單元306b及一個電平拉低單元3Q8b為例作說明,然,本 實施例的移位寄存器單元S (1)更可包括兩個或兩個以上的第二電平提升單元 306b及第二電平拉低單元308b,以輸出三個或三個以上的掃描信號。在本實施例中雖僅以移位寄存器單元S(l)包括11個晶體管Tl-Tll的電 路結(jié)構(gòu)為例作說明,然,移位寄存器單元S(1)中的驅(qū)動單元302及304、第 一、第二電平提升單元306a、 3()6b、第一及第二電平拉j氐單元及308b 的電路結(jié)構(gòu)并不限于本實施例中移位寄存器單元S(1)的結(jié)構(gòu),而更可進行若 干更動。例如移位寄存器14a及移位寄存器單元S(l)的電路結(jié)構(gòu)亦可分別如第5 及圖6所示,其分別示出了圖1中移位寄存器1"的另一方塊圖及其移位寄 存器單元S(1)的另一詳細電路圖。圖5中移位寄存器1",與圖2中移位寄 存器14a不同之處在于移位寄存器14a,中各移位寄存器單元S, (1)-S, (k-l) 的控制端RT接收下一級移位寄存器單元S' (2)-S, (k)的控制信號 Vcl(2)-Vc2(k)。而圖6的移位寄存器單元S, (l)中與圖3的移位寄存器單 元S(1)不同之處在于其中的晶體管T2,及T10'的柵極均接收移位寄存器單 元S (2)的控制信號Vcl (2),而源極均接收時序信號CLK2??刂菩盘朧cl (2)在時序周期TP4中由電平Vc2 (1) =VDD-Vthl提升為 Vc2(l)=VDD-Vthl+AV,而時序信號CLK2于時序周期TP3及TP4中分別等于 電壓VDD及VSS。如此,晶體管T2,及T10'亦可于時序周期TP4中導通, 來拉低控制信號Vcl(l)及掃描信號SC(2),使其等于電壓VSS。這樣一來, 移位寄存器單元S, (l)與S(l)具有實質(zhì)上相近的操作,而其余的各級移位寄 存器單元S, (2)-S, (k)與對應的移位寄存器單元S(2)-S(k)亦具有實質(zhì)上相近的操作。
本實施例的移位寄存器單元經(jīng)由其本身的電路設計來響應于三個時序信 號中的其中兩個時序信號來產(chǎn)生兩個或兩個以上的掃描信號。如此,本實施 例的移位寄存器可有效地以數(shù)量實質(zhì)上減半的移位寄存器單元來產(chǎn)生數(shù)量相 同的掃描信號。這樣一來,本實施例的移位寄存器具有需使用的移位寄存器 單元數(shù)量較少、電路結(jié)構(gòu)簡單及耗電量較低的優(yōu)點。
另外,本實施例中部分實施方式中的移位寄存器單元不使用其的輸出信 號來對其本身或其它級移位寄存器單元的電路操作進行控制。如此,此些實 施方式中的移位寄存器單元更具有輸出信號失真輕微的優(yōu)點,而應用其的液 晶顯示器更具有顯示畫面的品質(zhì)較佳的優(yōu)點。
另外,本實施例的移位寄存器單元更于電平拉低單元中設置兩個以上的 晶體管,如此,當其中的一個晶體管因應力效應而產(chǎn)生誤動作時,本實施例 的移位寄存器單元仍可經(jīng)由另一晶體管來拉低掃描信號,使其等于最低電壓
電平。如此,本實施方式的第n級移位寄存器單元更具有使用壽命較長的優(yōu) 點。
第二實施例
請參照圖7,其示出了依照本發(fā)明第二實施例的移位寄存器的方塊圖。 本實施例的移位寄存器40與第一實施例中的移位寄存器1"不同之處在于其 使用4個時序信號CLK1, 、 CLK2'、 CLK3,及CLK4,移位寄存器單元"中各 級移位寄存器單元W(1)-W(k)中的奇數(shù)級移位寄存器W(l)、 W(3)、 ...W(k-l) 接收時序信號CLKl'及CLK2',而其中的偶數(shù)級移位寄存器W(2)、 W(4)、… W(k)接收時序信號CLK3'及CLK4。
時序信號CLK1'、 CLK2'、 CLK3'與CLK4的信號波形與移位寄存器40中 第一級的移位寄存器單元W(1)的相關信號的時序圖如圖8所示。其中,本實 施例的控制信號Vcl (1)及Vc2(l)與第一實施例中對應的信號具有實質(zhì)上相 等的波形,來分別響應于時序信號CLK1,及CLK2,產(chǎn)生掃描信號SC(1)及 SC(2)。如此,本實施例的移位寄存器40中第一級的移位寄存器單元W(1)可 分別響應于起始信號STV的上升緣后時序信號CLK1,及CLK2,的第一個上升 緣產(chǎn)生高信號電平的掃描信號SC(1)及SC(2)。而移位寄存器40中各偶數(shù)級 移位寄存器W(2) 、 W(4)、…W(k)可分別在前一級移位寄存器單元W(1) 、 W(3)… W(k-1)的輸出端0UT2輸出的掃描信號SC(2)、 SC(4)…SC(n-2)的上升緣后時序信號CLK3,及CLK4的第一個上升緣產(chǎn)生高信號電平的掃描信號SC(3) 與SC(4)、 SC(7)與SC(8)、 ... SC(n-l)與SC(n)。
而移位寄存器40中各奇數(shù)級移位寄存器單元W(3)、 W(5)、…W(k-l)亦 可根據(jù)相近的原理于掃描信號SC(4) 、 SC(8)…SC(n-4)的上升緣后時序信號 CLK1,及CLK2,的第一個上升緣產(chǎn)生高信號電平的掃描信號SC(5)與SC(6)、 SC(9)與SC(IO)、 SC(n-3)與SC(n-2)。這樣一來,本實施例的移位寄存器40 亦可有效地經(jīng)由各級移位寄存器W(l)-W(k)來產(chǎn)生兩個掃描信號SC(1)與 SC(2)、…SC(n-l)與SC(n)。
而本實施例的移位寄存器40中各級移位寄存器單元W(l)-W(k)的電路結(jié) 構(gòu)亦可進行如圖3及圖6的電路結(jié)構(gòu)替換,而仍具有實質(zhì)上相近的操作。由 以上的敘述可知,本實施例的移位寄存器亦具有需使用的移位寄存器單元數(shù) 量較少、電路結(jié)構(gòu)筒單、耗電量較低、輸出信號失真輕微及使用壽命較長的 優(yōu)點。
第三實施例
請參照圖9,其繪示依照本發(fā)明第三實施例的液晶顯示器的方塊圖。液 晶顯示器20與圖1中的液晶顯示器10不同之處在于其設置雙邊掃描的掃描 驅(qū)動器24來提供掃描信號SC(1)' -SC(n)'以對液晶顯示面板16中各列像 素al, -an,進行掃描。掃描驅(qū)動器24包括第一掃描驅(qū)動器及第二掃描驅(qū)動 器242及244,其例如分別設置于液晶顯示面板16的兩側(cè)。在本實施例中以 第一掃描驅(qū)動器242更包括移位寄存器2"a用于經(jīng)由掃描線241來提供掃描 信號SC(1)'、 SC(2),、 SC(5)'、 SC(6)'、…SC(n-l),及SC (n),至液晶顯示 面板16;而第二掃描驅(qū)動器2卩4更包括移位寄存器2"a,用于經(jīng)由掃描線 24 3來提供掃描信號SC(3)' 、SC(4)' 、SC(7)' 、 SC (8),、…SC (n-3),及SC (n-2), 至液晶顯示面板16為例作說明。
請參照圖10,其示出了圖9中移位寄存器242a與2"a的詳細方塊圖。 移位寄存器242a與圖7中移位寄存器40不同之處在于其中各級移位寄存器 單元U(l)-U(x)的時序端Cl、 C2與控制端RT分別接收時序信號CLK1' 、 CLK2' 及CLK3,,而輸出端0UT1及0UT2分別輸出掃描信號SC(1)'與SC (2) , 、SC(5)' 與SC(6)'…SC(n-3)'與SC(n-2)', x為自然數(shù)。
圖10中的移位寄存器單元U(l)-U(x)與圖7中對應的奇數(shù)級移位寄存器 單元W(l)、 W(3)、 W(5).....W(k-l)不同之處在于其中控制端RT是接收時序信號CLK3'。由圖8可知,在時序周期TP1, -TP4'中,時序信號CLK3' 與掃瞄信號SC(3)具有實質(zhì)上相等的波形,如此,移位寄存器單元U(1)具有 與圖7中對應的移位寄存器單元W(1)實質(zhì)上相等的動作來提供掃瞄信號 SC(1)'與SC(2)'。移位寄存器單元U(1)的詳細電路圖如圖11所示,其中的 晶體管T2"及T10"的柵極接收時序信號CLK3'。
本實施例其余的移位寄存器單元U(2)-U (x)亦具有與圖7中對應的移位
寄存器單元W(3)、 W(5)、 W(7).....W(k-l)實質(zhì)上相同的操作,而可分別產(chǎn)
生對應的掃瞄信號SC (5)'與SC (6)' 、 SC (7),與SC (8),、…、SC (1) , SC (n-3), 與SC (n-2)'。
而移位寄存器244a與移位寄存器242a亦具有相近的操作,其不同之處 在于其中各級移位寄存器單元的時序端Cl、 C2與控制端分別接收時序信號 CLK3,、 CL〖4與CLO',以分別產(chǎn)生掃描信號SC (3)'與SC 〔4)' 、 SC(7)'與 SC(8)'、…SC(n-l),與SC(n)'。
在本實施例中雖僅以第一掃描驅(qū)動器242及第二掃描驅(qū)動器244分別響 應時序信號CLH,、 CLK2'及CLK3'與時序信號CLK3'、 CLK4及CLK1,來分 別提供掃描信號SC(4x+l)'、 SC(4x+2),及SC(4x+3)'與SC 〔4x+4)'的情形 為例僻:說明,然,本實施例的掃描驅(qū)動器24并不局限于包括上迷的第一與第 二掃描驅(qū)動器242與244,而更可包括其它形式的掃描驅(qū)動器來提供實質(zhì)上
相同的掃描信號SC(1)' —SC(n)', x-0、 1、 2.....Y, Y為滿足4Y+4-n的自
.然數(shù)。
例如掃描驅(qū)動器M包括第一掃描驅(qū)動器342與第二掃描驅(qū)動器344,第 一掃描驅(qū)動器342中各級移位寄存器用于響應于時序信號CLK1'與CLK3'來
提供掃描信號SC(1)'、 SC(3)'、 SC(5),.....SC(n-l)';第二掃描驅(qū)動器344
中各級移位寄存器用于響應于時序信號CLK2'與CLK4來提供掃描信號 SC(2)'、 SC(4)'、 SC(6)'、 :.、 SC (n)',如圖.12所示。
由以上敘述可知,本實施例的移位寄存器亦具有需使用的移位寄存器單 元數(shù)量較少、電路結(jié)構(gòu)簡單、耗電量較低、輸出信號失真輕微及使用壽命較 長的優(yōu)點。
綜上所述,雖然本發(fā)明已以一較佳實施例揭露如上,然其并非用于限定 本發(fā)明。本發(fā)明所屬技術(shù)領域中具有通常知識者,在不脫離本發(fā)明的精神和 范圍內(nèi),當可作各種的更動與潤飾。因此,本發(fā)明的保護范圍當視本發(fā)明的 申請專利范圍所界定者為準。
權(quán)利要求
1. 一種移位寄存器,應用于一液晶顯示器的掃描驅(qū)動器,以產(chǎn)生多個掃 描信號,該移位寄存器具有多級移位寄存器單元,其中,各所述移位寄存器單元包括一第一電平提升單元及至少一第二電平提升單元,分別用于提供一第一 "1 ^一信一號—至一第 一輸出端及提供至少 一第二時序信號至至少 一第二輸出端;一第 一 電平拉低單元及至少 一第二電平拉低單元,分別用于提供一第一 電壓至該第 一輸出端及至該至少 一第二輸出端;一第一驅(qū)動單元,與該第一及該至少一第二電平提升單元的輸入端耦接 于一第一節(jié)點,該第一節(jié)點的電壓為一第一控制信號,該第一驅(qū)動單元用于 響應于一輸入信號的前緣來導通該第一及該至少一第二電平提升單元,并于 一第二控制信號的電平高于一第三控制信號的電平時關閉該第一及該至少一 第二電平提升單元;以及一第二驅(qū)動單元,與該第一及該至少一第二電平拉低單元的輸入端耦接 于一第二節(jié)點,該第二驅(qū)動單元用于響應于該第一控制信號的前緣關閉該第 一及該至少一第二電平拉低單元,并響應于該第一控制信號的后緣導通該第 一及該至少一第二電平拉卩氐單元;其中,該第 一及該至少 一第二輸出端分別用于輸出 一第 一掃描信號及至 少一第二掃描信號;其中,該輸入信號是各所述移位寄存器單元的前一級移位寄存器單元的 至少一第二掃描信號。
2. 如權(quán)利要求1所述的移位寄存器,其中,該至少一第二電平拉低單元 包括一第一晶體管,柵極耦接至該第二節(jié)點,第一源極/漏極耦接至該至少一 第二輸出端,第二源極/漏極接收該第一電壓。
3. 如權(quán)利要求2所述的移位寄存器,其中,所述移位寄存器單元中的第 n級移位寄存器單元的至少一第二電平拉低單元更包括一第二晶體管,柵極 接收第n+l級移位寄存器單元的第一掃描信號,第一源極/漏極耦接至該至少 一第二輸出端,第二源極/漏極接收該第一電壓,n為自然數(shù)。
4. 如權(quán)利要求2所述的移位寄存器,其中,第n級移位寄存器單元的至 少一第二電平拉低單元更包括一第三晶體管,4冊極接收第n+l級移位寄存器單元的第一控制信號,第一源極/漏極耦接至該至少一第二輸出端,第二源極 /漏極接收該至少一第二時序信號。
5. 如權(quán)利要求2所述的移位寄存器,其中,第n級移位寄存器單元的至 少一第二電平拉低單元更包括一第四晶體管,柵極接收第n+l級移位寄存器 單元的第一時序信號,第一源極/漏極耦接至該至少一第二輸出端,第二源極 /漏極接收該第一電壓。
6. 如權(quán)利要求1所述的移位寄存器,其中,該第一驅(qū)動單元包括一第五 晶體管,柵極接收前一級移位寄存器單元的至少一第二掃描信號,第一源極/ 漏極接收一第二電壓,第二源極/漏極耦接至該節(jié)點。
7. 如權(quán)利要求6所述的移位寄存器,其中,第n級移位寄存器單元的第 一驅(qū)動單元更包括一第六晶體管,柵極接收該第二控制信號,第一源極/漏極 耦接至該第一節(jié)點,第二源極/漏極接收該第三控制信號,n為自然數(shù)。
8. 如權(quán)利要求7所述的移位寄存器,其中,該第二及該第三控制信號分 別等于第n+l級移位寄存器單元的第一掃描信號及該第一電壓。
9. 如權(quán)利要求7所述的移位寄存器,其中,該第二及該第三控制信號分 別等于第n+l級移位寄存器單元的第一控制信號及該至少一第二時序信號。
10. 如權(quán)利要求7所述的移位寄存器,其中,該第二及該第三控制信號 分別等于第n+l級移位寄存器單元的第一時序信號及該第一電壓。
11. 如權(quán)利要求1所述的移位寄存器,其中,該第一及該至少一第二電 平提升單元分別包括一第七晶體管及一第八晶體管,該第一及該第八晶體管 的柵極耦接至該第一節(jié)點,第一源極/漏極分別接收該第一時序信號及該至少 一第二時序信號,第二源極/漏極分別耦接至該第一及該至少一第二輸出端。
12. 如權(quán)利要求1所述的移位寄存器,其中,該第一電平拉低單元包括一第九晶體管,柵極耦接至該第二節(jié)點,第一源極/漏極耦接至該第一輸出端, 第二源極/漏極接收該第一電壓。
13. 如權(quán)利要求12所述的移位寄存器,其中,該第一電平拉低單元更包 括一第十晶體管,柵極接收該至少一第二掃描信號,第一源極/漏極耦接至該 第一輸出端,第二源極/漏極接收該第一電壓。
14. 如權(quán)利要求1所述的移位寄存器,其中,該第二驅(qū)動單元包括一偏 壓單元,用于響應于該第一控制信號來控制該第二節(jié)點的電壓電平;其中,該偏壓單元用于響應于該第一控制信號的前緣來關閉該第一及該至少一第二電平拉低單元,并響應于該第一控制信號的后緣來導通該第一及 該至少一第二電平拉低單元。
15. 如權(quán)利要求1所述的移位寄存器,其中,該掃描驅(qū)動器提供三個使 能時間相互錯開的周期信號做為所述移位寄存器單元的第一及至少一第二時序信號,其中,所述移位寄存器單元中的第n、第n+l及第n+2級移位寄存 器單元分別以三個周期信號中的第一與第二、第二與第三及第三與第一周期 信號來分別做為第一及至少一第二時序信號。
16. 如權(quán)利要求1所述的移位寄存器,其中,該掃描驅(qū)動器提供四個使 能時間相互錯開的周期信號做為所述移位寄存器單元的第一及至少一第二時 序信號。
17. 如權(quán)利要求16所述的移位寄存器,其中,所述移位寄存器單元中的 第n及第n+l級移位寄存器單元分別以四個周期信號中的第一、第二及第三、 第四周期信號來分別做為第 一及至少 一 第二時序信號。
18. 如權(quán)利要求16所述的移位寄存器,其中,該移位寄存器用于響應于四個周期信號中的第一與第二周期信號來產(chǎn)生掃描信號以對該液晶顯示器中 的第ln列及第2n列像素進行掃描;其中,掃描驅(qū)動器更包括與該移位寄存器具有相近結(jié)構(gòu)的另一移位寄存 器,其用于響應于四個周期信號中的第三與第四周期信號來產(chǎn)生掃描信號以 對該液晶顯示器中的第3n列及第4n列像素進行掃描。
19. 如權(quán)利要求18所述的移位寄存器,其中,該掃描驅(qū)動器為雙邊掃描 驅(qū)動器。
20. —種液晶顯示器,包括 一顯示面板,具有一像素陣列; 一數(shù)據(jù)驅(qū)動器,用于提供多筆像素數(shù)據(jù);以及一掃描驅(qū)動器,包括一第一移位寄存器,用于提供多個掃描信號開啟該 像素陣列中的像素根據(jù)所述像素數(shù)據(jù)來顯示一數(shù)據(jù)畫面,該第一移位寄存器 包括多級移位寄存器單元,各所述移位寄存器單元包括一第一電平提升單元及至少一第二電平提升單元,分別用于提供一 第一時序信號至第一輸出端及提供至少一第二時序信號至至少一第二輸出二山,"而;一第一電平拉低單元及至少一第二電平拉低單元,分別用于提供一第一電壓至該第一輸出端及至該至少一第二輸出端;一第一驅(qū)動單元,與該第一及該至少一第二電平提升單元的輸入端 耦接于一第一節(jié)點,該第一節(jié)點的電壓為一第一控制信號,該第一驅(qū)動單元 用于響應于一輸入信號的前緣來導通該第一及該至少一第二電平提升單元, 并在一第二信號的電平高于一第三信號的電平時關閉該第一及該至少一第二 電平提升單元;及一第二驅(qū)動單元,與該第一及該至少一第二電平拉低單元的輸入端耦接 于一第二節(jié)點,該第二驅(qū)動單元用于響應于該第一控制信號的前緣關閉該第 一及該至少一第二電平拉低單元,并響應于該第一控制信號的后緣導通該第 一及該至少一第二電平拉低單元;其中,該第 一及該至少 一第二輸出端分別用于輸出 一第 一掃描信號及至少一第二掃描信號;其中,該輸入信號是各所述移位寄存器單元的前一級移位寄存器單元的 至少一第二掃描信號。
21. 如權(quán)利要求20所述的液晶顯示器,其中,該至少一第二電平拉低單 元包括一第一晶體管,柵極耦接至該第二節(jié)點,第一源極/漏極耦接至該至少 一第二輸出端,第二源極/漏極接收該第一電壓。
22. 如權(quán)利要求21所述的液晶顯示器,其中,所述移位寄存器單元中的 第n級移位寄存器單元的至少一第二電平拉低單元更包括一第二晶體管,柵 極接收第n+l級移位寄存器單元的第一掃描信號,第一源極/漏極耦接至該至 少一第二輸出端,第二源極/漏極接收該第一電壓,n為自然數(shù)。
23. 如權(quán)利要求21所述的液晶顯示器,其中,第n級移位寄存器單元的 至少一第二電平拉低單元更包括一第三晶體管,柵極接收第n+l級移位寄存 器單元的第一控制信號,第一源極/漏極耦接至該至少一第二輸出端,第二源 極/漏極接收該至少一第二時序信號。
24. 如權(quán)利要求21所述的液晶顯示器,其中,第n級移位寄存器單元的 至少一第二電平拉低單元更包括一第四晶體管,柵極接收第n+l級移位寄存 器單元的第一時序信號,第一源極/漏極耦接至該至少一第二輸出端,第二源 極/漏極接收該第 一 電壓。
25. 如權(quán)利要求21所述的液晶顯示器,其中,該第一驅(qū)動單元包括一第 五晶體管,柵極接收前一級移位寄存器單元的至少一第二掃描信號,第一源極/漏極接收一第二電壓,第二源極/漏極耦接至該節(jié)點。
26.如權(quán)利要求25所述的液晶顯示器,其中,第n級移位寄存器單元的 第一驅(qū)動單元更包括一第六晶體管,柵極接收該第二控制信號,第一源極/ 漏極耦接至該第一節(jié)點,第二源極/漏極接收該第三控制信號,n為自然數(shù)。
全文摘要
一種移位寄存器,應用于液晶顯示器的掃描驅(qū)動器,以產(chǎn)生多個掃描信號。移位寄存器的各級移位寄存器單元包括第一及至少一第二電平提升單元、第一及至少一第二電平拉低單元、第一及第二驅(qū)動單元。第一電平拉低及提升單元用于控制第一輸出端的信號電平以輸出第一掃描信號。至少一第二電平拉低及提升單元用于控制至少一第二輸出端的信號電平,以輸出至少一第二掃描信號。而第一驅(qū)動單元及第二驅(qū)動單元分別用于控制第一與至少一第二電平提升單元及第一與第二電平拉低單元的導通與關閉,來對第一及第二掃描信號進行控制。
文檔編號G09G3/36GK101312019SQ20071010518
公開日2008年11月26日 申請日期2007年5月24日 優(yōu)先權(quán)日2007年5月24日
發(fā)明者王文俊, 蘇國彰, 蔡易宬, 詹建廷, 韓西容 申請人:勝華科技股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
水富县| 霍山县| 松滋市| 黔南| 南昌县| 安福县| 盐亭县| 龙岩市| 成都市| 禹州市| 微山县| 彰武县| 开远市| 三明市| 湾仔区| 锦州市| 任丘市| 登封市| 郑州市| 图片| 乌什县| 绥江县| 建平县| 沿河| 西乌| 无棣县| 柘城县| 娄烦县| 青浦区| 师宗县| 花莲县| 德阳市| 手机| 河北省| 台安县| 东乡族自治县| 高邮市| 邓州市| 四会市| 墨玉县| 府谷县|