專利名稱:具有電荷分享的源極驅(qū)動器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種源極驅(qū)動器,尤其涉及一種可同時具有高驅(qū)動能力、高 穩(wěn)定度、以及高電荷分享效率的源極驅(qū)動器。
背景技術(shù):
請參考圖1,圖1為現(xiàn)有技術(shù)的源極驅(qū)動器的示意圖。源極驅(qū)動器10 包含一伽瑪電阻分壓器(Gamma Resistor Voltage Divider) 11、 一第一數(shù)字 至模擬轉(zhuǎn)換器(DAC) 12、 一第二數(shù)字至模擬轉(zhuǎn)換器13、 一第一運算放大器14、 一第二運算放大器16、 一第一輸出開關(guān)18、 一第二輸出開關(guān)20、 一第一電 阻22、 一第二電阻24及一電荷分享開關(guān)26。第一輸出開關(guān)18及第二輸出 開關(guān)20為傳輸門(transmission gate),由一組控制信號0PC、 0PCB所控制, 電荷分享開關(guān)26由一控制信號EQC所控制。第一電阻22及第二電阻24為 靜電放電(ESD)保護電阻,電阻值為R。
一般來說,為了增加源極驅(qū)動器10的驅(qū)動能力,會增大第一輸出開關(guān) 18及第二輸出開關(guān)20的面積(減小輸出開關(guān)18、 20的等效電阻),或減小第 一電阻22及第二電阻24的電阻值,來減小第一運算放大器14及第二運算 放大器16的輸出電流路徑至負載的電阻值。
但是,該電阻值也提供給系統(tǒng)一個零點的位置,對于系統(tǒng)的穩(wěn)定度是有 幫助的,因此,減小第一輸出開關(guān)18及第二輸出開關(guān)20的面積(增大輸出 開關(guān)18、 20的等效電阻),或增大第一電阻22及第二電阻24的電阻值,反
而會提高系統(tǒng)的穩(wěn)定度。
請同時參考圖1與圖2,圖2為圖1的源極驅(qū)動器的操作波形圖。由于 液晶不能停在固定電平過久,因此要不斷的反轉(zhuǎn)。再者,源極驅(qū)動器10的 第 一輸出信道AV0-0DD及第二輸出信道AV0-EVEN必定是一個為正極性電平, 另一個為負極性電平,所以源極驅(qū)動器IO可通過電荷分享開關(guān)26,在每次 驅(qū)動負載之后,做電荷分享的操作,以節(jié)省能量。
如圖2所示,當控制信號OPC由高電平轉(zhuǎn)換為低電平時,第一輸出開關(guān)
18及第二輸出開關(guān)20關(guān)閉,所以由負載端看到的源極驅(qū)動器10為高阻抗狀
態(tài),此時伽瑪電阻分壓器11會將要輸出電平的數(shù)據(jù)分別傳送至第一數(shù)字模
擬轉(zhuǎn)換器12及第二數(shù)字模擬轉(zhuǎn)換器13。
接著,當控制信號EQC會轉(zhuǎn)換到高電平時,電荷分享開關(guān)26導通,使 系統(tǒng)進入電荷分享時相t2,此時負載端的電荷會通過電荷分享開關(guān)26重新 分布,使源極驅(qū)動器10的第一輸出信道AV0—0DD及第二輸出信道AV0-EVEN 的電平到達一中間值。
之后,控制信號EQC由高電平轉(zhuǎn)換為低電平,使電荷分享開關(guān)26關(guān)閉, 因此電荷分享時相t2結(jié)束;此時控制信號OPC也由低電平轉(zhuǎn)換為高電平, 使第一輸出開關(guān)18及第二輸出開關(guān)20導通,以使系統(tǒng)進入運算放大器輸出 時相tl。若源極驅(qū)動器10的第一輸出通道AV(LODD要達到負極性電平,第 二輸出通道AVO-EVEN要達到正極性電平,則第一數(shù)字沖莫擬轉(zhuǎn)換器12通過第 一運算放大器14所組成的緩沖器將負極性電平輸出至第一輸出信道 AVO—ODD,第二數(shù)字模擬轉(zhuǎn)換器13通過第二運算放大器16所組成的緩沖器 將正極性電平輸出至第二輸出通道AVO-EVEN。
在此請注意,在電荷分享時相t2中,第一電阻22及第二電阻24的電 阻值會影響到電荷分享的效率。當?shù)谝浑娮?2及第二電阻24的電阻值越大 時,源極驅(qū)動器10的第一輸出信道AVO-ODD及第二輸出信道AVO-EVEN的電 平到達該中間值的時間會越久,所以電荷分享的效率就越差;而在運算放大 器輸出時相tl中,第一電阻22及第二電阻24的電阻值會限制源極驅(qū)動器 IO的驅(qū)動能力;此外,當?shù)谝浑娮?2及第二電阻24的電阻值越大,源極驅(qū) 動器10輸出的第一輸出信道AVO-ODD及第二輸出信道AVO-EVEN的電平到達 終值的時間會越久。然而,若不斷地將輸出開關(guān)的等效電阻及靜電放電保護 電阻的電阻值減小,雖然可改善源極驅(qū)動器的驅(qū)動能力和電荷分享的效率, 但系統(tǒng)的穩(wěn)定性也變差了。
發(fā)明內(nèi)容
因此,本發(fā)明的主要目的之一在于提供一種可同時具有高穩(wěn)定度以及高 驅(qū)動能力的源極驅(qū)動器,以改善已知技術(shù)的問題。
本發(fā)明提供一種具有電荷分享的源極驅(qū)動器,包含一第一運算放大器, 該第一運算放大器的輸出端耦接于該第一運算放大器的負輸入端; 一第二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大器的負輸入
端; 一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端; 一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一電阻
的第二端耦接于一第一數(shù)據(jù)線; 一第二開關(guān),該第二開關(guān)的第一端耦接于該 第二運算放大器的輸出端; 一第二電阻,該第二電阻的第一端耦接于該第二
開關(guān)的第二端,該第二電阻的第二端耦接于一第二數(shù)據(jù)線; 一第三開關(guān),并 聯(lián)耦接于該第一開關(guān); 一第三電阻,并聯(lián)耦接于該第一電阻; 一第四開關(guān), 并聯(lián)耦接于該第二開關(guān); 一第四電阻,并聯(lián)耦接于該第二電阻;及一第五開 關(guān),該第五開關(guān)的第一端耦接于該第一電阻的第一端,該第五開關(guān)的第二端 耦接于該第二電阻的第 一端。
本發(fā)明還提供一種具有電荷分享的源極驅(qū)動器,包含一第一運算放大 器,該第一運算放大器的輸出端耦接于該第一運算放大器的負輸入端; 一第 二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大器的負輸 入端; 一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端; 一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一電阻 的第二端耦接于一第一數(shù)據(jù)線; 一第二開關(guān),該第二開關(guān)的第一端耦接于該 第二運算放大器的輸出端; 一第二電阻,該第二電阻的第一端耦接于該第二 開關(guān)的第二端,該第二電阻的第二端耦接于一第二數(shù)據(jù)線; 一第三開關(guān),該 第三開關(guān)的第一端耦接于該第一開關(guān)的第一端; 一第三電阻,該第三電阻的 第一端耦接于該第三開關(guān)的第二端,該第三電阻的第二端耦接于該第一電阻
的第二端; 一第四開關(guān),該第四開關(guān)的第一端耦接于該第二開關(guān)的第一端; 一第四電阻,該第四電阻的第一端耦接于該第四開關(guān)的第二端,該第四電阻 的第二端耦接于該第二電阻的第二端;及一第五開關(guān),該第五開關(guān)的第一端
耦接于該第一電阻的第一端,該第五開關(guān)的第二端耦接于該第二電阻的第一端。
本發(fā)明還提供一種具有電荷分享的源極驅(qū)動器,包含一第一運算放大
器,該第一運算放大器的輸出端耦接于該第一運算放大器的負輸入端; 一第 二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大器的負輸 入端; 一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端; 一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一電阻 的第二端耦接于一第一數(shù)據(jù)線; 一第二開關(guān),該第二開關(guān)的第一端耦接于該
第二運算放大器的輸出端; 一第二電阻,該第二電阻的第一端耦接于該第二 開關(guān)的第二端,該第二電阻的第二端耦接于一第二數(shù)據(jù)線; 一第三開關(guān),并
聯(lián)耦接于該第一開關(guān); 一第四開關(guān),并聯(lián)耦接于該第二開關(guān);及一第五開關(guān), 該第五開關(guān)的第一端耦接于該第一電阻的第一端,該第五開關(guān)的第二端耦接 于該第二電阻的第一端。
本發(fā)明還提供一種源極驅(qū)動器,其包含有一輸出緩沖器,用來輸出一驅(qū) 動電流; 一第一電流路徑,耦接于該輸出緩沖器與一數(shù)據(jù)線之間; 一第二電 流路徑,并聯(lián)于該第一電流路徑;其中在一第一驅(qū)動時段,該輸出緩沖器同 時利用該第 一 電流路徑與該第二電流路徑來傳遞該驅(qū)動電流,以驅(qū)動該數(shù)據(jù) 線;并在該一第二驅(qū)動時段,該輸出緩沖器僅利用該第一電流路徑來傳遞該 驅(qū)動電流,以提升該源極驅(qū)動器的穩(wěn)定度。
圖1為現(xiàn)有技術(shù)的源極驅(qū)動器的示意圖。
圖2為圖1的源極驅(qū)動器的操作波形圖。
圖3為本發(fā)明的源極驅(qū)動器的第一實施例的示意圖。
圖4為圖3的源極驅(qū)動器的操作波形圖。
圖5為本發(fā)明的源極驅(qū)動器的第二實施例的示意圖。
圖6為本發(fā)明的源極驅(qū)動器的第三實施例的示意圖。
圖7為本發(fā)明的源極驅(qū)動器的第四實施例的示意圖。
圖8為本發(fā)明的源極驅(qū)動器的第五實施例的示意圖。
附圖符號說明
10 12
14 18 20 22 24
源極驅(qū)動器
11
伽瑪電阻分壓器
第一數(shù)字至模擬轉(zhuǎn)換器 13 第二數(shù)字至模擬轉(zhuǎn)換
第一運算放大器
第一輸出開關(guān)
第二輸出開關(guān)
第一電阻 第二電阻
器
16 第二運算放大器
19 第三輸出開關(guān)
21 第四輸出開關(guān)
23 第三電阻
25 第四電阻26 電荷分享開關(guān) 40 源極驅(qū)動器 52 源極驅(qū)動器
30 源極驅(qū)動器 50 源極驅(qū)動器 54 源極驅(qū)動器
具體實施例方式
請參考圖3,圖3為本發(fā)明的源極驅(qū)動器的第一實施例的示意圖。源極 驅(qū)動器30包含一伽瑪電阻分壓器(Gamma Resistor Voltage Divider) 11、 一第一數(shù)字至模擬轉(zhuǎn)換器(DAC)12、 一第二數(shù)字至模擬轉(zhuǎn)換器13、 一第一運 算放大器14、 一第二運算放大器16、 一第一輸出開關(guān)18、 一第二輸出開關(guān) 20、 一第三輸出開關(guān)19、 一第四輸出開關(guān)21、 一第一電阻22、 一第二電阻 24、 一第三電阻23、 一第四電阻25及一電荷分享開關(guān)26。
其中,第一輸出開關(guān)18及第二輸出開關(guān)20由一組控制信號OPC2、OPC2B 所控制,第三輸出開關(guān)19及第四輸出開關(guān)21由一組控制信號0PC1、 0PC1B 所控制,電荷分享開關(guān)26由一控制信號EQC所控制。第一輸出開關(guān)18、第 二輸出開關(guān)20、第三輸出開關(guān)19及第四輸出開關(guān)21為傳輸門(transmission gate)。第一電阻22、第二電阻24、第三電阻"及第四電阻"為靜電放電 (ESD)保護電阻。第三輸出開關(guān)19并聯(lián)耦接于第一輸出開關(guān)18,第三電阻 23并聯(lián)耦接于第一電阻22,第四輸出開關(guān)21并聯(lián)耦接于第二輸出開關(guān)20, 第四電阻25并聯(lián)耦接于該第二電阻24,因此源極驅(qū)動器30的第一輸出信道 AV0_ODD及第二輸出信道AVO-EVEN分別增加了 一組電流路徑。
假設第一電阻22、第二電阻24、第三電阻23及第四電阻的電阻值分別 為R,第一輸出開關(guān)18、第二輸出開關(guān)20、第三輸出開關(guān)19及第四輸出開 關(guān)21的等效電阻值分別為r,則第一輸出通道AVO—ODD至第一運算放大器 14間的電阻值為(r+R)/2,第二輸出通道AVO—EVEN至第二運算放大器16間 的電阻值為(r+R)/2,也就是第一輸出通道AV0-0DD輸出的電流比起未并聯(lián) 耦接第三輸出開關(guān)19及第三電阻23時放大了二倍,而第二輸出通道 AV0 - EVEN輸出的電流也比起未并耳關(guān)耦接第四輸出開關(guān)21及第四電阻25時放 大了二倍。
請參考圖4,圖4為圖3的源極驅(qū)動器的操作波形圖。當控制信號0PC2 由高電平轉(zhuǎn)換為低電平時,第一輸出開關(guān)18及第二輸出開關(guān)20關(guān)閉,所以 由負載端看到的源極驅(qū)動器30為高阻抗狀態(tài),此時伽瑪電阻分壓器11會將
要輸出電平的數(shù)據(jù)分別傳送至第一數(shù)字模擬轉(zhuǎn)換器12及第二數(shù)字模擬轉(zhuǎn)換 器13。
接著,控制信號EQC會轉(zhuǎn)換到高電平,使電荷分享開關(guān)26導通,代表 系統(tǒng)進入電荷分享時相t2;此時源極驅(qū)動器30的第一輸出信道AV0-0DD及 第二輸出信道AV0-EVEN的電荷通過電荷分享開關(guān)26的路徑會重新分布,使 電平到達一中間值,此時電荷分享路徑的電阻值為R,電荷分享的電流較未 耦接第三電阻23及第四電阻25時放大了 二倍。
之后,控制信號EQC由高電平轉(zhuǎn)換為低電平,使電荷分享開關(guān)26關(guān)閉, 電荷分享時相t2結(jié)束;此時控制信號0PC2由低電平轉(zhuǎn)換為高電平,使第一 輸出開關(guān)18及第二輸出開關(guān)20導通,以使系統(tǒng)進入運算放大器輸出時相11; 同一時間,控制信號0PC1也由低電平轉(zhuǎn)換為高電平,以使第三輸出開關(guān)19 及第四輸出開關(guān)21導通,所以此時第一輸出信道AVO—ODD及第二輸出信道 AV0_EVEN相當于分別有兩個電流路徑對于負載進行充電,電流路徑的電阻值 為(r+R)/2。經(jīng)過一段時間后,控制信號0PC1將由低電平轉(zhuǎn)換為高電平,第 三輸出開關(guān)19及第四輸出開關(guān)21關(guān)閉,此時充電路徑上的電阻值改變?yōu)?r+(R/2),如此便可維持系統(tǒng)的穩(wěn)定性。
因此,利用前述的架構(gòu)(第三輸出開關(guān)19并聯(lián)耦接于第一輸出開關(guān)18, 第三電阻23并聯(lián)耦接于第一電阻22,第四輸出開關(guān)21并聯(lián)耦接于第二輸出 開關(guān)20,第四電阻25并聯(lián)耦接于該第二電阻24),本發(fā)明可提供多個電流 路徑給源極驅(qū)動器30,以允許源極驅(qū)動器30在不同的狀態(tài)下,動態(tài)地使用 這些電流路徑,因此,源極驅(qū)動器30除了有較好的驅(qū)動負載的能力與電荷 分享的效率,同時也兼顧了系統(tǒng)穩(wěn)定性的需求。
舉例來說,對于數(shù)據(jù)線AVO-ODD(運算放大器14)來說,開關(guān)19可視為 一電流路徑,而開關(guān)18可視為另一電流路徑,而于進行數(shù)據(jù)線的驅(qū)動時, 本發(fā)明會先同時利用兩電流路徑來傳遞運算放大器14所輸出的驅(qū)動信號, 此時,由于兩電流路徑呈并聯(lián),因此會降低傳輸路徑的等效電阻值,而使驅(qū) 動電流增加,也因此增強了運算放大器14的驅(qū)動能力。而在其后,本發(fā)明 會關(guān)閉其中一個電流路徑(譬如開關(guān)19),而只利用一個電流路徑進行驅(qū)動信 號的傳遞,由于單一電流路徑的等效電阻值較大,因此便可提供給系統(tǒng)一較 佳的零點,以提升系統(tǒng)的穩(wěn)定度。
請參考圖5,圖5為本發(fā)明的源極驅(qū)動器的第二實施例的示意圖。在第
二實施例中,源極驅(qū)動器40的第三輸出開關(guān)19、第三電阻23、第四輸出開 關(guān)21及第四電阻25與第一實施例的連接方式不同。串聯(lián)耦接的第三輸出開 關(guān)19及第三電阻23并聯(lián)耦接于串聯(lián)耦接的第一輸出開關(guān)18及第一電阻22, 所以第一運算放大器14至第一輸出通道AVO-ODD之間有兩條電流路徑,電 阻值為(r+R)/2。同樣的,串聯(lián)耦接的第四輸出開關(guān)21及第四電阻25并聯(lián) 耦接于串聯(lián)耦接的第二輸出開關(guān)20及第二電阻24,所以第二運算放大器16 至第二輸出通道AVO—EVEN之間也有兩條電流路徑,電阻值為(r+R)/2。因此 源極驅(qū)動器40的操作波形圖與圖3相同,在經(jīng)過一段時間后,控制信號0PC1 將由低電平轉(zhuǎn)換為高電平,第三輸出開關(guān)19及第四輸出開關(guān)21關(guān)閉,此時 電流路徑的電阻值為r+R,可維持系統(tǒng)的穩(wěn)定性。
然而,在操作上,本實施例與第一實施例不同之處在于當系統(tǒng)進行電 荷分享時,由于開關(guān)18、 19、 20、 21都形成斷路,因此第一輸出信道AVO-ODD 及第二輸出信道AVO—EVEN僅通過電阻22與電阻24進行電荷分享;這代表 著電荷分享路徑上的等效電阻值為2R,因此,在本實施例中,電荷分享的效 率雖比第一實施例差,但由于電荷分享路徑的阻抗較大,因此可具有較好的 靜電放電保護的能力。
請參考圖6,圖6為本發(fā)明的源極驅(qū)動器的第三實施例的示意圖。在第 三實施例中,第三輸出開關(guān)19并聯(lián)耦接于第一輸出開關(guān)18,第四輸出開關(guān) 21并聯(lián)耦接于第二輸出開關(guān)20,因此源極驅(qū)動器50的第 一輸出信道AVO_ODD 及第二輸出信道AVO-EVEN分別增加了 一組電流路徑,源極驅(qū)動器50的操作 波形圖與圖3相同。
因此,在本實施例中,系統(tǒng)進行電荷分享時(此時開關(guān)18、 19、 20、 21 均形成斷路),源極驅(qū)動器50的電荷分享路徑的電阻值為R;而在驅(qū)動負載 時(此時開關(guān)18、 19、 20、 21均導通),由于源極驅(qū)動器50的第三電阻23 及第四電阻25使用較小的電阻值R/2,因此第一輸出通道AV0-0DD至第一運 算放大器14間的電阻值為(r+R)/2,第二輸出通道AVO-EVEN至第二運算放 大器16間的電阻值為(r+R)/2;此外,在經(jīng)過一段時間后,控制信號0PC1 將由低電平轉(zhuǎn)換為高電平,使第三輸出開關(guān)19及第四輸出開關(guān)M關(guān)閉,此 時電流路徑的電阻值為由原本的(r+R)/2改變?yōu)閞+(R/2),可維歡系統(tǒng)的穩(wěn) 定性。
因此,在本實施例中,源極驅(qū)動器50也可兼顧驅(qū)動負載的能力以及系統(tǒng)穩(wěn)定度。
請參考圖7,圖7為本發(fā)明的源極驅(qū)動器的第四實施例的示意圖。第四
實施例為第三實施例的一個延伸設計,源極驅(qū)動器52使用的第一電阻22、 第二電阻M、第三電阻23及第四電阻25的電阻值分別為R/2,第三電阻23 耦接于第一開關(guān)18及第一電阻22之間,第四電阻25耦接于第二開關(guān)20及 第二電阻24之間。
因此,在系統(tǒng)驅(qū)動負載時(此時開關(guān)18、 19、 20、 21均導通),第一輸 出通道AV0-0DD至第一運算放大器14間的電阻值為(r/2)+R,第二輸出通 道AVO—EVEN至第二運算放大器16間的電阻值為(r/2 ) +R;系統(tǒng)進行電荷 分享時(此時開關(guān)18、 19、 20、 21均形成斷路),源極驅(qū)動器52的電荷分享 路徑的電阻值為R;此外,在經(jīng)過一段時間后,控制信號0PC1將由低電平轉(zhuǎn) 換為高電平,使第三輸出開關(guān)19及第四輸出開關(guān)n關(guān)閉,此時電流路徑的 電阻值為由原本的(r/2)十R改變?yōu)閞+R,可維持系統(tǒng)的穩(wěn)定性。因此,源極 驅(qū)動器52可兼顧驅(qū)動負載的能力以及系統(tǒng)穩(wěn)定度。
請參考圖8,圖8為本發(fā)明的源極驅(qū)動器的第五實施例的示意圖。第五 實施為第三實施例的另一個延伸設計,源極驅(qū)動器54使用的第一電阻22、 第二電阻24、第三電阻23及第四電阻25的電阻值分別為R/2,第三電阻23 耦接于電荷分享開關(guān)26及第一電阻22之間,第四電阻25耦接于電荷分享 開關(guān)26及第二電阻24之間。
相同地,系統(tǒng)進行電荷分享時,源極驅(qū)動器52的電荷分享路徑的電阻 值為2R;在系統(tǒng)驅(qū)動負載時(此時開關(guān)18、 19、 20、 21均導通),第一輸出 通道AV0-0DD至第一運算放大器14間的電阻值為(r+R)/2,第二輸出通道 AV0_EVEN至第二運算放大器16間的電阻值為(r+R)/2;此外,在經(jīng)過一段時 間后,控制信號0PC1將由低電平轉(zhuǎn)換為高電平,使第三輸出開關(guān)19及第四 輸出開關(guān)21關(guān)閉,此時電流路徑的電阻值為由原本的(r+R)/2改變?yōu)?r+(R/2),可維持系統(tǒng)的穩(wěn)定性。因此,源極驅(qū)動器52有較好系統(tǒng)穩(wěn)定性及 負載驅(qū)動效率。第二輸出通道AVO-EVEN至第二運算放大器16間的電阻值為 (r+R)/2,源極驅(qū)動器54的電荷分享路徑的電阻值為2R。源極驅(qū)動器54可 兼顧驅(qū)動負載的能力以及系統(tǒng)穩(wěn)定度。 ,
在此請注意,前述的各電阻與各開關(guān)的電阻值,僅用于說明,而非本發(fā) 明的限制。在實際應用中,電路設計者可以依其需求,自行規(guī)劃各電阻以及各開關(guān)的電阻值,以使源極驅(qū)動器具有其所須的負載驅(qū)動能力、穩(wěn)定度、電 荷分享效率。如此的相對應變化,也屬本發(fā)明的范疇。
綜上所述,本發(fā)明源極驅(qū)動器利用兩個并聯(lián)的輸出開關(guān)來控制輸出電流 的大小,可提高源極驅(qū)動器的驅(qū)動能力并維持系統(tǒng)的穩(wěn)定度。源極驅(qū)動器的 該第 一輸出開關(guān)及該第 一 電阻串聯(lián)耦接于該源極驅(qū)動器的第 一輸出通道。該 第二輸出開關(guān)及該第二電阻串聯(lián)耦接于該源極驅(qū)動器的第二輸出通道。該第
三輸出開關(guān)并聯(lián)耦接于該第一輸出開關(guān),該第四輸出開關(guān)并聯(lián)耦接于該第二 輸出開關(guān)。該電荷分享開關(guān)耦接于該第一電阻及該第二電阻之間。通過控制 該第三輸出開關(guān)及該第四輸出開關(guān)可調(diào)整該源極驅(qū)動器的輸出電流路徑的 電阻值的大小。因此,當源極驅(qū)動器需要驅(qū)動時,該電流路徑的電阻值小, 當源極驅(qū)動器的系統(tǒng)需穩(wěn)定時,該電流路徑的電阻值大。此外,該第三電阻 并聯(lián)耦接于該第一電阻,該第四電阻并聯(lián)耦接于該第二電阻,可減小電荷分 享路徑上的電阻值,增加電荷分享的效率。
以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明權(quán)利要求所做的均等變 化與修飾,皆應屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種具有電荷分享的源極驅(qū)動器,包含一第一運算放大器,該第一運算放大器的輸出端耦接于該第一運算放大器的負輸入端;一第二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大器的負輸入端;一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端;一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一電阻的第二端耦接于一第一數(shù)據(jù)線;一第二開關(guān),該第二開關(guān)的第一端耦接于該第二運算放大器的輸出端;一第二電阻,該第二電阻的第一端耦接于該第二開關(guān)的第二端,該第二電阻的第二端耦接于一第二數(shù)據(jù)線;一第三開關(guān),并聯(lián)耦接于該第一開關(guān);一第三電阻,并聯(lián)耦接于該第一電阻;一第四開關(guān),并聯(lián)耦接于該第二開關(guān);一第四電阻,并聯(lián)耦接于該第二電阻;及一第五開關(guān),該第五開關(guān)的第一端耦接于該第一電阻的第一端,該第五開關(guān)的第二端耦接于該第二電阻的第一端。
2. 如權(quán)利要求1所述的源極驅(qū)動器,還包含 一第一數(shù)字至模擬轉(zhuǎn)換器,耦接于該第一運算放大器的正輸入端;及 一第二數(shù)字至模擬轉(zhuǎn)換器,耦接于該第二運算放大器的正輸入端。
3. 如權(quán)利要求1所述的源極驅(qū)動器,還包含一伽瑪電阻分壓器,耦接于該第 一數(shù)字至模擬轉(zhuǎn)換器及第二數(shù)字至模擬 轉(zhuǎn)換器。
4. 如權(quán)利要求1所述的源極驅(qū)動器,其中該第一開關(guān)、該第二開關(guān)、 該第三開關(guān)及該第四開關(guān)為傳輸門。
5. —種具有電荷分享的源極驅(qū)動器,包含一第一運算放大器,該第一運算放大器的輸出端耦接于該第一運算放大 器的負輸入端;一第二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大 器的負輸入端;一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端; 一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一 電阻的第二端耦接于一第一數(shù)據(jù)線;一第二開關(guān),該第二開關(guān)的第一端耦接于該第二運算放大器的輸出端; 一第二電阻,該第二電阻的第一端耦接于該第二開關(guān)的第二端,該第二 電阻的第二端耦接于一第二數(shù)據(jù)線;一第三開關(guān),該第三開關(guān)的第一端耦接于該第一開關(guān)的第一端; 一第三電阻,該第三電阻的第一端耦接于該第三開關(guān)的第二端,該第三電阻的第二端耦接于該第 一 電阻的第二端;一第四開關(guān),該第四開關(guān)的第一端耦接于該第二開關(guān)的第一端; 一第四電阻,該第四電阻的第一端耦接于該第四開關(guān)的第二端,該第四電阻的第二端耦接于該第二電阻的第二端;及一第五開關(guān),該第五開關(guān)的第一端耦接于該第一電阻的第一端,該第五開關(guān)的第二端耦接于該第二電阻的第一端。
6. 如權(quán)利要求5所述的源極驅(qū)動器,還包含 一第一數(shù)字至模擬轉(zhuǎn)換器,耦接于該第一運算放大器的正輸入端;及 一第二數(shù)字至模擬轉(zhuǎn)換器,耦接于該第二運算放大器的正輸入端。
7. 如權(quán)利要求5所述的源極驅(qū)動器,還包含一伽瑪電阻分壓器,耦接于該第一數(shù)字至模擬轉(zhuǎn)換器及第二數(shù)字至模擬 轉(zhuǎn)換器。
8. 如權(quán)利要求5所述的源極驅(qū)動器,其中該第一開關(guān)、該第二開關(guān)、 該第三開關(guān)及該第四開關(guān)為傳輸門。
9. 一種具有電荷分享的源極驅(qū)動器,包含一第一運算放大器,該第一運算放大器的輸出端耦接于該第一運算放大 器的負輸入端;一第二運算放大器,該第二運算放大器的輸出端耦接于該第二運算放大 器的負輸入端;一第一開關(guān),該第一開關(guān)的第一端耦接于該第一運算放大器的輸出端; 一第一電阻,該第一電阻的第一端耦接于該第一開關(guān)的第二端,該第一 電阻的第二端耦接于一第一數(shù)據(jù)線;一第二開關(guān),該第二開關(guān)的第一端耦接于該第二運算放大器的輸出端;一第二電阻,該第二電阻的第一端耦接于該第二開關(guān)的第二端,該第二電阻的第二端耦接于一第二數(shù)據(jù)線;一第三開關(guān),并聯(lián)耦接于該第一開關(guān); 一第四開關(guān),并聯(lián)耦接于該第二開關(guān);及一第五開關(guān),該第五開關(guān)的第一端耦接于該第一電阻的第一端,該第五 開關(guān)的第二端耦接于該第二電阻的第一端。
10. 如權(quán)利要求9所述的源極驅(qū)動器,還包含一第三電阻,耦接于該第一開關(guān)的第二端及該第一電阻的第一端之間;及一第四電阻,耦接于該第二開關(guān)的第二端及該第二電阻的第一端之間。
11. 如權(quán)利要求9所述的源極驅(qū)動器,還包含一第三電阻,耦接于該第五開關(guān)的第一端及該第一電阻的第一端之間;及一第四電阻,耦接于該第五開關(guān)的第二端及該第二電阻的第一端之間。
12. 如權(quán)利要求9所述的源極驅(qū)動器,還包含 一第一數(shù)字至模擬轉(zhuǎn)換器,耦接于該第一運算放大器的正輸入端;及 一第二數(shù)字至模擬轉(zhuǎn)換器,耦接于該第二運算放大器的正輸入端。
13. 如權(quán)利要求9所述的源極驅(qū)動器,還包含一伽瑪電阻分壓器,耦接于該第 一數(shù)字至模擬轉(zhuǎn)換器及第二數(shù)字至模擬 轉(zhuǎn)換器。
14. 如權(quán)利要求9所述的源極驅(qū)動器,其中該第一開關(guān)、該第二開關(guān)、 該第三開關(guān)及該第四開關(guān)系為傳輸門。
15. —種源極驅(qū)動器,其包含有 一輸出緩沖器,用來緩沖并輸出一驅(qū)動信號; 一第一電流路徑,耦接于該輸出緩沖器與一數(shù)據(jù)線之間;以及 一第二電流路徑,并聯(lián)于該第一電流;珞徑;其中在一第一驅(qū)動時段,該輸出緩沖器同時利用該第一電流路徑與該第 二電流路徑來傳遞該驅(qū)動信號,以驅(qū)動該數(shù)據(jù)線;并在一第二驅(qū)動時段,該 輸出緩沖器僅利用該第一電流路徑來傳遞該驅(qū)動信號,以提升該源極驅(qū)動器 的穩(wěn)定度。
16. 如權(quán)利要求15所述的源極驅(qū)動器,其中該第一電流路徑包含一第 一開關(guān),該第二電流路徑包含一第二開關(guān)。
17. 如權(quán)利要求16所述的源極驅(qū)動器,其中在該第一驅(qū)動時段時,該 第一開關(guān)與該第二開關(guān)均導通,以使該第一電流路徑與該第二電流路徑傳遞 該驅(qū)動信號,在該第二驅(qū)動時段時,該第一開關(guān)導通而該第二開關(guān)形成斷路, 使該驅(qū)動信號僅通過該第一電流路徑傳遞。
18. 如權(quán)利要求15所述的源極驅(qū)動器,還包含一電阻,耦接于該第一 電流路徑及該數(shù)據(jù)線之間。
19. 如權(quán)利要求15所述的源極驅(qū)動器,其中該第一電流路徑包含一第 一開關(guān)及一第一電阻,該第二電流路徑包含一第二開關(guān)及一第二電阻。
20. 如權(quán)利要求19所述的源極驅(qū)動器,其中在該第一驅(qū)動時段時,該 第一開關(guān)與該第二開關(guān)均導通,以使該第一電流路徑與該第二電流路徑傳遞 該驅(qū)動信號,在該第二驅(qū)動時段時,該第一開關(guān)導通而該第二開關(guān)形成斷路, ^^該驅(qū)動信號僅通過該第 一 電流路徑傳遞。
全文摘要
源極驅(qū)動器包含四個輸出開關(guān)、兩個電阻及一個電荷分享開關(guān)。該第一輸出開關(guān)及該第一電阻串聯(lián)耦接于該源極驅(qū)動器的第一輸出通道。該第二輸出開關(guān)及該第二電阻串聯(lián)耦接于該源極驅(qū)動器的第二輸出通道。該第三輸出開關(guān)并聯(lián)耦接于該第一輸出開關(guān),該第四輸出開關(guān)并聯(lián)耦接于該第二輸出開關(guān)。該電荷分享開關(guān)耦接于該第一電阻及該第二電阻之間。通過控制該第三輸出開關(guān)及該第四輸出開關(guān)調(diào)整該源極驅(qū)動器的輸出電流路徑的電阻值的大小。
文檔編號G09G5/00GK101354877SQ200710137379
公開日2009年1月28日 申請日期2007年7月25日 優(yōu)先權(quán)日2007年7月25日
發(fā)明者宋光峰, 陳昭安 申請人:聯(lián)詠科技股份有限公司