專利名稱::驅動顯示面板的方法和設備的制作方法
技術領域:
:本發(fā)明涉及一種驅動顯示面板的方法和設備,更具體地,涉及一種驅動顯示面板的方法和設備,其中,改變定時控制器和源極驅動器塊之間的總線鏈路(link)以簡化電路結構。
背景技術:
:與本發(fā)明有關的韓國公開專利No.2005-0064568和美國專利No.6,665,742已被公開。圖1是用于驅動顯示面板110(如液晶顯示器(LCD)面板)的傳統(tǒng)設備100的電路圖。參照圖1,驅動顯示面板110的傳統(tǒng)設備100通常包括顯示面板110、提供安裝定時控制器120的地方的印刷電路板(PCB)130、以及耦接顯示面板110和PCB130的薄膜140。用于驅動顯示面板110的三個源極驅動器SD1、SD2和SD3安裝于薄膜140上。在圖1所示的總線鏈路中,定時控制器120向第一源極驅動器SD1發(fā)送數(shù)據(jù)Dl、D2和D3以及控制信號CLK、DIO和IREF。電源線和伽馬信號線耦接到所有的源極驅動器SD1、SD2和SD3。在接收到數(shù)據(jù)Dl、D2和D3以及控制信號CLK、DIO和IREF后,第一源極驅動器SD1通過級聯(lián)(cascade)在一起的總線向第二源極驅動器SD2發(fā)送數(shù)據(jù)D2和D3以及控制信號CLK、DI02和IREF。在接收到數(shù)據(jù)D2和D3以及控制信號CLK、DI02和IREF后,第二源極驅動器SD2通過級聯(lián)在一起的總線向第三源極驅動器SD3發(fā)送數(shù)據(jù)D3以及控制信號CLK、DI03和IREF。為了根據(jù)圖1的總線鏈路發(fā)送信號,每個源極驅動器需要發(fā)送電路以向級聯(lián)在一起的源極驅動器發(fā)送數(shù)據(jù)和控制信號,并且需要接收電路以接收數(shù)據(jù)和控制信號。然而,這增加了源極驅動器的面積和功耗。此外,每個源極驅動器額外需要延遲鎖定環(huán)(DLL)電路,以再現(xiàn)發(fā)送數(shù)據(jù)和控制信號必需的時鐘信號。
發(fā)明內容本發(fā)明的實施例提供了一種驅動顯示面板的方法和設備,其中,改變總線鏈路以簡化源極驅動器電路的結構。根據(jù)本發(fā)明的一方面,提供了一種驅動顯示面板的設備,其可以包括定時控制器,被構造為產生第一和第二信號以驅動所述顯示面板;多個源極驅動器,用來驅動所述顯示面板的數(shù)據(jù)線,所述源極驅動器中的至少一個被構造為直接接收來自所述定時控制器的第一信號,其余源極驅動器被構造為間接接收來自所述定時控制器的第一信號,其中,所述定時控制器被構造為直接向所述多個源極驅動器的每一個發(fā)送第二信號。根據(jù)本發(fā)明的另一方面,所述第一信號可以是參考信號,并且所述第二信號可以包括數(shù)據(jù)信號,并且其中所述多個源極驅動器被構造為響應于所述第一和第二信號驅動所述顯示面板的數(shù)據(jù)線。本發(fā)明的一些實施例可以包括第一信號發(fā)送裝置,其含用于使用點對點連接鏈路從所述定時控制器向所述多個源極驅動器的每一個發(fā)送包括數(shù)據(jù)信號的第二信號的多條總線和用于向所述多個源極驅動器中的一個發(fā)送由所述定時控制器產生的包括參考信號的第一信號的總線;以及第二信號發(fā)送裝置,其包含用于使用串聯(lián)級聯(lián)連接鏈路在所述多個源極驅動器之間發(fā)送包括參考信號的第一信號的多條總線。所述第二信號可以包括時鐘信號和第一控制信號,并且所述第一信號發(fā)送裝置還可以包括用于使用點對點連接鏈路在所述定時控制器和所述多個源極驅動器的每一個之間發(fā)送包括所述時鐘信號和第一控制信號的第二信號的多條總線。所述第一控制信號可以包括數(shù)據(jù)起始信號,并且所述參考信號可以包括參考電流信號。所述定時控制器可以控制所述數(shù)據(jù)和時鐘信號之間的相位,以使得所述數(shù)據(jù)和時鐘信號之間的相位差保持在除O以外的特定值,并且所述所保持的特定值可以是90。。所述多個源極驅動器的每一個可以包括用于接收所述數(shù)據(jù)、時鐘信號和收電路。所述多個源極驅動器的每一個可以包括至少兩個發(fā)送/接收電路,被構造為發(fā)送/接收所述第一信號;復制電路,被構造為復制通過所述發(fā)送/接收電路中的至少一個接收到的第一信號,并產生等效于所述復制的第一信號的參考電壓;數(shù)據(jù)接收電路,被構造為使用由所述復制電路產生的參考電壓檢測從所述定時控制器直接發(fā)送的第二信號。所述發(fā)送/接收電路可以根據(jù)施加于其上的控制信號的邏輯狀態(tài)來作為發(fā)送電路或接收電路而工作。在一些實施例中,所述用于驅動顯示面板的設備可以包括第一組總線,被構造為在定時控制器和第一源極驅動器之間發(fā)送第一顯示數(shù)據(jù),所述第一顯示數(shù)據(jù)由所述第一源極驅動器通過耦接到顯示面板上的一條或多條數(shù)據(jù)線來驅動;單條總線,被構造為在所述定時控制器和所述第一源極驅動器之間發(fā)送參考信號;第二到第n組總線,被構造為分別在所述定時控制器和所述第二到第n源極驅動器的一個之間直接發(fā)送第二到第n顯示數(shù)據(jù),所述第二到第n顯示數(shù)據(jù)分別由所述第二到第n源極驅動器通過耦接到顯示面板上的一條或多條數(shù)據(jù)線來驅動;以及一組時鐘總線,每條時鐘總線被構造為在所述定時控制器和所述源極驅動器的一個之間直接發(fā)送時鐘信號。所述設備還可以包括第一級聯(lián)總線,被構造為從所述第一源極驅動器向串聯(lián)級聯(lián)到所述第一源極驅動器的第二源極驅動器發(fā)送參考信號;以及第二到第n-l級聯(lián)總線,被構造為發(fā)送在所述第二到第n-l源極驅動器中再現(xiàn)的參考信號。所述多個源極驅動器可以具有薄膜上芯片(chip-onfilem,COF)結構,其中所述多個源極驅動器安裝在連接印刷電路板(PCB)和顯示面板的薄膜上,在所述PCB上安裝有定時控制器;或者所述多個源極驅動器具有玻璃上芯片(chip-onglass,COG)結構,其中所述多個源極驅動器安裝在玻璃上,所述玻璃耦接到所述顯示面板。根據(jù)本發(fā)明的另一方面,提供了一種驅動顯示面板的設備,其可以包括定時控制器,產生包括數(shù)據(jù)和參考信號的信號,用于在顯示驅動時間驅動顯示面板;第一源極驅動器塊,包括多個源極驅動器,所述多個源極驅動器使用由所述定時控制器產生的信號來產生驅動所述顯示面板的數(shù)據(jù)線的信號;第二源極驅動器塊,包括多個源極驅動器,所述多個源極驅動器使用由所述定時控制器產生的信號來產生驅動所述顯示面板的數(shù)據(jù)線的信號;1-1信號發(fā)送裝置,包含用于使用點對點連接鏈路從所述定時控制器向所述第一源極驅動器塊的多個源極驅動器的每一個發(fā)送數(shù)據(jù)的多條總線和用于向所述第一源極驅動器塊的多個源極驅動器中的一個發(fā)送由所述定時控制器產生的參考信號的總線;1-2信號發(fā)送裝置,包含用于使用點對點連接鏈路從所述定時控制器向所述第二源極驅動器塊的多個源極驅動器的每一個發(fā)送數(shù)據(jù)的多條總線,和用于向所述第二源極驅動器塊的多個源極驅動器中的一個發(fā)送由所述定時控制器產生的參考信號的總線;2-1信號發(fā)送裝置,包含用于使用串聯(lián)級聯(lián)連接鏈路在所述第一源極驅動器塊的多個源極驅動器之間發(fā)送參考信號的多條總線;以及2-2信號發(fā)送裝置,包含用于使用串聯(lián)級聯(lián)連接鏈路在所述第二源極驅動器塊的多個源極驅動器之間發(fā)送參考信號的多條總線。所述1-1信號發(fā)送裝置還可以包括用于使用點對點連接鏈路從所述定時控制器向所述第一源極驅動器塊的多個源極驅動器的每一個發(fā)送在驅動顯示面板的信號之中的時鐘信號和第一控制信號的多條總線,其中所述1-2信號發(fā)送裝置還包括用于使用點對點連接鏈路從所述定時控制器向所述第二源極驅動器塊的多個源極驅動器的每一個發(fā)送在驅動顯示面板的多個信號之中的時鐘信號和第一控制信號的多條總線。所述第一源極驅動器塊和第二源極驅動器塊可以放置于所述顯示面板和PCB之間,并且使所述定時控制器在它們之間,以使其彼此對稱地面對。所述1-1信號發(fā)送裝置和1-2信號發(fā)送裝置還可以包括用于使用點對點連接鏈路從所述定時控制器向所述第一和第二源極驅動器塊的多個源極驅動器的每一個發(fā)送在驅動顯示面板的信號之中的時鐘信號和第一控制信號的多條總線。根據(jù)本發(fā)明的另一方面,提供了一種驅動顯示面板的方法,其可以包括定時控制器產生包括數(shù)據(jù)和參考信號的信號,用于在顯示驅動時間驅動所述顯示面板;使用根據(jù)耦接所述定時控制器和包括在源極驅動器塊中的每個源極驅動器的點對點連接鏈路的總線,向包括在所述源極驅動器塊中的每個源極驅動器發(fā)送數(shù)據(jù)和預定信號,并向包括在所述源極驅動器塊中的源極驅動器中的第一源極驅動器發(fā)送由所述定時控制器產生的參考信號;使用根據(jù)耦發(fā)送到所述第一源極驅動器的參考信號發(fā)送到包括在所述源極驅動器塊中9驅動器的數(shù)據(jù)、預定信號和參考信號,產生要施加到顯示面板的數(shù)據(jù)線上的信號。根據(jù)本發(fā)明的另一方面,提供了一種驅動顯示面板的方法,其可以包括定時控制器產生包括數(shù)據(jù)和參考信號的信號,用于在顯示驅動時間驅動顯示面板;使用根據(jù)耦接所述定時控制器和包括在第一和第二源極驅動器塊中的每個源極驅動器的點對點連接鏈路的總線,向包括在所述第一和第二源極驅動器塊中的每個源極驅動器發(fā)送數(shù)據(jù)和預定信號,向包括在所述第一源極驅動器塊中的源極驅動器中的1-1源極驅動器發(fā)送由所述定時控制器產生的參考信號,并向包括在所述第二源極驅動器塊中的源極驅動器中的2-1源極驅動器發(fā)送由所述定時控制器產生的參考信號;使用根據(jù)耦接包括在所述第一源極驅動器塊中的源極驅動器的串聯(lián)級聯(lián)連接鏈路的總線,將發(fā)送到所述1-1源極驅動器的參考信號發(fā)送到包括在所述第一源極驅動器塊中的其它源極驅動器,并使用根據(jù)耦接包括在所述第二源極驅動器塊中的源極驅動器的串聯(lián)級聯(lián)連接鏈路的總線,將發(fā)送到所述2-l源極驅動器的參考信號發(fā)送到包括在所述第二源極驅動器塊中的其它源極驅動器;以^^f吏用發(fā)送到包括在所述第一和第二源極驅動器塊中的每個源極驅動器的數(shù)據(jù)、預定信號和參考信號,產生要施加到顯示面板的數(shù)據(jù)線上的信號。根據(jù)一些實施例,所述預定信號可以包括時鐘信號和第一控制信號。所述第一控制信號可以包括數(shù)據(jù)起始信號。所述定時控制器可以控制所述數(shù)據(jù)和時鐘信號之間的相位,以使得所述數(shù)據(jù)和時鐘信號之間的相位差保持在除0以外的特定值。所述所保持的特定值可以是90。。通過結合附圖對本發(fā)明示范性實施例的詳細描述,本發(fā)明的上述和其它特征和優(yōu)點將變得更加明顯,其中圖1是驅動顯示面板的傳統(tǒng)設備的電路圖2是根據(jù)本發(fā)明的一個實施例的包括驅動顯示面板的設備的電路圖;圖3是示出根據(jù)本發(fā)明的另一個實施例的驅動顯示面板的設備的電路圖',圖4是根據(jù)本發(fā)明的一個實施例的圖2和圖3中示出的源極驅動器的框圖;圖5是根據(jù)本發(fā)明的一個實施例的包括圖2和圖3示出的源極驅動器的參考信號發(fā)送/接收電路和數(shù)據(jù)接收電路的電路圖6是根據(jù)本發(fā)明的一個實施例的驅動顯示面板的設備的主信號的時序圖;以及圖7是示出根據(jù)本發(fā)明的一個實施例的驅動顯示面板的方法的流程圖。具體實施例方式將參照用于示出本發(fā)明的優(yōu)選實施例的附圖,以獲得對本發(fā)明、及其精神和由本發(fā)明的實施方式實現(xiàn)的目的的充分理解。下文中,將參照附圖更完整地描述本發(fā)明,在附圖中示出了本發(fā)明的示范性實施例。圖2是根據(jù)本發(fā)明的一個實施例的包括用于驅動顯示面板210的設備200的電路圖。參照圖2,用于驅動顯示面板210的設備200可以包括顯示面板210、提供安裝定時控制器220的地方的印刷電路板(PCB)230、以及耦接顯示面板210和PCB230的薄膜240。用于驅動顯示面板210的三個源極驅動器250-1、250-2和250-3可以被安裝在薄膜240上。定時控制器220可以輸出用于在預定時間驅動顯示面板210必需的信號。定時控制器220可以輸出各種信號,包括時鐘信號CLK、第一控制信號DIO和參考信號IREF。具體地,定時控制器220可以控制數(shù)據(jù)和時鐘信號CLK以使其之間具有90。的相位差。在本實施例中,示出了三個源極驅動器250-1、250-2和250-3,但是本發(fā)明不必限于此。為了描述簡便,略去了柵極驅動器、電源線和伽馬信號線。在圖2所示的總線鏈路中,可以使用串聯(lián)級聯(lián)(serialcascade)連接鏈路將參考信號IREF發(fā)送到源極驅動器250-1、250-2和250-3的每一個。相反,可以使用點對點連接鏈路直接將時鐘信號CLK、第一控制信號DIO和其它信號Dl、D2和D3從定時控制器220發(fā)送到源極驅動器250-1、250-2和250-3的每一個。在用于發(fā)送參考信號IREF的串聯(lián)級聯(lián)連接鏈路中,源極驅動器250-1、250-2和250-3的每一個不需要直接從定時控制器220接收參考信號IREF。然而,第一源極驅動器250-1可以直接從定時控制器220接收參考信號IREF,而源極驅動器250-2和250-3的每一個可以從每個前一級的源極驅動器接收參考信號IREF。在點對點連接鏈路中,可以一對一地匹配源極驅動器250-1、250-2和250-3的^皮分配給定時控制器220的輸出管腳端口與源極驅動器250-1、250-2和250-3的對于信號CLK、DIO和Dl、D2、D3的輸入管腳端口。信號發(fā)送裝置可以被分為第一信號發(fā)送裝置和第二信號發(fā)送裝置,第一信號發(fā)送裝置包括使用點對點連接鏈路直接耦接定時控制器220和源極驅動器250-1、250-2和250-3的總線260-1到260-10,第二信號發(fā)送裝置包括使用串聯(lián)級聯(lián)連接鏈路耦接源極驅動器250-1、250-2和250-3的總線270-1和270-2?,F(xiàn)在來描述第一信號發(fā)送裝置。參考信號總線260-1可以將由定時控制器220產生的參考信號IREF發(fā)送到第一源極驅動器250-1。時鐘總線260-2將由定時控制器220產生的時鐘信號CLK發(fā)送到第一源極驅動器250-1??刂瓶偩€260-3將由定時控制器220產生的第一控制信號DIO發(fā)送到第一源極驅動器250-1。數(shù)據(jù)總線260-4將由定時控制器220產生的數(shù)據(jù)Dl發(fā)送到將處理數(shù)據(jù)Dl的第一源極驅動器250-1。參考信號IREF可以是用來檢測接收到的信號的參考電流信號。時鐘總線260-5將由定時控制器220產生的時鐘信號CLK發(fā)送到第二源極驅動器250-2。控制總線260-6將由定時控制器220產生的第一控制信號DIO發(fā)送到第二源極驅動器250-2。數(shù)據(jù)總線260-7將由定時控制器220產生的數(shù)據(jù)D2發(fā)送到將處理數(shù)據(jù)D2的第二源極驅動器250-2。時鐘總線260-8將由定時控制器220產生的時鐘信號CLK發(fā)送到第三源極驅動器250-3??刂瓶偩€260-9將由定時控制器220產生的第一控制信號DIO發(fā)送到第三源極驅動器250-3。數(shù)據(jù)總線260-10將由定時控制器220產生的數(shù)據(jù)D3發(fā)送到將處理數(shù)據(jù)D3的第三源極驅動器250-3。定時控制器220可以控制使將被發(fā)送到源極驅動器250-1、250-2和250-3的數(shù)據(jù)Dl、D2和D3與時鐘信號CLK之間具有90°的相位差。第二信號發(fā)送裝置的參考信號總線270-1將由第一源極驅動器250-1產生的參考信號IREF發(fā)送到串聯(lián)地級聯(lián)到第一源極驅動器250-1的第二源極驅動器250-2。第二信號發(fā)送裝置的參考信號總線270-2將由第二源極驅動器250-2產生的參考信號IREF發(fā)送到串聯(lián)地級聯(lián)到第二源極驅動器250-2的第三源極驅動器250-3。在圖2所示的總線鏈路中,源極驅動器250-1、250-2和250-3的每一個可以包括用于發(fā)送/接收參考信號IREF的發(fā)送/接收電路。源極驅動器250-1、250-2和250-3可以包括用于接收數(shù)據(jù)Dl、D2或D3、時鐘信號CLK和第一控制信號DIO的接收電路。但是源極驅動器不需要用于發(fā)送上述信號的發(fā)送電路。此外,源極驅動器250-l、250-2和250-3的每一個不需要用于再現(xiàn)時鐘信號CLK的延遲鎖定環(huán)(DLL)電路。因此,源極驅動器250-1、250-2和250-3的每一個包括簡化的電路,從而減少了電路尺寸和功耗。圖3是示出根據(jù)本發(fā)明的另一個實施例的用于驅動顯示面板310的設備300的電路圖。參照圖3,用于驅動顯示面板310的設備300可以包括顯示面板310、提供安裝定時控制器320的地方的PCB330、以及耦接顯示面板310和PCB330的薄膜340。用于驅動顯示面板310的、包括在第一源極驅動器塊350中的三個源極驅動器350-1、350-2和350-3和包括在第二源極驅動器塊360中的三個源極驅動器360-1、360-2和360-3可以安裝在薄膜340上。第一源極驅動器塊350和第二源極驅動器塊360可以被置于顯示面板310和PCB330之間。定時控制器320可以以對稱面向的方式置于第一和第二源極驅動器塊之間。定時控制器320輸出用于在預定時間驅動顯示面板310必需的信號。詳細地,定時控制器320可以輸出各種信號,包括時鐘信號CLK、第一控制信號DIO和參考信號IREF。具體地,定時控制器320可以控制數(shù)據(jù)和時鐘信號CLK以使其之間具有90。的相位差。在圖3所示的總線鏈路中,可以使用串聯(lián)級聯(lián)連接鏈路將參考信號IREF發(fā)送到第一源極驅動器塊350的源極驅動器350-1、350-2和350-3以及第二源極驅動器塊360的源極驅動器360-1、360-2和360-3的每一個。可以使用點對點連接鏈路直接將時鐘信號CLK、第一控制信號DIO和其它信號Dl、D2和D3從定時控制器320發(fā)送到第一源極驅動器塊350的源極驅動器350-1、350-2和350-3以及第二源極驅動器塊360的源極驅動器360-1、360-2和360-3的每一個。信號發(fā)送裝置被分為四個發(fā)送裝置第一,1-1信號發(fā)送裝置,包括總線370-1到370-10,用于使用點對點連接鏈路直接耦接定時控制器320和第一源極驅動器塊350的源極驅動器350-1、350-2和350-3;第二,1-2信號發(fā)送裝置,包括總線380-1到380-10,用于使用點對點連接鏈路直接耦接定時控制器320和第二源極驅動器塊360的源極驅動器360-1、360-2和360-3;第三,2-l信號發(fā)送裝置,包括總線390-1和390-2,用于使用串聯(lián)級聯(lián)連接鏈路耦接第一源極驅動器塊350的源極驅動器350-1、350-2和350-3;以及第四,2-2信號發(fā)送裝置,包括總線400-1和400-2,用于使用串聯(lián)級聯(lián)連接鏈路耦接第二源極驅動器塊360的源極驅動器360-1、360-2和360-3?,F(xiàn)在來描述1-1信號發(fā)送裝置。參考信號總線370-1可以將由定時控制器320產生的參考信號IREF發(fā)送到第一源極驅動器塊350的第一源極驅動器SDR1350-1。時鐘總線370-2可以將由定時控制器320產生的時鐘信號CLK發(fā)送到第一源極驅動器SDR1350-1。控制總線370-3可以將由定時控制器320產生的第一控制信號DIO發(fā)送到第一源極驅動器SDR1350-1。數(shù)據(jù)總線370-4可以將由定時控制器320產生的數(shù)據(jù)Dl發(fā)送到將處理數(shù)據(jù)Dl的第一源極驅動器SDR1350-1。參考信號IREF可以是用來檢測接收到的信號的參考電流信號。時鐘總線370-5可以將由定時控制器320產生的時鐘信號CLK發(fā)送到第一源極驅動器塊350的第二源極驅動器SDR2350-2??刂瓶偩€370-6可以將由定時控制器320產生的第一控制信號DIO發(fā)送到第二源極驅動器SDR2350-2。數(shù)據(jù)總線370-7可以將由定時控制器320產生的數(shù)據(jù)D2發(fā)送到將處理數(shù)據(jù)D2的第二源極驅動器SDR2350-2。時鐘總線370-8可以將由定時控制器320產生的時鐘信號CLK發(fā)送到第三源極驅動器SDR3350-3??刂瓶偩€370-9可以將由定時控制器320產生的第一控制信號DI0發(fā)送到第三源極驅動器SDR3350-3。數(shù)據(jù)總線370-10可以將由定時控制器320產生的數(shù)據(jù)D3發(fā)送到將處理數(shù)據(jù)D3的第三源極驅動器SDR3350-3。包括在l-2信號發(fā)送裝置中的總線380-1到380-10可以按照與包括在1-1信號發(fā)送裝置中的總線370-1到370-10相同的方式,直接將由定時控制器320產生的信號發(fā)送到第二源極驅動器塊360的源極驅動器SDL1360-1、SDL2360-2和SDL3360-3。2-1信號發(fā)送裝置的參考信號總線390-1將由第一源極驅動器塊350的第一源極驅動器SDR1350-1產生的參考信號IREF發(fā)送到串聯(lián)地級聯(lián)到第一源極驅動器SDR1350-1的第二源極驅動器SDR2350-2。2-1信號發(fā)送裝置的參考信號總線390-2將由第二源極驅動器SDR2350-2產生的參考信號IREF發(fā)送到串聯(lián)地級聯(lián)到第二源極驅動器SDR2350-2的第三源極驅動器SDR3350-3。2-2信號發(fā)送裝置的參考信號總線400-1和400-2按照與包括在2-1信號發(fā)送裝置中的參考信號總線390-1和390-2相同的方式,將參考信號發(fā)送到串聯(lián)地級聯(lián)的各個源極驅動器。在圖3所示的總線鏈路中,第一源極驅動器塊350的源極驅動器SDR1350-1、SDR2350-3和SDR3350-3以及第二源極驅動器塊360的源極驅動器SDL1360-1、SDL2360-2和SDL3360-3的每一個可以需要用于接收數(shù)據(jù)Dl、D2或D3、時鐘信號CLK和第一控制信號DIO的接收電路,但是不需要發(fā)送它們的發(fā)送電路。此外,源極驅動器SDR1350-1、SDR2350-2和SDR3350-3以及源極驅動器SDL1360-1、SDL2360-2和SDL3360-3的每一個不需要用于再現(xiàn)時鐘信號CLK的DLL電路。因此,源極驅動器350-1、350-2和350-3以及360-1、360-2和360-3的每一個包括簡化的電路,從而減少了電路尺寸和功耗。如圖2和圖3所示,本發(fā)明的一些實施例可以使用串聯(lián)級聯(lián)連接鏈路將參考信號IREF發(fā)送到每個源極驅動器,理由如下。如果定時控制器將參考信號IREF發(fā)送到每個源極驅動器,則定時控制器的管腳數(shù)增加,并且參考信號的長度增加,這將引起噪聲的增加。如果通過定時控制器的單個管腳將參考信號IREF發(fā)送到每個源極驅動器,則每個源極驅動器的參考電流將由于每個源極驅動器的負載的變化而發(fā)生改變。因此,本發(fā)明的一些實施例使用串聯(lián)級聯(lián)連接鏈路將參考信號IREF發(fā)送到每個源極驅動器,以改善上述缺點。圖4是根據(jù)本發(fā)明的實施例的圖2和圖3示出的源極驅動器的框圖。參照圖4,所述源極驅動器可以包括第一和第二雙向緩沖器410-1和410-2、接收電路420、串-并轉換電路430、移位寄存器440、數(shù)據(jù)鎖存電路450、數(shù)-模轉換電路460和輸出緩沖器電路470??梢曰趶亩〞r控制器220或320輸出的控制信號SHL和麗(下文稱為"SHLB")的邏輯狀態(tài)來確定第一和第二雙向緩沖器410-1和410-2中的參考信號IREF的發(fā)送方向。也就是說,基于控制信號SHL和SHLB的邏輯狀態(tài)來確定串聯(lián)地級聯(lián)的源極驅動器之間的參考信號IREF的發(fā)送方向。接收電路420可以基于從第一雙向緩沖器410-l或第二雙向緩沖器410-2施加的參考信號IREF來接收數(shù)據(jù)DO和Dl、時鐘信號CLK以及第一控制信號DIO,并可以將接收到的信號輸出到串-并轉換電路430。串-并轉換電路430可以使用時鐘信號CLK和第一控制信號DIO將接收到的串行數(shù)據(jù)轉換成并行數(shù)據(jù)。數(shù)據(jù)鎖存電路450可以鎖存已在串-并轉換電路430中轉換的并行數(shù)據(jù)。數(shù)-模轉換電路460可以響應于伽馬補償信號VGM將鎖存的數(shù)字數(shù)據(jù)轉換成模擬信號。模擬信號可以通過輸出緩沖器電路470被施加到顯示面板210或310的數(shù)據(jù)線上。下面將參照圖5來描述圖2和圖3中示出的在源極驅動器中發(fā)送/接收參考信號IREF的操作。圖5是根據(jù)本發(fā)明的一個實施例的圖2和圖3中示出的源極驅動器的參考信號發(fā)送/接收電路和數(shù)據(jù)接收電路的電路圖。參照圖5,參考信號發(fā)送/接收電路可以包括復制電路塊510、第一和第二參考信號通道(channel)電路塊520-1和520-2、以及數(shù)據(jù)通道電^各塊530。第一和第二參考信號通道電路塊520-1和520-2根據(jù)控制信號SHL的邏輯狀態(tài)充當發(fā)送電路或接收電路。也就是說,可以根據(jù)控制信號SHL的邏輯狀態(tài)來確定參考信號IREF的發(fā)送方向。現(xiàn)在將描述處于低邏輯狀態(tài)的控制信號SHL。如果控制信號SHL處于低邏輯狀態(tài),則端子IREFL和IREFR分別是參考信號IREF(下文稱為"參考電流")的輸入和輸出端。NMOS晶體管mL4和mL5被截止。如果參考電流被輸入到端子IREFL,則該參考電流在包括反相器IV1和NMOS晶體管mL2的緩沖器電路中被緩沖。反相器IV1、IV2和IV3可以被實現(xiàn)為PMOS晶體管和NMOS晶體管對。因此,與輸入到端子IREFL的參考電流等效的電流通過包括PMOS晶體管mLl和mLx的電流鏡電路流進PMOS晶體管mLx的漏極端。根據(jù)流進PMOS晶體管mLx的漏極端的電流,在NMOS晶體管mR6的柵極端可以產生偏置電壓VBIAS。由于偏置電壓VBIAS,NMOS晶體管mR6被導通并且變?yōu)榭蓪щ?。由于控制信號SHL處于低邏輯狀態(tài),因此控制信號SHLB變?yōu)檫壿嫺?,且NMOS晶體管mR4和mR5;陂導通且變?yōu)榭蓪щ姟S捎谠诳刂菩盘朣HL處于低邏輯狀態(tài)時端子IREFR被確定為輸出端,因此緩沖器電路IV3和mR2被關斷,且PMOS晶體管mRx和mRl也被截止。因此,流進PMOS晶體管mLx的漏極端的電流流進NMOS晶體管mR6的源極端。NMOS晶體管mR3和NMOS晶體管mR6是電流鏡電路,使得與流進NMOS晶體管mR6的源極端的電流相同的電流被鏡像(mirror)并流進NMOS晶體管mR3的源極端。因此,與流進NMOS晶體管mR3的源極端的電流相同的電流流進端子IREFR。結果,輸入到源極驅動器的端子IREFL的參考電流被輸出到端子IREFR,并被發(fā)送到串聯(lián)地級聯(lián)到所述源極驅動器的另一個源極驅動器。NMOS晶體管mC2和mCl與NMOS晶體管mR5和mR6是電流鏡電路,使得與流進NMOS晶體管mR6的源極端的電流相同的電流被鏡像并流進NMOS晶體管mC2的源極端。相似地,PMOS晶體管mC3和mDl是電流鏡電路,使得與流進PMOS晶體管mC3的漏極端的電流相同的電流被鏡像并流進PMOS晶體管mDl的漏極端。因此,數(shù)據(jù)通道電路塊530檢測通過在比較器C中將經(jīng)由包括反相器IV2和NMOS晶體管mD2的緩沖器電路而輸入到數(shù)據(jù)輸入端DIN的數(shù)據(jù)電流與流進PMOS晶體管mDl的漏極端的參考電流相比較所獲得的數(shù)據(jù),并將檢測到的數(shù)據(jù)輸出到端子RxData。下面將描述處于高邏輯狀態(tài)的控制信號SHL。如果控制信號SHL處于高邏輯狀態(tài),則端子IREFR和IREFL分別是參考信號IREF(下文稱為"參考電流")的輸入和輸出端。控制信號SHLB處于低邏輯狀態(tài),因此NMOS晶體管mR4和mR5被截止。如果參考電流被輸入到端子IREFR,則所述參考電流在包括反相器IV3和NMOS晶體管mR2的緩沖器電路中被緩沖。因此,通過包括PMOS晶體管mRl和mRx的電流鏡電路輸入到端子IREFR的參考電流被鏡像并流進PMOS晶體管mRx的漏極端。根據(jù)流進PMOS晶體管mRx的漏極端的電流,在NMOS晶體管mL6的柵極端可以產生偏置電壓VBIAS。由于偏置電壓VBIAS,NMOS晶體管mL6被導通并且變?yōu)榭蓪щ?。由于控制信號SHL處于高邏輯狀態(tài),因此NMOS晶體管mL4和mL5被導通且變?yōu)榭蓪щ姟S捎谠诳刂菩盘朣HL處于高邏輯狀態(tài)時端子IREFL被確定為輸出端,因此緩沖器電路IV1和mL2被關斷,且PMOS晶體管mLx和mL1也被截止。因此,流進PMOS晶體管mRx的漏極端的電流流進NMOS晶體管mL6的源極端。NMOS晶體管mL3和NMOS晶體管mL6是電流鏡電路,使得與流進NMOS晶體管mL6的源極端的電流相同的電流被鏡像并流進NMOS晶體管mL3的源極端。因此,與流進NMOS晶體管mL3的源極端的電流相同的電流流進端子IREFL。結果,輸入到源極驅動器的端子IREFR的參考電流被輸出到端子IREFL,并被發(fā)送到串聯(lián)地級聯(lián)到所述源極驅動器的另一個源極驅動器。NMOS晶體管mC2和mCl與NMOS晶體管mL6和mL5是電流鏡電路,使得與流進NMOS晶體管mL6的源極端的電流相同的電流被鏡像并流進NMOS晶體管mC2的源極端。相似地,PMOS晶體管mC3和mDl是電流鏡電路,使得與流進PMOS晶體管mC3的漏極端的電流相同的電流被鏡像并流進PMOS晶體管mDl的漏極端。因此,數(shù)據(jù)通道電路塊530檢測通過在比較器C中將經(jīng)由包括反相器IV2和NMOS晶體管mD2的緩沖器電路而輸入到數(shù)據(jù)輸入端DIN的數(shù)據(jù)電流與流進PMOS晶體管mDl的漏極端的參考電流相比較所獲得的數(shù)據(jù),并將檢測到的數(shù)據(jù)輸出到端子RxData?,F(xiàn)在將參照圖4和圖6來描述圖2示出的源極驅動器的操作。圖6是根據(jù)本發(fā)明的一個實施例的用于驅動顯示面板的設備的主信號的時序圖。源極驅動器的數(shù)據(jù)總線的每一條可以包括多條數(shù)據(jù)線D10到D31。在時段A期間,定時控制器220可以輸出時鐘信號CLK、第一控制信號DIO、第二控制信號和極性控制信號POL。第一控制信號DIO可以用來通知顯示數(shù)據(jù)的起始位置。第二控制信號可以通過多條數(shù)據(jù)線D10到D31中的數(shù)據(jù)線D10被發(fā)送到第一源極驅動器250-1。極性控制信號POL可以用來反轉數(shù)據(jù)的極性,并且可以在未發(fā)送數(shù)據(jù)的時段期間通過特定的數(shù)據(jù)線(圖6中的數(shù)據(jù)線Dll)被發(fā)送到第一源極驅動器250-1。在時段A期間,定時控制器220可以通過直接耦接到源極驅動器250-1、250-2和250-3的時鐘總線260-2、260-5和260-8將時鐘信號CLK分別發(fā)送到源極驅動器250-1、250-2和250-3的每一個。定時控制器220還可以通過控制總線260-3、260-6和260-9將處于低邏輯狀態(tài)L的第一控制信號DIO分別發(fā)送到源極驅動器250-1、250-2和250-3的每一個。定時控制器220可々第二控制信號發(fā)送到第一源極驅動器250-1,并且還可以通過構成數(shù)據(jù)總線260-4的數(shù)據(jù)線Dll將極性控制信號POL發(fā)送到第一源極驅動器250-1。在時段A期間,處于低邏輯狀態(tài)L的第一控制信號DIO和處于低邏輯狀態(tài)L的第二控制信號的組合可以被確定為數(shù)據(jù)起始信號。所述極性控制信在顯示數(shù)據(jù)發(fā)送時段TD期間,定時控制器220可以通過時鐘總線260-2、260-5和260-8將時鐘信號CLK發(fā)送到源4及驅動器250-1、250-2和250-3的每一個。定時控制器220也可以通過控制總線260-3、260-6和260-9將處于高邏輯狀態(tài)H的第一控制信號DIO分別發(fā)送到源極驅動器250-1、250-2和250-3的每一個,并且也可以通過數(shù)據(jù)總線260-4、260-7和260-10分別發(fā)送顯示數(shù)據(jù)D10到D31。在上述時間發(fā)送到源極驅動器250-1、250-2和250-3的每一個的顯示數(shù)據(jù)可以與上升和下降沿同步。此外,所述顯示數(shù)據(jù)可以被存儲。如果分配給源極驅動器250-1、250-2和250-3的每一個的顯示數(shù)據(jù)完全存儲在源極驅動器250-1、250-2和250-3的每一個中,則定時控制器220可以在時段B期間將處于低邏輯狀態(tài)L的第一控制信號DIO和處于高邏輯狀態(tài)H的第二控制信號輸出到源極驅動器250-1、250-2和250-3的每一個。因此,響應于處于低邏輯狀態(tài)L的第一控制信號DIO和處于高邏輯狀態(tài)H的第二控制信號,存儲在源極驅動器250-1、250-2和250-3的每一個中的數(shù)字數(shù)據(jù)可以被轉換成模擬數(shù)據(jù),并且可以被施加到顯示面板210或310的數(shù)據(jù)線上??梢詫⒃诙〞r控制器220中產生的數(shù)據(jù)和時鐘信號CLK控制為它們之間具有90。的相位差?,F(xiàn)在將參照圖7來描述根據(jù)本發(fā)明的一些實施例的驅動顯示面板的方法。圖7是示出根據(jù)本發(fā)明的一個實施例的驅動顯示面板的方法的流程圖。參照圖7,在操作S710,定時控制器確定顯示設備是否處于顯示使能模式。在顯示使能模式,可以向顯示設備提供電源。如果確定顯示設備處于顯示使能模式,則在操作S720,定時控制器產生驅動顯示面板必需的信號。數(shù)據(jù)、時鐘信號CLK、參考信號IREF和第一控制信號DIO可以用來驅動顯示面板。在操作S730,可以通過使用點對點連接鏈路的總線將在定時控制器中產生的諸如數(shù)據(jù)、時鐘信號CLK和第一控制信號DIO的信號直接發(fā)送到源極驅動器塊的每個源極驅動器,并且可以通過耦接到所述源極驅動器塊的一個源極驅動器的參考信號總線將參考信號IREF發(fā)送到所述源極驅動器塊的每個源極驅動器。級聯(lián)連接鏈路的總線將參考信號IREF發(fā)送到每個源極驅動器。更詳細地,在操作S730中從定時控制器接收參考信號IREF的每個源極驅動器可以通過使用串聯(lián)級聯(lián)連接鏈路的總線依次將參考信號IREF發(fā)送到所述源極驅動器塊的所有源極驅動器。在操作S750,每個源極驅動器可以使用在操作S730和S740中接收到的信號來產生要被施加到顯示面板的數(shù)據(jù)線上的信號。當根據(jù)本發(fā)明的實施例的總線鏈路來驅動顯示面板時,每個源極驅動器的發(fā)送電路和接收電路的數(shù)量與現(xiàn)有技術相比減少了。也可以去掉用于再現(xiàn)時鐘信號CLK的DLL電路,從而減少了邏輯電源電路的數(shù)量。參照表l,當現(xiàn)有技術使用利用圖1所示的級聯(lián)連接鏈路的四個源極驅動器來驅動液晶顯示器(LCD)面板時,就每個源極驅動器所需的發(fā)送電路Tx和接收電路Rx的數(shù)量以及所需的邏輯電源電路的數(shù)量,對本發(fā)明和現(xiàn)有技術進行了比較。表1<table>tableseeoriginaldocumentpage20</column></row><table>根據(jù)本發(fā)明的實施例,將用于驅動顯示面板的設備的總線系統(tǒng)設計為使得使用根據(jù)點對點連接鏈路的總線直接將數(shù)據(jù)從定時控制器發(fā)送到每個源極驅動器,并且使用根據(jù)串聯(lián)級聯(lián)連接鏈路的總線在源極驅動器之間發(fā)送參考信號,從而簡化了每個源極驅動器的電路并減小了每個源極驅動器芯片的面積,且進一步減少了邏輯電源電路的數(shù)量。領域技術人員應當理解,在不脫離由所附權利要求書所限定的本發(fā)明的精神和范圍的情況下,可以對本發(fā)明進行形式和細節(jié)上的各種修改。對相關申請的交叉引用本申請要求于2007年5月23日在韓國知識產權局提交的韓國專利申請序列號10-2007-0050259的優(yōu)先權,其全部內容通過參照而被合并與此。權利要求1、一種驅動顯示面板的設備,包括定時控制器,被構造為產生第一信號和第二信號以驅動所述顯示面板;多個源極驅動器,用來驅動所述顯示面板的數(shù)據(jù)線,所述源極驅動器中的至少一個被構造為直接從所述定時控制器接收所述第一信號;至少一條點對點連接鏈路,其將所述多個源極驅動器的每一個直接耦接到所述定時控制器,該至少一條點對點連接鏈路被構造為發(fā)送所述第二信至少一條串聯(lián)級聯(lián)連接鏈路,其級聯(lián)在所述多個源極驅動器之間,該至少一條串聯(lián)級聯(lián)連接鏈路被構造為發(fā)送所述第一信號;其中,所述定時控制器被構造為直接將所述第二信號發(fā)送到所述多個源極驅動器的每一個。2、如權利要求1所述的設備,其中,所述第一信號是參考信號,并且所述第二信號包括數(shù)據(jù)信號,并且其中,所述多個源極驅動器被構造為響應于所述第一和第二信號來驅動所述顯示面板的數(shù)據(jù)線。3、如權利要求2所述的設備,還包括第一信號發(fā)送裝置,包含用于使用所述至少一條點對點連接鏈路從所述定時控制器向所述多個源極驅動器的每一個發(fā)送包括所述數(shù)據(jù)信號的第二信號的多條總線,和用于向所述多個源極驅動器中的一個發(fā)送由所述定時控制器產生的包括參考信號的第一信號的總線;以及第二信號發(fā)送裝置,包含用于使用所述至少一條串聯(lián)級聯(lián)連接鏈路在所述多個源極驅動器之間發(fā)送包括所述參考信號的第一信號的多條總線。4、如權利要求3所述的設備,其中,所述第二信號包括時鐘信號和第一控制信號,并且其中,所述第一信號發(fā)送裝置還包括用于使用所述至少一條點對點連接鏈路在所述定時控制器和所述多個源極驅動器的每一個之間發(fā)送包括所述時鐘信號和第一控制信號的第二信號的多條總線。5、如權利要求4所述的設備,其中,所述第一控制信號包括數(shù)據(jù)起始信號。6、如權利要求2所述的設備,其中,所述參考信號包括參考電流信號。7、如權利要求4所述的設備,其中,所述定時控制器被構造為控制所述數(shù)據(jù)信號和時鐘信號之間的相位,以使得所述數(shù)據(jù)信號和時鐘信號之間的相位差保持在除0以外的預定值。8、如權利要求7所述的設備,其中,所述所保持的預定值是90。。9、如權利要求1所述的設備,其中,所述多個源極驅動器的每一個包括被構造為接收所述第二信號的接收電路和被構造為發(fā)送/接收所述第一信號的發(fā)送/接收電路。10、如權利要求l所述的設備,其中,所述多個源極驅動器的每一個包括至少兩個發(fā)送/接收電路,被構造為發(fā)送/接收所述第一信號;復制電路,被構造為復制通過所述發(fā)送/接收電路中的至少一個而接收到的第一信號,并產生等效于所述復制的第一信號的參考電壓;以及數(shù)據(jù)接收電路,被構造為使用由所述復制電路產生的參考電壓檢測從所述定時控制器直接發(fā)送的第二信號。11、如權利要求10所述的設備,其中,所述至少兩個發(fā)送/接收電路的每一個根據(jù)施加于其上的控制信號的邏輯狀態(tài)來作為發(fā)送電路或接收電路工作。12、一種驅動顯示面板的設備,包括第一組總線,被構造為在定時控制器和第一源極驅動器之間發(fā)送第一顯示數(shù)據(jù),該第一顯示數(shù)據(jù)由所述第一源極驅動器通過耦接到所述顯示面板上的一條或多條數(shù)據(jù)線來驅動;單條總線,被構造為在所述定時控制器和所述第一源極驅動器之間發(fā)送參考信號;以及第二到第n組總線,被構造為在所述定時控制器和所述第二到第n源極驅動器的每一個之間分別直接發(fā)送第二到第n顯示數(shù)據(jù),所述第二到第n顯示數(shù)據(jù)分別由所述第二到第n源極驅動器通過耦接到所述顯示面板上的一條或多條數(shù)據(jù)線來驅動。13、如權利要求12所述的設備,還包括一組時鐘總線,每條時鐘總線被構造為在所述定時控制器和所述源極驅動器的一個之間直接發(fā)送時鐘信號。14、如權利要求12所述的設備,還包括第一級聯(lián)總線,被構造為從所述第一源極驅動器向串聯(lián)地級聯(lián)到所述第一源極驅動器的第二源極驅動器發(fā)送參考信號;以及第二到第n-l級聯(lián)總線,被構造為發(fā)送在第二到第n-l源極驅動器中再現(xiàn)的參考信號。15、如權利要求12所述的設備,其中,所述源極驅動器包括薄膜上芯片COF結構,并且其中,所述源極驅動器被構造為安'裝在耦接到印刷電路板PCB的薄膜上,在所述PCB上安裝有所述定時控制器,所述薄膜耦接到所述顯示面4反。16、如權利要求12所述的設備,其中,所述源極驅動器包括玻璃上芯片COG結構,并且其中,所述源極驅動器被構造為安裝在耦接到印刷電路板PCB的玻璃上,在所述PCB上安裝有所述定時控制器,所述玻璃耦接到戶斤述顯示面4反。17、一種驅動顯示面板的設備,包括定時控制器,被構造為產生包括數(shù)據(jù)和參考信號的信號,用于在顯示驅動時間驅動顯示面板;第一源極驅動器塊,包括多個源極驅動器,所述多個源極驅動器被構造為使用由所述定時控制器產生的信號來產生驅動所述顯示面板的數(shù)據(jù)線的信號;第二源極驅動器塊,包括多個源極驅動器,所述多個源極驅動器被構造信號','、'一、、第一信號發(fā)送裝置,包含用于使用點對點連接鏈路從所述定時控制器向所述第一源極驅動器塊的多個源極驅動器的每一個發(fā)送數(shù)據(jù)的多條總線,和用于向所述第一源極驅動器塊的多個源極驅動器中的一個發(fā)送由所述定時控制器產生的參考信號的總線;第二信號發(fā)送裝置,包含用于使用點對點連接鏈路從所述定時控制器向所述第二源極驅動器塊的多個源極驅動器的每一個發(fā)送數(shù)據(jù)的多條總線,和用于向所述第二源極驅動器塊的多個源極驅動器中的一個發(fā)送由所述定時控制器產生的參考信號的總線;第三信號發(fā)送裝置,包含用于使用串聯(lián)級聯(lián)連接鏈路在所述第一源極驅動器塊的多個源極驅動器之間發(fā)送參考信號的多條總線;以及第四信號發(fā)送裝置,包含用于使用串聯(lián)級聯(lián)連接鏈路在所述第二源極驅動器塊的多個源極驅動器之間發(fā)送參考信號的多條總線。18、如權利要求17所述的設備,其中,所述第一信號發(fā)送裝置還包括用于使用所述點對點連接鏈路從所述定時控制器向所述第一源極驅動器塊的多個源極驅動器的每一個發(fā)送時鐘信號和第一控制信號的多條總線,其中,所述第二信號發(fā)送裝置還包括用于使用所述點對點連接鏈路從所述定時控制器向所述第二源極驅動器塊的多個源極驅動器的每一個發(fā)送所述時鐘信號和第一控制信號的多條總線。19、如權利要求17所述的設備,其中,所述第一源極驅動器塊和第二源極驅動器塊放置于所述顯示面板和所述PCB之間,并且使所述定時控制器在所述第一源極驅動器塊和第二源極驅動器塊之間,以使其彼此對稱地面對。20、如權利要求17所述的設備,其中,所述第一信號發(fā)送裝置和所述第二號發(fā)送裝置還包括用于使用所述點對點連接鏈路從所述定時控制器向所述第一和第二源極驅動器塊的多個源極驅動器的每一個發(fā)送所述時鐘信號和第一控制信號的多條總線。全文摘要一種驅動顯示面板的方法和設備,其中改變定時控制器和源極驅動器塊之間的總線鏈路以簡化電路結構。所述設備包括定時控制器,產生包括數(shù)據(jù)和參考信號的信號,用于在顯示驅動時間驅動所述顯示面板。多個源極驅動器使用由所述定時控制器產生的信號來產生用于驅動所述顯示面板的數(shù)據(jù)線的信號。提供第一信號發(fā)送裝置,用于使用點對點連接鏈路從該定時控制器向所述多個源極驅動器的每一個發(fā)送數(shù)據(jù),并提供用于向所述多個源極驅動器中的一個發(fā)送由該定時控制器產生的參考信號的總線。此外,提供第二信號發(fā)送裝置,用于使用串聯(lián)級聯(lián)連接鏈路在所述多個源極驅動器之間發(fā)送參考信號。文檔編號G09G3/20GK101312003SQ20081010912公開日2008年11月26日申請日期2008年5月23日優(yōu)先權日2007年5月23日發(fā)明者南帳鎮(zhèn),白東勛申請人:三星電子株式會社