專利名稱:一種燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種半導體器件之間信號傳輸?shù)膶崿F(xiàn)方法,尤其涉及一種 燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議。
背景技術(shù):
在由燈點顯示控制控制的顯示系統(tǒng)當中,由于每個燈點顯示芯片所能 驅(qū)動的燈點個數(shù)有限,若要實現(xiàn)大規(guī)模的顯示系統(tǒng),就必須對顯示芯片進 行級聯(lián)從而級聯(lián)更多的燈點。
現(xiàn)有的燈點顯示芯片在進行級聯(lián)時,往往采用四根或更多根級聯(lián)傳輸
線來實現(xiàn)級聯(lián)信號的傳輸。如圖1所示,芯片110和芯片120之間、芯片 120和芯片130之間分別使用四根級聯(lián)線進行級聯(lián),并聯(lián)的四個級聯(lián)傳輸線 從上到下依次傳輸信號elk ( Clock,時鐘信號)、data (數(shù)據(jù)信號)、load (載 入信號)、oe (outputenable,輸出使能信號);同時在芯片之間,分別從左 至右依次串行傳輸下去,完成級聯(lián)信號的傳輸,同時通過級聯(lián)信號實現(xiàn)對 各燈點顯示芯片所控制的燈點的控制。
現(xiàn)有的級聯(lián)信號傳輸方法,四條傳輸線上的信號clk、 data、 load、 oe之 間需要保證嚴格的時序配合關(guān)系, 一旦時序配合不準確,數(shù)據(jù)信號就不能 正確傳輸,使時序配合不準確的芯片以及后面與其級聯(lián)的芯片之間無法傳 輸級聯(lián)信號,造成整個燈飾系統(tǒng)出現(xiàn)嚴重的顯示故障。
因此,現(xiàn)有技術(shù)存在缺陷,有待于進一步改進和發(fā)展
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種級聯(lián)燈點顯示信號單線傳輸協(xié)議,使級聯(lián) 信號以 一組串行數(shù)據(jù)進行傳輸。
本發(fā)明的技術(shù)方案如下
一種級聯(lián)信號的單線傳輸協(xié)議,用于顯示系統(tǒng)中級聯(lián)信號的傳輸,包 括以下步驟
a、將傳輸給燈點顯示芯片的輸入級聯(lián)信號用一組串行的幀數(shù)據(jù)表
示;
b 、 接收所述輸入級聯(lián)信號燈點顯示芯片從輸入幀數(shù)據(jù)中截取所需
數(shù)據(jù);
c、用截取數(shù)據(jù)后的所述輸入幀數(shù)據(jù)構(gòu)建串行輸出幀數(shù)據(jù),并在固定
的時間段后發(fā)送給級^L的燈點顯示芯片。
所述的方法,其中,所述步驟a中幀數(shù)據(jù)的結(jié)構(gòu)依次包括幀開始包、 幀狀態(tài)包、數(shù)據(jù)包和幀尾包。
所述的方法,其中,所述幀狀態(tài)包包括所述顯示系統(tǒng)對全部燈點顯示 芯片的控制信息。
所述的方法,其中,所述數(shù)據(jù)包的個數(shù)由單個燈點顯示芯片控制的燈 點的數(shù)目決定。
所述的方法,其中,所述數(shù)據(jù)包包括對紅、綠和藍三種燈的控制信息。 所述的方法,其中,所述步驟c還包括,將截取數(shù)據(jù)后的燈點顯示芯
片的芯片狀態(tài)包,添加在所述幀尾包之后。
所述的方法,其中,所述步驟c還包括,去掉所述幀尾包,并將截取
數(shù)據(jù)后的燈點顯示芯片的芯片狀態(tài)包添加在所述凄丈據(jù)包之后。 所述的方法,其中,所述步驟c還包括修改所述幀狀態(tài)包。 所述的方法,其中,所述芯片狀態(tài)包包括一個節(jié)點狀態(tài)包。 所述的方法,其中,所述芯片狀態(tài)包包括一個以上的驅(qū)動芯片狀態(tài)包。 所述的方法,其中,所述步驟c中固定時間段的值傳輸特定長度的數(shù)
據(jù)所需的時間,所述特定長度的數(shù)據(jù)值為燈點顯示芯片控制的燈點的個數(shù) 與數(shù)據(jù)包長度的乘積加上一個比特之和。
與現(xiàn)有技術(shù)相比,本發(fā)明提供了 一種燈點顯示芯片級聯(lián)信號的單線傳 輸協(xié)議,使級聯(lián)信號以串行幀數(shù)據(jù)的方式進行傳輸,減少了傳輸過程中信 號的數(shù)量,提高了信號傳輸?shù)某晒β?,增強了對級?lián)信號進行控制地靈活 性。
圖1為現(xiàn)有技術(shù)下燈點顯示芯片級聯(lián)信號傳輸過程的示意圖2為本發(fā)明輸入幀數(shù)據(jù)的結(jié)構(gòu)示意圖3為本發(fā)明幀開始包的組成示意圖4為本發(fā)明幀狀態(tài)包的組成示意圖5為本發(fā)明數(shù)據(jù)包的組成示意圖6為本發(fā)明幀尾包的組成示意圖7為本發(fā)明燈點顯示芯片為燈點顯示驅(qū)動芯片的顯示系統(tǒng); 圖8為本發(fā)明燈點顯示芯片為燈點顯示控制芯片的顯示系統(tǒng); 圖9為本發(fā)明燈點顯示芯片截取數(shù)據(jù)包后,頓數(shù)據(jù)的結(jié)構(gòu)示意圖; 圖IO為本發(fā)明節(jié)點狀態(tài)包的組成示意圖; 圖11為本發(fā)明燈點顯示驅(qū)動芯片狀態(tài)包的組成示意圖; 圖12為本發(fā)明芯片狀態(tài)包包括節(jié)點狀態(tài)包和燈點顯示驅(qū)動芯片狀態(tài)包 的組成示意圖13為本發(fā)明燈點顯示芯片為燈點顯示驅(qū)動芯片控制一個燈點時,確 定發(fā)送周期的示意圖14為本發(fā)明燈點顯示芯片為燈點顯示控制芯片控制多個燈點時,確 定發(fā)送周期的示意圖。
具體實施例方式
下面結(jié)合附圖,對本發(fā)明的較佳實施例作進一步詳細說明。 本發(fā)明提供的燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議,適用于顯示系
統(tǒng)的燈點顯示芯片之間級聯(lián)信號地傳輸,所述顯示系統(tǒng)的一種實施例如圖7 所示,所述顯示系統(tǒng)700中的顯示芯片為燈點顯示驅(qū)動芯片,包括級聯(lián)的 燈點顯示驅(qū)動芯片710、燈點顯示驅(qū)動芯片720和燈點顯示驅(qū)動芯片730。 現(xiàn)有技術(shù)下,每個燈點顯示芯片可以控制多個燈點,本發(fā)明敘述的實 施例中每個燈點顯示芯片只控制一個燈點,包括燈點顯示驅(qū)動芯片和燈點 顯示控制芯片。所述燈點表示一個像素, 一個像素可以由三個LED燈,即 RLED燈(紅色LED燈)、GLED燈(綠色LED燈)和BLED燈(藍色LED 燈)構(gòu)成。
本發(fā)明的單線傳輸協(xié)議規(guī)定, 一個串行幀數(shù)據(jù)的一次接收和發(fā)送過程 包括以下步驟
A、 將傳輸給所述燈點顯示驅(qū)動芯片710的輸入級聯(lián)信號用一組串行 的幀數(shù)據(jù)表示;
B、 所述燈點顯示驅(qū)動芯片710接收級聯(lián)信號的方式為,從所述 輸入幀數(shù)據(jù)中截取所需的數(shù)據(jù);
C、 所述輸入級聯(lián)信號從所述燈點顯示驅(qū)動芯片710輸出的方式 是,對截取數(shù)據(jù)后的所述輸入幀數(shù)據(jù)修改并增添部分數(shù)據(jù),以構(gòu)建成串行 的輸出幀數(shù)據(jù),所述幀數(shù)據(jù)代表輸出級聯(lián)信號,并在固定的時間段之后發(fā) 送給級聯(lián)的所述燈點顯示驅(qū)動芯片720。
本發(fā)明的單線傳輸協(xié)議規(guī)定,所述步驟A中輸入幀數(shù)據(jù)的結(jié)構(gòu)如圖2 所示,依次包括幀開始包(FrameS) 210、幀狀態(tài)包(Frame state) 220、 N 個數(shù)據(jù)包(Dl…Dn) 230和幀尾包240 (Frame tail )。
在一個幀,即一組幀數(shù)據(jù)中,所述幀開始包210、幀狀態(tài)包220和幀尾 包240均只有1個,并且各個包的位數(shù)都定為40bits。所述數(shù)據(jù)包230的個
數(shù)則由顯示系統(tǒng)控制的燈點的個數(shù)決定。
根據(jù)本發(fā)明的單線傳輸協(xié)議,所述燈點顯示驅(qū)動芯片710接收所述輸 入級聯(lián)信號,也就是接收所述輸入幀數(shù)據(jù)時首先檢測幀的所述幀開始包 210,確定數(shù)據(jù)的開始;然后讀取所述幀狀態(tài)包220的信息;之后進行所述 數(shù)據(jù)包230的讀取,也就是數(shù)據(jù)包的截取,這里以特定的占空比的脈沖寬 度調(diào)制方式(pwm, Pulse Width Modulation)對用所述幀數(shù)據(jù)進行編碼,得 到所需的數(shù)據(jù)。
所述幀數(shù)據(jù)的具體結(jié)構(gòu)如下
I、 所述幀開始包210代表通信的開始,如圖3所示,其大小為40bits 的固定值,該有具體長度的固定值決定所述幀開始包的唯一性。
II、 所述幀狀態(tài)包220包括了傳輸中幀的狀態(tài)信息以及系統(tǒng)對全局芯 片的控制信息,所述顯示系統(tǒng)在傳輸數(shù)據(jù)時,通過所述幀狀態(tài)包對全局芯 片進行控制。所述幀狀態(tài)包的大小為40bits,其組成如圖4所示,包括幀狀 態(tài)包的標志位221、數(shù)據(jù)包數(shù)222、有效數(shù)據(jù)包數(shù)223、幀狀態(tài)包的包尾數(shù) 224和幀狀態(tài)包的奇偶4交-險位225。
II-l、所述幀狀態(tài)包的標志位221共12bits,用于定義燈點顯示芯片級 聯(lián)信號的傳輸方向、定義級聯(lián)信號控制的主體等等。 II -2、所述數(shù)據(jù)包數(shù)222共12bits。
11-3、所述有效數(shù)據(jù)包數(shù)223共12bits,是在所述LED系統(tǒng)建立的時 候就確定下來的,該數(shù)值不會在傳輸過程中發(fā)生變化。
11-4、所述幀狀態(tài)包的包尾位共3位,設置為010。
11-5、所述奇偶校驗位,代表該狀態(tài)包前39bits中1的個數(shù),l代表前 39bit當中有奇數(shù)個1, 0代表前39bits中有偶數(shù)個1。
III、所述數(shù)據(jù)包230的組成如圖5所示,包括數(shù)據(jù)位R231、數(shù)據(jù)位G232、 數(shù)據(jù)位B233、數(shù)據(jù)包的包尾數(shù)234和數(shù)據(jù)包的奇偶校驗位235。
III-l、所述數(shù)據(jù)位R231,共12bits,代表紅色光的數(shù)據(jù)。
111-2、所述數(shù)據(jù)位G232,共12bits,代表綠色光的數(shù)據(jù)。 111-3、所述數(shù)據(jù)位B233,共12bits,代表藍色光的數(shù)據(jù)。 111-4、所述數(shù)據(jù)包的包尾位234,共3bits,固定為010,在數(shù)據(jù)傳輸時
對所述固定位010進行判斷,如果該位出現(xiàn)錯誤,將被判為數(shù)據(jù)傳輸錯誤。 111-5、所述數(shù)據(jù)包的奇偶校驗位235:是對數(shù)據(jù)包的數(shù)據(jù)安全解碼,前
39bit數(shù)據(jù)為1的個數(shù)為奇數(shù)時該位為1,個數(shù)為偶數(shù)時,該位為0。
IV、本發(fā)明所述幀尾包240代表數(shù)據(jù)包傳輸?shù)慕Y(jié)束,如圖6所示,為
固定的40bits值。
所述輸入幀數(shù)據(jù)的接收過程具體如下
本發(fā)明所述步驟B中,所述單個燈點顯示芯片從輸入幀數(shù)據(jù)中接收并 截取數(shù)據(jù)的過程中,所述級聯(lián)的燈點顯示芯片是燈點驅(qū)動芯片,用來直接 驅(qū)動與其連接的LED燈進行顯示,并且每個燈點顯示芯片控制一個燈點, 如圖7所示。這種情況下所述顯示系統(tǒng)700共控制三個燈點,因此,所 述輸入幀數(shù)據(jù)的數(shù)據(jù)包有三個。
所述顯示系統(tǒng)700輸入幀數(shù)據(jù)的接收過程具體如下,其第一個數(shù)據(jù)包 Dl將由級聯(lián)的第一個燈點顯示驅(qū)動芯片710保存;所述輸入幀數(shù)據(jù)的第二 個數(shù)據(jù)包D2將由級聯(lián)的第二個燈點顯示驅(qū)動芯片720保存;以此類推,第 三個數(shù)據(jù)包D3將由第三個級聯(lián)的燈點顯示驅(qū)動芯片730保存。本發(fā)明所述 幀數(shù)據(jù)的接收過程,是對接收的幀數(shù)據(jù)以特定的占空比,采用脈沖寬度調(diào) 制方式(PWM, Pulse Width Modulation)進行解碼的過程。
本發(fā)明的第二種顯示系統(tǒng)800,如圖8所示,所述級聯(lián)的顯示芯片為顯 示控制芯片,包括級聯(lián)的燈點顯示控制芯片810、燈點顯示控制芯片820和 燈點顯示控制芯片830,這三個燈點顯示控制芯片沒有直接驅(qū)動LED燈, 屬于控制芯片。所述顯示系統(tǒng)800的每個燈點顯示控制芯片上掛載有三個 驅(qū)動芯片,例如所述燈點顯示控制芯片810上掛載有驅(qū)動芯片811、驅(qū)動芯 片812和驅(qū)動芯片813,所述每個掛載的驅(qū)動芯片可以控制一個燈點。對于
所述顯示系統(tǒng)800,其幀數(shù)據(jù)的結(jié)構(gòu)同所述顯示系統(tǒng)700相同,只是所述輸 入幀數(shù)據(jù)有N個數(shù)據(jù)包
N-級聯(lián)芯片個數(shù)*每個芯片掛載驅(qū)動芯片的個數(shù)。
圖8所示的所述顯示系統(tǒng)800共有六個數(shù)據(jù)包。
所述顯示系統(tǒng)800在執(zhí)行步驟B,即從輸入幀數(shù)據(jù)中接收并截取數(shù)據(jù) 的過程中,所述輸入幀數(shù)據(jù)的Dl ~D2的2個數(shù)據(jù)包將由所述燈點顯示控 制芯片810保存;所述輸入幀數(shù)據(jù)的D3 D4的2個數(shù)據(jù)包將由同所述燈點 顯示控制芯片810級聯(lián)的所述燈點顯示控制芯片820保存;以此類推;所 述輸入幀數(shù)據(jù)的D5 -D6的2個數(shù)據(jù)包將由所述燈點顯示控制芯片830保 存。本發(fā)明所述顯示系統(tǒng)800幀數(shù)據(jù)的接收過程,是對接收的幀數(shù)據(jù)以特 定的占空比,采用脈沖寬度調(diào)制方式進行解碼的過程,
在所述燈點顯示驅(qū)動芯片710和所述燈點顯示控制芯片810接收完數(shù) 據(jù)包之后,進入步驟C,還要在截取后的幀數(shù)據(jù)包上修改的幀狀態(tài)包并增 添的芯片狀態(tài)包,以構(gòu)建得到串行的輸出幀數(shù)據(jù),所述輸出幀數(shù)據(jù)的構(gòu)建 過程,是對接收的幀數(shù)據(jù)以特定的占空比,采用脈沖寬度調(diào)制方式進行編 碼的過程,具體如下
所述單個燈點顯示芯片截耳又數(shù)據(jù)包后,把芯片狀態(tài)包250拼接在所述 幀尾包240之后,如圖9所示,這里截取的數(shù)據(jù)包數(shù)同添加的芯片狀態(tài)包 數(shù)相同。
所述燈點顯示芯片作為驅(qū)動芯片時,例如燈點顯示驅(qū)動芯片710,所述 芯片狀態(tài)包250是以一個節(jié)點狀態(tài)包的形式存在。所述節(jié)點狀態(tài)包如圖10 所示,其開頭位有1個bit,本發(fā)明的協(xié)議規(guī)定所述開頭位為1;所述節(jié)點 狀態(tài)包的空閑為共13bits,全部設為0;所述節(jié)點狀態(tài)包的數(shù)據(jù)頻率位共 14bits,代表當前節(jié)點的數(shù)據(jù)頻率值。所述節(jié)點狀態(tài)包的燈點數(shù)共5bits,代 表當前燈點顯示芯片個數(shù),即當前節(jié)點截取的數(shù)據(jù)包數(shù),也就是在所述幀 尾包240之后添加的芯片狀態(tài)包數(shù);所述節(jié)點狀態(tài)包的狀態(tài)位共3bits,表
示當前節(jié)點的狀態(tài)信息,即LED燈的狀態(tài),或者級聯(lián)第一級驅(qū)動芯片時的 狀態(tài);所述節(jié)點狀態(tài)包的包尾位共3bits,固定為010;所述節(jié)點狀態(tài)包的 奇偶校驗位,在當前39bits中1的個數(shù)為奇數(shù)時,則表示為1,在當前39bits 中1的個數(shù)為偶數(shù)時,則表示為0。
所述燈點顯示芯片只作為控制芯片不用作驅(qū)動芯片,即不直接級聯(lián) LED燈時,所述芯片狀態(tài)包由兩部分構(gòu)成,包含一個節(jié)點狀態(tài)包和若干個 驅(qū)動芯片狀態(tài)包,如圖12所示,所述驅(qū)動芯片狀態(tài)包的個數(shù)就是所述燈點 顯示芯片級聯(lián)的驅(qū)動芯片的個數(shù)。例如對于圖8所示的所述燈點顯示控制 芯片810,當與所述燈點顯示控制芯片810級聯(lián)的驅(qū)動芯片有三個時,所述 芯片狀態(tài)包包括一個節(jié)點狀態(tài)包和三個驅(qū)動芯片狀態(tài)包。
為了符合截取的數(shù)據(jù)包數(shù)同添加的芯片狀態(tài)包數(shù)相同的原則,所述燈 點顯示控制芯片810把所述幀尾包240去掉,把所述節(jié)點狀態(tài)包放在所述 幀尾包的位置,并把三個驅(qū)動芯片狀態(tài)包拼接在所述節(jié)點狀態(tài)包240之后。
所述驅(qū)動芯片狀態(tài)包的組成如圖11示,包括驅(qū)動芯片狀態(tài)包的開頭 位、驅(qū)動芯片狀態(tài)包的空閑位、驅(qū)動芯片狀態(tài)包的固定值位、驅(qū)動芯片狀 態(tài)包的狀態(tài)位、驅(qū)動芯片狀態(tài)包的包尾位和驅(qū)動芯片狀態(tài)包的奇偶校-瞼位。
所述驅(qū)動芯片狀態(tài)包的開頭位有l(wèi)bit,本發(fā)明設置所述開頭位為1;所 述驅(qū)動芯片狀態(tài)包252的空閑位共20bits,設置為O;所述驅(qū)動芯片狀態(tài)包 252的固定值位共12bits,設置為12,h555;所述驅(qū)動芯片狀態(tài)包252的狀 態(tài)位共3bits,表示當前節(jié)點的狀態(tài)信息,即LED燈的狀態(tài),或是級聯(lián)第一 級之后的驅(qū)動芯片時的狀態(tài),所述狀態(tài)位為1時,表示該驅(qū)動芯片有問題, 所述狀態(tài)位為O時,時表示該驅(qū)動芯片正常工作;所述包尾數(shù)共3bits,設 置為3'b010;所述奇偶校驗位在當前39bits中1的個數(shù)為奇數(shù)時,設置為1, 在當前39bits中的1的個數(shù)為偶數(shù)時,設置為0。
本發(fā)明的單線傳輸協(xié)議中,有效數(shù)據(jù)包數(shù)減芯片狀態(tài)包數(shù)就是數(shù)據(jù)包 的個數(shù)。
本發(fā)明在將芯片狀態(tài)包250拼接在所述幀尾包240之后的過程也是以 特定的占空比的脈沖寬度調(diào)制方式進行地;之后還需以特定的占空比用脈 沖寬度調(diào)制方式對需要輸出的幀數(shù)據(jù)進行編碼;然后確定所述輸出幀數(shù)據(jù) 的發(fā)送周期,即在一個固定時間段之后將所述輸出幀數(shù)據(jù)發(fā)送給與所述單 個燈點顯示芯片IS4關(guān)的下一個燈點顯示芯片。
所述固定時間段數(shù)值地確定原則如下所述固定時間段的數(shù)值為傳輸特 定長度的數(shù)據(jù)所需的時間,所述特定長度的數(shù)據(jù)值為燈點顯示芯片控制的 燈點的個數(shù)與數(shù)據(jù)包長度的乘積加上一個比特之和。
確定所述固定時間段的第一個實施例是,所述燈點顯示驅(qū)動芯片710作 為驅(qū)動芯片并控制一個燈點時,與所述燈點顯示驅(qū)動芯片710級i[關(guān)的燈點 顯示驅(qū)動芯片720,將會相對前一個所述燈點顯示驅(qū)動芯片710延后傳輸 (40+1) bits的傳輸時間才能開始接收數(shù)據(jù),如圖13所示。本發(fā)明中,每 個燈點包括三個LED燈,即RLED燈、GLED燈和BLED燈。
確定所述固定時間段的第二個實施例是,所述燈點顯示控制芯片810 作為控制芯片,并且所述燈點顯示控制芯片810上掛載有n個驅(qū)動芯片, 每個驅(qū)動芯片驅(qū)動一個燈點時,與所述單個燈點顯示控制芯片級聯(lián)的燈點 顯示控制芯片將會相對前一個燈點顯示控制芯片延后傳輸(n*40+l) bits 的數(shù)據(jù)傳輸時間才能開始接收數(shù)據(jù),如圖14所示。
本發(fā)明為一種燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議,將原來復雜的4 個并行信號之間的時序關(guān)系筒化為1組串行數(shù)據(jù)的傳輸,通過對數(shù)據(jù)的編 碼和解碼實現(xiàn)數(shù)據(jù)的傳輸,增強了顯示系統(tǒng)控制地靈活性;同時本發(fā)明的 單線傳輸協(xié)議只需要一根級聯(lián)線,與傳統(tǒng)的每個芯片需要4根級聯(lián)傳輸線 減幅達75%,節(jié)省了施工單位的成本,簡化了施工的步驟,還能減少傳輸 過程中信號的數(shù)量,提高信號傳輸?shù)某晒β?;特別是本發(fā)明采用脈沖寬度 調(diào)制方式進行接收數(shù)據(jù)和構(gòu)建輸出幀數(shù)據(jù)的方式,使單線傳輸過程的控制 更力口簡單。
應當理解的是,上述針對本發(fā)明較佳實施例的表述較為詳細,并不能 因此而認為是對本發(fā)明專利保護范圍的限制,本發(fā)明的專利保護范圍應以 所附權(quán)利要求為準。
權(quán)利要求
1、一種燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議,用于顯示系統(tǒng)中級聯(lián)信號的傳輸,包括以下步驟A、將傳輸給燈點顯示芯片的輸入級聯(lián)信號用一組串行的幀數(shù)據(jù)表示;B、接收所述輸入級聯(lián)信號燈點顯示芯片從輸入幀數(shù)據(jù)中截取所需數(shù)據(jù);C、用截取數(shù)據(jù)后的所述輸入幀數(shù)據(jù)構(gòu)建串行輸出幀數(shù)據(jù),并在固定的時間段后發(fā)送給級聯(lián)的燈點顯示芯片。
2、 根據(jù)權(quán)利要求1所述的方法,其特征在于,所述步驟B中截取所 需數(shù)據(jù)的方式和步驟C中構(gòu)建串行輸出幀數(shù)據(jù)的方式為脈沖寬度調(diào)制方 式。
3、 根據(jù)權(quán)利要求2所述的方法,其特征在于,所述步驟A中幀數(shù)據(jù) 的結(jié)構(gòu)依次包括幀開始包、幀狀態(tài)包、數(shù)據(jù)包和幀尾包。
4、 根據(jù)權(quán)利要求3所述的方法,其特征在于,所述幀狀態(tài)包包括所 述顯示系統(tǒng)對全部燈點顯示芯片的控制信息。
5、 根據(jù)權(quán)利要求3所述的方法,其特征在于,所述數(shù)據(jù)包的個數(shù)由 單個燈點顯示芯片控制的燈點的數(shù)目決定。
6、 根據(jù)權(quán)利要求3所述的方法,其特征在于,所述數(shù)據(jù)包包括對紅、 綠和藍三種燈的控制信息。
7、 根據(jù)權(quán)利要求3所述的方法,其特征在于,所述步驟C還包括, 將截取數(shù)據(jù)后的燈點顯示芯片的芯片狀態(tài)包,添加在所述幀尾包之后。
8、 根據(jù)權(quán)利要求3所述的方法,其特征在于,所述步驟C還包括, 去掉所述幀尾包,并將截取數(shù)據(jù)后的燈點顯示芯片的芯片狀態(tài)包添加在所 述數(shù)據(jù)包之后。
9、 根據(jù)權(quán)利要求4所述的方法,其特征在于,所述步驟C還包括修 改所述幀狀態(tài)包。
10、 根據(jù)權(quán)利要求7所述的方法,其特征在于,所述芯片狀態(tài)包包括 一個節(jié)點狀態(tài)包。
11、 根據(jù)權(quán)利要求10所述的方法,其特征在于,所述芯片狀態(tài)包包 括一個以上的驅(qū)動狀態(tài)包。
12、 根據(jù)權(quán)利要求1所述的方法,其特征在于,所述步驟C中固定時 間段的值傳輸特定長度的數(shù)據(jù)所需的時間,所述特定長度的數(shù)據(jù)值為燈點 顯示芯片控制的燈點的個數(shù)與數(shù)據(jù)包長度的乘積加上一個比特之和。
全文摘要
本發(fā)明公開了一種燈點顯示芯片級聯(lián)信號的單線傳輸協(xié)議,用于顯示系統(tǒng)中級聯(lián)信號的傳輸,首先將傳輸給燈點顯示芯片的輸入級聯(lián)信號用一組串行的幀數(shù)據(jù)表示;接著接收所述輸入級聯(lián)信號燈點顯示芯片從輸入幀數(shù)據(jù)中截取數(shù)據(jù);最后用截取數(shù)據(jù)后的所述輸入幀數(shù)據(jù)構(gòu)建串行輸出幀數(shù)據(jù),并在固定的時間段后發(fā)送給級聯(lián)的燈點顯示芯片。本發(fā)明使級聯(lián)信號以串行幀數(shù)據(jù)的方式進行傳輸,減少了傳輸過程中信號的數(shù)量,提高了信號傳輸?shù)某晒β剩鰪娏藢壜?lián)信號進行控制地靈活性。
文檔編號G09G3/32GK101340757SQ20081011692
公開日2009年1月7日 申請日期2008年7月21日 優(yōu)先權(quán)日2008年7月21日
發(fā)明者伍更新, 公培森, 邵寅亮 申請人:北京巨數(shù)數(shù)字技術(shù)開發(fā)有限公司