專利名稱:具有消除關(guān)機殘影功能的液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是相關(guān)于一種具有消除關(guān)機殘影功能的液晶顯示器,尤指一種具有消除關(guān) 機殘影功能的液晶顯示器,其柵極驅(qū)動器設(shè)置于顯示面板。
背景技術(shù):
目前造成液晶顯示器發(fā)生關(guān)機殘影的主要原因為當液晶顯示器的供應電源關(guān)閉 時,顯示面板的像素電極放電速度太慢,使得關(guān)機后的殘留電荷無法及時釋放而殘留于液 晶電容中,產(chǎn)生關(guān)機后液晶顯示器還有殘留影像,即為關(guān)機殘影。請參考圖1及圖2,圖1為當前技術(shù)的可消除關(guān)機殘影的液晶顯示器10的示意圖, 圖2為圖1的信號的波形圖。液晶顯示器10包含一電源供應器11、一電壓偵測器12、一顯 示面板13、一柵極驅(qū)動器14及源極驅(qū)動器15。電源供應器11提供一輸入電壓VIN給源極 驅(qū)動器15與門極驅(qū)動器14。同時,電源供應器11亦提供輸入電壓VIN給電壓偵測器12, 電壓偵測器12可將輸入電壓VIN與一參考電壓進行比較。當液晶顯示器10關(guān)機時,輸入 電壓VIN下降到低于該參考電壓的準位,此時電壓偵測器12會發(fā)出一關(guān)機信號XDON給柵 極驅(qū)動器14,當關(guān)機信號XDON由高準位轉(zhuǎn)為低準位時,柵極驅(qū)動器14將顯示面板13上的 薄膜晶體管全部打開,使殘留電荷有效釋放,因此可以改善關(guān)機殘影。然而,在當前技術(shù)的柵極驅(qū)動器設(shè)置于顯示面板(gate in panel, GIP)的液晶顯 示器中,柵極驅(qū)動器是以薄膜晶體管制程在玻璃基板上形成移位緩存器的電路,由于柵極 驅(qū)動器的電路就是移位緩存器,因此在液晶顯示器關(guān)機的瞬間無法讓所有輸出柵極高準位 電壓VGH到所有的柵極線,使得柵極驅(qū)動器設(shè)置于顯示面板的液晶顯示器在關(guān)機時仍會有 殘影的問題產(chǎn)生。
發(fā)明內(nèi)容
因此,本發(fā)明是提供一種具有消除關(guān)機殘影功能的液晶顯示器。本發(fā)明是提供一種柵極驅(qū)動器設(shè)置于顯示面板的關(guān)機放電電路。該關(guān)機放電電路 包含一第一晶體管、一第二晶體管、一第三晶體管、一第一電阻、一第二電阻、一第三電阻、 一第四電阻、一第五電阻、一第六電阻、一第七電阻、一第八電阻、一第九電阻、一第一電容、 一第二電容及一第三電容。該第一晶體管具有一柵極,一源極電性連接于一高電壓端,及一 漏極。該第二晶體管具有一柵極,一源極電性連接于一接地端,及一漏極。該第三晶體管具 有一柵極,一源極電性連接于該接地端,及一漏極。該第一電阻電性連接于該第三晶體管的 柵極及一電源控制端之間。該第二電阻電性連接于該第三晶體管的柵極及該接地端之間。 該第三電阻電性連接于該第三晶體管的漏極及該高電壓端之間。該第四電阻電性連接于該 第三晶體管的漏極及該接地端之間。該第五電阻電性連接于該第一晶體管的源極及該第一 晶體管的柵極之間。該第六電阻電性連接于該第三晶體管的漏極及該第二晶體管的柵極之 間。該第七電阻電性連接于該第一晶體管的柵極及該第二晶體管的漏極之間。該第八電阻 電性連接于該第一晶體管的漏極及該接地端之間。該第九電阻電性連接于該第一晶體管的漏極及一低電壓端之間。該第一電容電性連接于該第三晶體管的漏極及該接地端之間。該第二電容電性連接于該第一晶體管的源極及該第一晶體管的柵極之間。該第三電容電性連 接于該第一晶體管的漏極及該接地端之間。本發(fā)明還提供一種液晶顯示器。該液晶顯示器包含一顯示面板、一印刷線電路板 及一軟性電路板。該顯示面板包含一薄膜晶體管數(shù)組及一柵極驅(qū)動電路。該柵極驅(qū)動電路 用來驅(qū)動該薄膜晶體管數(shù)組。該印刷線電路板包含一電壓轉(zhuǎn)換電路及一關(guān)機放電電路。該 電壓轉(zhuǎn)換電路用來產(chǎn)生控制該柵極驅(qū)動電路的信號。該關(guān)機放電電路用來于該液晶顯示器 關(guān)機時電性連接一高電壓端及一低電壓端。該軟性電路板電性連接于該顯示面板及該印刷 線電路板之間,用來傳輸控制該柵極驅(qū)動電路的信號。
圖1為當前技術(shù)的可消除關(guān)機殘影的液晶顯示器10的示意圖。圖2為圖1的信號的波形圖。圖3為本發(fā)明的柵極驅(qū)動器設(shè)置于顯示面板的液晶顯示器的方塊圖。圖4為柵極驅(qū)動電路的電路圖。圖5為圖4的信號的波形圖。圖6為圖4的SR正反器的電路圖。圖7為本發(fā)明關(guān)機放電電路的電路圖。圖8為本發(fā)明液晶顯示器關(guān)機時的波形圖。主要組件符號說明10 液晶顯示器11電源供應器12 電壓偵測器13顯示面板14 柵極驅(qū)動器15源極驅(qū)動器20 液晶顯示器22印刷線電路板24 軟性電路板26顯示面板28 準位轉(zhuǎn)換電路 30關(guān)機放電電路32 柵極驅(qū)動電路 34SR正反器38 薄膜晶體管數(shù)組VIN 輸入電壓XDON關(guān)機信號M1-M14薄膜晶體管STV啟動信號CPV 頻率信號OE致能信號STVP 高準位啟動信號 CKV第一頻率信號CKVB 第二頻率信號 VGH柵極高準位電壓VGL 柵極低準位電壓 PlPMOS晶體管Nl、N2 NMOS 晶體管R1-R9電阻C1-C3 電容
具體實施例方式在說明書及上述的權(quán)利要求當中使用了某些詞匯來指稱特定的組件。所屬領(lǐng)域中具有通常知識者應可理解,制造商可能會用不同的名詞來稱呼同樣的組件。本說明書及上 述的權(quán)利要求并不以名稱的差異來作為區(qū)別組件的方式,而是以組件在功能上的差異來作 為區(qū)別的基準。在通篇說明書及上述的權(quán)利要求當中所提及的「包含」是為一開放式的用 語,故應解釋成「包含但不限定于」。此因此,若文中描述一第一裝置電性連接于一第二裝 置,則代表該第一裝置可直接連接于該第二裝置,或透過其它裝置或連接手段間接地連接 至該第二裝置。請參考圖3,圖3為本發(fā)明的柵極驅(qū)動器設(shè)置于顯示面板(gate in panel,GIP)的 液晶顯示器的方塊圖。液晶顯示器20包含一印刷線電路板(PWB) 22、一軟性電路板(FPC)24 及一顯示面板26。印刷線電路板22上包含一準位轉(zhuǎn)換電路(level shift circuit)28及一 關(guān)機放電電路30。顯示面板26上包含一柵極驅(qū)動電路32及一薄膜晶體管(TFT)數(shù)組34。 柵極驅(qū)動電路32是以薄膜晶體管制程在玻璃基板上形成移位緩存器的電路。準位轉(zhuǎn)換電 路28根據(jù)一啟動信號STV、一頻率信號CPV及一致能信號OE產(chǎn)生一高準位啟動信號STVP、 一第一頻率信號CKV及一第二頻率信號CKVB。第一頻率信號CKV及第二頻率信號CKVB為 互補的信號。關(guān)機放電電路30根據(jù)一關(guān)機信號XD0N、一柵極高準位電壓VGH及一柵極低準 位電壓VGL來輸出柵極電壓。高準位啟動信號信號STVP、第一頻率信號CKV、第二頻率信號 CKVB與門極低準位電壓VGL經(jīng)由軟性電路板24傳送到柵極驅(qū)動電路32,以產(chǎn)生柵極控制 信號來驅(qū)動薄膜晶體管數(shù)組38上的薄膜晶體管。請參考圖4及圖5,圖4為柵極驅(qū)動電路32的電路圖,圖5為圖4的信號的波形 圖。柵極驅(qū)動電路32是為一移位緩存器,包含N個SR正反器34。柵極驅(qū)動電路32由第一 頻率信號CKV及第二頻率信號CKVB來驅(qū)動,奇數(shù)的SR正反器34的CKl輸入端及CK2輸入 端分別接收第一頻率信號CKV及第二頻率信號CKVB,偶數(shù)的SR正反器34的CKl輸入端及 CK2輸入端分別接收第二頻率信號CKVB及第一頻率信號CKV。每一個SR正反器34產(chǎn)生的 柵極控制信號將輸出到薄膜晶體管數(shù)組38,另外,每一個SR正反器34的設(shè)置端S接收上一 個SR正反器34產(chǎn)生的柵極控制信號,每一個SR正反器34的重置端R接收下一個SR正反 器34產(chǎn)生的柵極控制信號,第一個SR正反器34的設(shè)置端S及最后一個第一個SR正反器 34的重置端R接收高準位啟動信號STVP。柵極低準位電壓VGL使用直流準位,以提供每一 個SR正反器34產(chǎn)生柵極控制信號的電壓準位。高準位啟動信號STVP、第一頻率信號CKV、 第二頻率信號CKVB與門極低準位電壓VGL由印刷線電路板22上的準位轉(zhuǎn)換電路28及關(guān) 機放電電路30所產(chǎn)生,奇數(shù)的SR正反器34產(chǎn)生的柵極控制信號跟隨第一頻率信號CKV的 波形,偶數(shù)的SR正反器34產(chǎn)生的柵極控制信號跟隨第二頻率信號CKVB的波形。請參考圖6,圖6為圖4的第η個SR正反器34的電路圖。當柵極驅(qū)動電路32開 啟薄膜晶體管數(shù)組38上的柵極線時,由晶體管Ml將根據(jù)第一頻率信號CKV將柵極高準位 電壓VGH傳送到柵極在線。當柵極驅(qū)動電路32關(guān)閉薄膜晶體管數(shù)組38上的柵極線時,由 晶體管Μ5和晶體管Μ3輪流導通,使柵極線輸出柵極低準位電壓VGL。當?shù)谝活l率信號CKV 為高準位,第二頻率信號CKVB為低準位時,奇數(shù)的SR正反器34透過晶體管Μ3來輸出柵極 低準位電壓VGL,偶數(shù)的SR正反器34則透過晶體管Μ5來輸出柵極低準位電壓VGL。當?shù)谝?頻率信號CKV為低準位,第二頻率信號CKVB為高準位時,奇數(shù)的SR正反器34透過晶體管 Μ5來輸出柵極低準位電壓VGL,偶數(shù)的SR正反器34則透過晶體管Μ3來輸出柵極低準位電 壓VGL。若柵極驅(qū)動電路32有N條柵極線,當柵極驅(qū)動電路32在動作時,除了其中一條柵極線接收柵極高準位電壓VGH,其余的N-I條柵極線都接收柵極低準位電壓VGL。柵極驅(qū)動 電路32在遮沒(blanking)時段時,所有的柵極線都接收柵極低準位電壓VGL。因此,在液 晶顯示器20關(guān)機的瞬間,柵極線的電壓可能有其中一條為柵極高準位電壓VGH,其余的柵 極線為柵極低準位電壓VGL,或所有的柵極線皆為柵極低準位電壓VGL。本發(fā)明利用液晶顯 示器20關(guān)機時的關(guān)機信號XDON來觸發(fā)關(guān)機放電電路30,將柵極低準位電壓VGL輸出為柵 極高準位電壓VGH,如此晶顯示器20關(guān)機時將開啟膜薄晶體管數(shù)組34的所有薄膜晶體管, 使殘留電荷釋放以消除關(guān)機殘影。請參考圖7,圖7為本發(fā)明關(guān)機放電電路30的電路圖。關(guān)機放電電路30包含一 PMOS晶體管P1、一 NMOS晶體管Ni、一 NMOS晶體管N2、九電阻R1-R9及三電容C1-C3。第一 電阻Rl電性連接于晶體管N2的柵極及關(guān)機信號端XDON之間,第二電阻R2電性連接于晶 體管N2的柵極及接地端之間,第三電阻R3電性連接于晶體管N2的漏極與門極高準位電壓 端VGH之間,第四電阻R4電性連接于晶體管N2的漏極及接地端之間,第五電阻R5電性連 接于晶體管Pl的源極及晶體管Pl的柵極之間,第六電阻R6電性連接于晶體管N2的漏極 及晶體管m的柵極之間,第 七電阻R7電性連接于晶體管Pl的柵極及晶體管m的漏極之 間,第八電阻R8電性連接于晶體管Pl的漏極及接地端之間,第九電阻R9電性連接于晶體 管Pl的漏極與門極低準位電壓端VGL之間。第一電容Cl電性連接于晶體管N2的漏極及 接地端之間,第二電容C2電性連接于晶體管Pl的源極及晶體管Pl的柵極之間,第三電容 C3電性連接于晶體管Pl的漏極及接地端之間。當關(guān)機信號XDON為高準位時,晶體管N2導 通,節(jié)點Α的電壓為接地電壓,使晶體管m為截止的狀態(tài),因此晶體管Pi的柵極電壓為柵 極高準位電壓VGH,使晶體管Pl為截止的狀態(tài),所以柵極高準位電壓端VGH與柵極低準位電 壓端VGL被隔離。當關(guān)機信號XDON為低準位時,晶體管N2截止,節(jié)點A的電壓為VGH*R4/ (R3+R4),使晶體管m導通,晶體管Pl的柵極電壓將會小于VGH,因此晶體管Pl導通,使柵 極高準位電壓端VGH電性連接于柵極低準位電壓端VGL。在液晶顯示器20關(guān)機的瞬間,關(guān) 機信號XDON由高準位轉(zhuǎn)為低準位,柵極低準位電壓VGL將被拉到柵極高準位電壓VGH,使膜 薄晶體管數(shù)組34的所有薄膜晶體管開啟。請參考圖8,圖8為本發(fā)明液晶顯示器20關(guān)機時的波形圖。由于關(guān)機時關(guān)機信號 XDON由高準位轉(zhuǎn)為低準位,而觸發(fā)關(guān)機放電電路30,柵極高準位電壓端VGH電性連接于柵 極低準位電壓端VGL,由于兩電壓電性中和與阻抗變化的影響,使柵極低準位電壓端VGL的 電壓最后還是低于柵極高準位電壓端VGH,但是仍可以使膜薄晶體管數(shù)組34的薄膜晶體管 導通,而消除關(guān)機殘影。綜上所述,本發(fā)明的柵極驅(qū)動器設(shè)置于顯示面板的液晶顯示器具有消除關(guān)機殘影 功能。該液晶顯示器包含一印刷線電路板、一軟性電路板及一顯示面板。該印刷線電路板 上包含一準位轉(zhuǎn)換電路及一關(guān)機放電電路。該顯示面板上包含一柵極驅(qū)動電路及一薄膜晶 體管數(shù)組。該關(guān)機放電電路可于該液晶顯示器關(guān)機時將一柵極高準位電壓端電性連接于柵 極低準位電壓端以驅(qū)動該柵極驅(qū)動電路開啟該薄膜晶體管數(shù)組的所有的薄膜晶體管。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明權(quán)利要求范圍所做的均等變化與 修飾,皆應屬本發(fā)明的涵蓋范圍。
權(quán)利要求
一種柵極驅(qū)動器設(shè)置于顯示面板的關(guān)機放電電路,其特征在于,包含一第一晶體管,具有一柵極,一源極電性連接于一高電壓端,及一漏極;一第二晶體管,具有一柵極,一源極電性連接于一接地端,及一漏極;一第三晶體管,具有一柵極,一源極電性連接于該接地端,及一漏極;一第一電阻,電性連接于該第三晶體管的柵極及一電源控制端之間;一第二電阻,電性連接于該第三晶體管的柵極及該接地端之間;一第三電阻,電性連接于該第三晶體管的漏極及該高電壓端之間;一第四電阻,電性連接于該第三晶體管的漏極及該接地端之間;一第五電阻,電性連接于該第一晶體管的源極及該第一晶體管的柵極之間;一第六電阻,電性連接于該第三晶體管的漏極及該第二晶體管的柵極之間;一第七電阻,電性連接于該第一晶體管的柵極及該第二晶體管的漏極之間;一第八電阻,電性連接于該第一晶體管的漏極及該接地端之間;一第九電阻,電性連接于該第一晶體管的漏極及一低電壓端之間;一第一電容,電性連接于該第三晶體管的漏極及該接地端之間;一第二電容,電性連接于該第一晶體管的源極及該第一晶體管的柵極之間;及一第三電容,電性連接于該第一晶體管的漏極及該接地端之間。
2.如權(quán)利要求1所述的關(guān)機放電電路,其特征在于,該第一晶體管是為P型金氧半晶體 管,該第二晶體管及該第三晶體管是為N型金氧半晶體管。
3.如權(quán)利要求1所述的關(guān)機放電電路,其特征在于,當該電源控制端為高準位信號時, 該第一晶體管及該第二晶體管截止,該第三晶體管導通。
4.如權(quán)利要求1所述的關(guān)機放電電路,其中該當該電源控制端為低準位信號時,該第 一晶體管及該第二晶體管導通,該第三晶體管截止。
5.一種液晶顯示器,其特征在于,包含 一顯示面板,包含;一薄膜晶體管數(shù)組;及一柵極驅(qū)動電路,用來驅(qū)動該薄膜晶體管數(shù)組; 一印刷線電路板,包含一電壓轉(zhuǎn)換電路,用來產(chǎn)生控制該柵極驅(qū)動電路的信號;及一關(guān)機放電電路,用來于該液晶顯示器關(guān)機時電性連接一高電壓端及一低電壓端;及 一軟性電路板,電性連接于該顯示面板及該印刷線電路板之間,用來傳輸控制該柵極 驅(qū)動電路的信號。
6.如權(quán)利要求5所述的液晶顯示器,其特征在于,該柵極驅(qū)動電路是由薄膜晶體管所 形成。
7.如權(quán)利要求5所述的液晶顯示器,其特征在于,該柵極驅(qū)動電路是電性連接于該低 電壓端。
8.如權(quán)利要求5所述的液晶顯示器,其特征在于,該關(guān)機放電電路包含 一第一晶體管,具有一柵極,一源極電性連接于該高電壓端,及一漏極; 一第二晶體管,具有一柵極,一源極電性連接于一接地端,及一漏極;一第三晶體管,具有一柵極,一源極電性連接于該接地端,及一漏極;一第一電阻,電性連接于該第三晶體管的柵極及一電源控制端之間;一第二電阻,電性連接于該第三晶體管的柵極及該接地端之間;一第三電阻,電性連接于該第三晶體管折漏極及該高電壓端之間;一第四電阻,電性連接于該第三晶體管的漏極及該接地端之間; 一第五電阻,電性連接于該第一晶體管的源極及該第一晶體管的柵極之間;一第六電阻,電性連接于該第三晶體管的漏極及該第二晶體管的柵極之間;一第七電阻,電性連接于該第一晶體管的柵極及該第二晶體管的漏極之間;一第八電阻,電性連接于該第一晶體管的漏極及該接地端之間;一第九電阻,電性連接于該第一晶體管的漏極及該低電壓端之間;一第一電容,電性連接于該第三晶體管的漏極及該接地端之間;一第二電容,電性連接于該第一晶體管的源極及該第一晶體管的柵極之間;及一第三電容,電性連接于該第一晶體管的漏極及該接地端之間。
9.如權(quán)利要求8所述的液晶顯示器,其特征在于,該第一晶體管是為P型金氧半晶體 管,該第二晶體管及該第三晶體管是為N型金氧半晶體管。
10.如權(quán)利要求8所述的液晶顯示器,其特征在于,當該電源控制端為高準位信號時, 該第一晶體管及該第二晶體管截止,該第三晶體管導通。
全文摘要
一種液晶顯示器包含一印刷線電路板、一軟性電路板及一顯示面板。該印刷線電路板上包含一準位轉(zhuǎn)換電路及一關(guān)機放電電路。該顯示面板上包含一柵極驅(qū)動電路及一薄膜晶體管數(shù)組。該關(guān)機放電電路可于該液晶顯示器關(guān)機時將一柵極高準位電壓端電性連接于柵極低準位電壓端以驅(qū)動該柵極驅(qū)動電路開啟該薄膜晶體管數(shù)組的所有的薄膜晶體管。具有消除關(guān)機殘影功能的液晶顯示器。
文檔編號G09G3/36GK101826309SQ20091011890
公開日2010年9月8日 申請日期2009年3月6日 優(yōu)先權(quán)日2009年3月6日
發(fā)明者葉良華, 方毓杰 申請人:華映視訊(吳江)有限公司;中華映管股份有限公司