欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

液晶顯示面板的制作方法

文檔序號:2649311閱讀:174來源:國知局
專利名稱:液晶顯示面板的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種液晶顯示面板,特別涉及一種整合柵驅(qū)動電路的液晶顯示面板。
背景技術(shù)
一般來說,液晶顯示面板上包括多條柵極線(gate line)連接至柵驅(qū)動器(gate driver),以及多條數(shù)據(jù)線(data line)連接至數(shù)據(jù)驅(qū)動器(data driver),或稱為源驅(qū)動器 (source driver) 0為了要有效地縮減數(shù)據(jù)線的數(shù)目,并且降低制作成本。因此,一種具有 三向柵極(Tri-gate)像素(pixel)排列的液晶顯示面板被提出。亦即,每個像素中紅、綠、 藍(R、G、B)子像素(sub-pixel)的排列是延著數(shù)據(jù)線的方向排列,如此呈現(xiàn)一個完整的顯 示畫面,需要原來3倍的柵驅(qū)動器數(shù)目,但可以搭配將柵驅(qū)動器整合在液晶顯示面板上,因 此可以降低整體制作成本。請參照圖1A,其所繪示為公知液晶顯示面板示意圖。其揭示于美國專利公開號 US2007/0091044,其為一種三向柵極像素排列的液晶顯示面板,包括一數(shù)據(jù)驅(qū)動器與柵驅(qū) 動器以及一像素陣列。其中,數(shù)據(jù)驅(qū)動器包括多個數(shù)據(jù)驅(qū)動芯片(data driver IC) 141, 142,并連接至m條數(shù)據(jù)線(Dl Dm);柵驅(qū)動器連接至3η條柵極線,其包括第一柵驅(qū)動芯 片150L連接至奇數(shù)的柵極線與第二柵驅(qū)動芯片150R連接至偶數(shù)的柵極線。以像素PXll為例,其包括三個子像素,分別為第一柵極線G1、第二柵極線G2、與第 三柵極線G3上的柵脈沖(gate pulse)所控制。再者,為了讓液晶顯示面板的畫面有比較好的顯示品質(zhì),并降低面板整體功率消 耗,數(shù)據(jù)線的驅(qū)動方式是使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動,亦即在同一時 間相鄰兩條數(shù)據(jù)線的驅(qū)動極性是相反的。由于液晶顯示面板上會接收一個共同電壓電平 (Vcom),所以當數(shù)據(jù)線上的電壓值大于共同電壓電平時即為正極性(+),當數(shù)據(jù)線上的電壓 值小于共同電壓電平時即為負極性(_)。圖IA液晶顯示面板中子像素的排列方式,在顯示某些規(guī)則性畫面時候,會因為數(shù) 據(jù)線同時由低電壓電平往高電壓電平變化,或同時由高電壓電平往低電壓電平變化,導(dǎo)致 共同電壓電平(Vcom)受到耦合效應(yīng)而偏離原來的電平,因而影響到寫入子像素的電壓電 平,導(dǎo)致畫面顯示異常。請參照圖1B,其所繪示為圖IA的液晶顯示面板上顯示亮暗交錯的垂直條紋時的 數(shù)據(jù)線上的信號變化示意圖。其中,共同電壓電平(Vcom)為4V并且在顯示的畫面上偶數(shù) 數(shù)據(jù)線為負極性、奇數(shù)數(shù)據(jù)線為正極性。再者,當數(shù)據(jù)線上的電壓為共同電壓電平(Vcom) 時,子像素為全亮狀態(tài);反之,當數(shù)據(jù)線上的電壓為OV或者8V,則子像素為全暗狀態(tài)。很明顯地,在使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動的液晶顯示面板上顯 示亮暗交錯的垂直條紋,偶數(shù)的數(shù)據(jù)線,例如第二數(shù)據(jù)線D2、第四數(shù)據(jù)線D4,必須根據(jù)柵極 線上的柵脈沖(Gl G12)依序在4V與OV之間變化。同理,奇數(shù)的數(shù)據(jù)線,例如第三數(shù)據(jù) 線D3、第五數(shù)據(jù)線D5,必須根據(jù)柵極線上的柵脈沖(Gl G12)依序在8V與4V之間變化。 如此,即可在畫面上呈現(xiàn)亮暗交錯的垂直條紋。
然而,由圖IB可知,當數(shù)據(jù)線上的電壓在轉(zhuǎn)態(tài)(transition)時皆是同時由低電壓 電平往高電壓電平變化,或同時由高電壓電平往低電壓電平變化。因此,造成共同電壓電平 (Vcom)受到耦合效應(yīng)而偏離原來的電平,因而影響到寫入子像素的電壓電平,導(dǎo)致畫面顯
示異常。請參照圖2A與圖2B,其所繪示為公知柵驅(qū)動器及其相關(guān)信號示意圖。柵驅(qū)動器 410包括多個移位暫存單元411 418,其中第一移位暫存器411至第四移位暫存器414個 別接收四個時脈信號(Cl C4)并可產(chǎn)生四個柵脈沖gl g4至顯示區(qū)域420的第一柵極 線Gl至第四柵極線G4。詳細說明如下。第一移位暫存器411與第二移位暫存器412接收起始信號ST后,即根據(jù)第一時脈 信號Cl與第二時脈信號C2來產(chǎn)生第一柵脈沖gl與第二柵脈沖g2至第一柵極線Gl與第 二柵極線G2。同理,第一移位暫存器411會通知第三移位暫存器413根據(jù)第三時脈信號C3 產(chǎn)生第三柵脈沖g3至第三柵極線G3,第二移位暫存器412會通知第四移位暫存器414根據(jù) 第四時脈信號C4產(chǎn)生第四柵脈沖g4至第四柵極線G4。而第五移位暫存器415至第八移 位暫存器418及其后續(xù)移位暫存器的連接關(guān)系與上述相同,不再贅述。其中,四個時脈信號 (Cl C4)的頻率相同,且彼此之間的相位相差為90度。如圖2B所示,以第一柵脈沖gl為例,其被區(qū)分為前半部的預(yù)充電時間 (pre-charge time) tl,后半部的數(shù)據(jù)寫入時間(data writing time) t2。同理,所有的柵脈 沖皆會包括一預(yù)充電時間與一數(shù)據(jù)寫入時間。而此操作方式會讓子像素上下相鄰兩條的柵 極線輸出的柵脈沖之間有一個數(shù)據(jù)寫入時間(t2)會重疊,因此當該筆數(shù)據(jù)寫入的同時,鄰 近的柵極線會透過子像素和柵極線之間的寄生電容而影響到子像素的電壓,如此會讓顯示 畫面異常。

發(fā)明內(nèi)容
本發(fā)明的目的是提出一種液晶顯示面板,經(jīng)由改變像素陣列中的排列方式,并利 用行反轉(zhuǎn)(column inversion)驅(qū)動方式,將會維持共同電壓電平(Vcom)的穩(wěn)定。再者,經(jīng) 由配線區(qū)域的連線處理,使得子像素上下相鄰兩條的柵極線輸出的柵脈沖之間不會互相重 疊,因此可維持正常的顯示畫面。本發(fā)明提出一種液晶顯示面板,包括多個基本排列單位,其中每一該基本排列包 括一第一列包括四個第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+2)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+l)柵極線,一第一端連接至第 (4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件 的一控制端連接至第(6x+2)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至 該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+l)柵 極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一 第二列包括四個第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+2) 柵極線,第一端連接至第(4y+2)數(shù)據(jù)線,第二端連接至該第一子像素的一存儲單元;一第 二子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+2)數(shù) 據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制
7端連接至第(6x+2)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子 像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第 一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第三列包 括四個第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線, 一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二 子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+3)數(shù)據(jù) 線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端 連接至第(6x+4)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第三子像 素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一 端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第四列包括四 個該第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一 第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像 素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線, 一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接 至第(6x+4)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子像素的 一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連 接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第五列包括四個該 第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一 端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的 一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第 二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第 (6x+6)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲 單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第 (4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;以及,一第六列包括四個該 第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一 端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的 一開關(guān)元件的一控制端連接至第(6x+7)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第 二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第 (6x+6)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲 單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+7)柵極線,一第一端連接至第 (4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;其中,x、y為大于等于0的正 整數(shù)。 本發(fā)明更提出一種液晶顯示面板,包括多個基本排列單位,其中每一該基本排列 包括一第一列包括四個第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至 第(6x+l)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一 存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連 接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一 開關(guān)元件的一控制端連接至第(6x+l)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二 端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存 儲單元;一第二列包括四個第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接 至第(6x+3)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的 一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端 連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的 一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第 二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至 第(6x+2)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一 存儲單元;一第三列包括四個第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連 接至第(6x+3)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素 的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端 連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一 開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二 端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第 (6x+4)柵極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲 單元;一第四列包括四個該第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接 至第(6x+5)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一 存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接 至第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān) 元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接 至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+4) 柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元; 一第五列包括四個該第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+5)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第 (4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件 的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該 第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極 線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;以及, 一第六列包括四個該第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+7)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第 (4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件 的一控制端連接至第(6x+7)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該 第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極 線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;其中, x、y為大于等于0的正整數(shù)。 本發(fā)明更提出一種液晶顯示面板,包括一顯示區(qū)域,該顯示區(qū)域有多條柵極線; 以及一柵驅(qū)動單元,包括一柵驅(qū)動器,具有一第(4z+l)移位暫存器、一第(4z+2)移位暫存器、一第(4z+3)移位暫存器、與一第(4z+4)移位暫存器,其中,第(4z+l)移位暫存器根據(jù) 一第一時脈信號產(chǎn)生一第(4z+l)柵脈沖,第(4z+2)移位暫存器根據(jù)一第二時脈信號產(chǎn)生 一第(4z+2)柵脈沖,第(4z+3)移位暫存器根據(jù)一第三時脈信號產(chǎn)生一第(4z+3)柵脈沖, 第(4z+4)移位暫存器根據(jù)一第四時脈信號產(chǎn)生一第(4z+4)柵脈沖;以及一配線區(qū)域,將該 第(4z+l)柵脈沖傳送至第(4z+3)柵極線,將該第(4z+2)柵脈沖傳送至第(4z+l)柵極線, 將第(4z+3)柵脈沖傳送至該第(4z+4)柵極線,將第(4z+4)柵脈沖傳送至該第(4z+2)柵 極線;其中,ζ為大于等于0的正整數(shù),且該第一時脈信號、該第二時脈信號、該第三時脈信 號、與該第四時脈信號的頻率相同,且相位依序差90度。因此,本發(fā)明的優(yōu)點是提出一種液晶顯示面板,經(jīng)由改變像素陣列中的排列方式, 并利用行反轉(zhuǎn)(column inversion)驅(qū)動方式,將會維持共同電壓電平(Vcom)的穩(wěn)定。再 者,經(jīng)由配線區(qū)域的連線處理,使得子像素上下相鄰兩條的柵極線輸出的柵脈沖之間不會 互相重疊,因此可維持正常的顯示畫面。為讓本發(fā)明的上述和其他目的、特征和優(yōu)點能更明顯易懂,下文特舉優(yōu)選實施例, 并配合附圖,作詳細說明如下。


圖IA所繪示為公知液晶顯示面板示意圖。圖IB所繪示為圖IA的液晶顯示面板上顯示亮暗交錯的垂直條紋時的數(shù)據(jù)線上的 信號變化示意圖。圖2A所繪示為公知液晶顯示面板示意圖。圖2B所繪示為圖2A的液晶顯示面板上顯示亮暗交錯的垂直條紋時的數(shù)據(jù)線上的 信號變化示意圖。圖3A所繪示為本發(fā)明液晶顯示面板的第一實施例。圖3B所繪示為圖5A的液晶顯示面板上顯示亮暗交錯的垂直條紋時的數(shù)據(jù)線上的 信號變化示意圖。圖4A所繪示為本發(fā)明液晶顯示面板的第二實施例。圖4B所繪示為圖6A的液晶顯示面板上顯示亮暗交錯的垂直條紋時的數(shù)據(jù)線上的 信號變化示意圖。
圖5A與圖5B所繪示為本發(fā)明柵驅(qū)動單元第一實施例及其相關(guān)信號示意圖, 圖6A與圖6B所繪示為本發(fā)明柵驅(qū)動單元第二實施例及其相關(guān)信號示意圖, 其中,附圖標記說明如下
150L第一柵驅(qū)動芯片 410柵驅(qū)動器 412第二移位暫存器 414第四移位暫存器 416第六移位暫存器 418第八移位暫存器
141、142數(shù)據(jù)驅(qū)動芯片 150R第二柵驅(qū)動芯片 411第一移位暫存器 413第三移位暫存器 415第五移位暫存器 417第七移位暫存器 420顯示區(qū)域 510柵驅(qū)動單元
520數(shù)據(jù)驅(qū)動器
530基本排列單元610柵驅(qū)動單元
620數(shù)據(jù)驅(qū)動器630基本排列單元710柵驅(qū)動單元
720柵驅(qū)動器721第一移位暫存器723第三移位暫存器725第五移位暫存器727第七移位暫存器730配線區(qū)域
722第二移位暫存器 724第四移位暫存器 726第六移位暫存器 728第八移位暫存器 740顯示區(qū)域 810柵驅(qū)動單元
820柵驅(qū)動器821第一移位暫存器823第三移位暫存器825第五移位暫存器827第七移位暫存器830配線區(qū)域
822第二移位暫存器 824第四移位暫存器 826第六移位暫存器 828第八移位暫存器 840顯示區(qū)域
具體實施例方式請參照圖3A,其所繪示為本發(fā)明液晶顯示面板的第一實施例。本發(fā)明為一種三向 柵極像素排列的液晶顯示面板,包括一數(shù)據(jù)驅(qū)動器520與柵驅(qū)動單元510以及一像素陣列。 其中,數(shù)據(jù)驅(qū)動器520包括m條數(shù)據(jù)線(Dl Dm);柵驅(qū)動單元510連接至3η條柵極線。再者,數(shù)據(jù)線的驅(qū)動方式是使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動,亦即 在同一時間相鄰兩條數(shù)據(jù)線的驅(qū)動極性是相反的,因此第一數(shù)據(jù)線Dl為正極性、第二數(shù)據(jù) 線D2為負極性,并依此類推。液晶顯示面板上會接收一個共同電壓電平(Vcom),當數(shù)據(jù)線 上的電壓值大于共同電壓電平時即為正極性(+),當數(shù)據(jù)線上的電壓值小于共同電壓電平 時即為負極性(_)。本發(fā)明第一實施例中的像素陣列,舉例而言,以6X4個子像素為一個基本排列單 位530,其他像素陣列中的子像素排列方式皆是重復(fù)此基本排列單位。舉例來說,圖3A中 的基本排列單位530連接至第一柵極線Gl至第七柵極線G7,第一數(shù)據(jù)線Dl至第五數(shù)據(jù)線 D5。第一列包括四個紅色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第二 柵極線G2,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第一柵極線G1,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第二柵極線G2,第一端連 接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第一柵極線G1,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單 第二列包括四個綠色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第二 柵極線G2,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第三柵極線G3,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第二柵極線G2,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第三柵極線G3,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單元。第三列包括四個藍色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第四 柵極線G4,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第三柵極線G3,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第四柵極線G4,第一端連 接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第三柵極線G3,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單兀。第四列包括四個紅色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第四 柵極線G4,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第五柵極線G5,第一端連接至第二數(shù)據(jù)線D2,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第四柵極線G4,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第五柵極線G5,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單兀。第五列包括四個綠色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第六 柵極線G6,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第五柵極線G5,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第六柵極線G6,第一端連 接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第五柵極線G5,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單兀。第六列包括四個藍色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第六 柵極線G6,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第七柵極線G7,第一端連接至第二數(shù)據(jù)線D2,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第六柵極線G6,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第七柵極線G7,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單元。上述的基本排列單位530,是以第一柵極線Gl至第七柵極線G7,第一數(shù)據(jù)線Dl至 第五數(shù)據(jù)線D5為例來作說明。其可以擴展成為像素陣列中第(6x+l)柵極線至第(6x+7) 柵極線,第(4y+l)數(shù)據(jù)線至第(4y+5)數(shù)據(jù)線所包含的基本排列單位,其中x、y可為大于等 于0的正整數(shù)。亦即,當χ = y = ο時,即為描述基本排列單位530。當χ = 1、y = ο時,即是描 述第七柵極線G7至第十三柵極線G13,第一數(shù)據(jù)線Dl至第五數(shù)據(jù)線D5所包含的基本排列單位。
根據(jù)圖3A液晶顯示面板中子像素的排列方式,在顯示規(guī)則性畫面時候,相鄰的數(shù) 據(jù)線上并不會同時出現(xiàn)由低電壓電平往高電壓電平變化,或同時由高電壓電平往低電壓電 平變化。因此,共同電壓電平(Vcom)將不會受到耦合效應(yīng)而偏離原來的電平,因此可以保 持正常的顯示畫面。請參照圖3B,其所繪示為圖5A的液晶顯示面板上顯示亮暗交錯的垂直條紋時的 數(shù)據(jù)線上的信號變化示意圖。其中,共同電壓電平(Vcom)為4V并且在顯示的畫面上偶數(shù) 數(shù)據(jù)線為負極性、奇數(shù)數(shù)據(jù)線為正極性。再者,當數(shù)據(jù)線上的電壓為共同電壓電平(Vcom) 時,子像素為全亮狀態(tài);反之,當數(shù)據(jù)線上的電壓為OV或者8V,則子像素為全暗狀態(tài)。很明顯地,在使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動的液晶顯示面板上顯 示亮暗交錯的垂直條紋,偶數(shù)的數(shù)據(jù)線,例如第二數(shù)據(jù)線D2、第四數(shù)據(jù)線D4,必須根據(jù)柵極 線上的柵脈沖(Gl G12)依序在4V與OV之間變化。同理,奇數(shù)的數(shù)據(jù)線,例如第三數(shù)據(jù) 線D3、第五數(shù)據(jù)線D5,必須根據(jù)柵極線上的柵脈沖(Gl G12)依序在8V與4V之間變化。 如此,即可在畫面上呈現(xiàn)亮暗交錯的垂直條紋。因此,由圖3B可知,當偶數(shù)數(shù)據(jù)線由低電壓電平往高電壓電平變化時,奇數(shù)數(shù)據(jù) 線由高電壓電平往低電壓電平變化;反之,當偶數(shù)數(shù)據(jù)線由高電壓電平往低電壓電平變化 時,奇數(shù)數(shù)據(jù)線由低電壓電平往高電壓電平變化。因此,可以確定共同電壓電平(Vcom)將 不會受到耦合效應(yīng)而偏離原來的電平,因此可以保持正常的顯示畫面。請參照圖4A,其所繪示為本發(fā)明液晶顯示面板的第二實施例。本發(fā)明為一種三向 柵極像素排列的液晶顯示面板,包括一數(shù)據(jù)驅(qū)動器620與柵驅(qū)動單元610以及一像素陣列。 其中,數(shù)據(jù)驅(qū)動器620包括m條數(shù)據(jù)線(Dl Dm);柵驅(qū)動單元610連接至3η條柵極線。再者,數(shù)據(jù)線的驅(qū)動方式是使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動,亦即 在同一時間相鄰兩條數(shù)據(jù)線的驅(qū)動極性是相反的,因此第一數(shù)據(jù)線Dl為正極性、第二數(shù)據(jù) 線D2為負極性,并依此類推。由于液晶顯示面板上會接收一個共同電壓電平(Vcom),所以 當數(shù)據(jù)線上的電壓值大于共同電壓電平時即為正極性(+),當數(shù)據(jù)線上的電壓值小于共同 電壓電平時即為負極性(_)。本發(fā)明第二實施例中的像素陣列是以6X4個子像素為一個基本排列單位630,其 他像素陣列中的子像素排列方式皆是重復(fù)此基本排列單位。舉例來說,圖6A中的基本排列 單位630連接至第一柵極線Gl至第七柵極線G7,第一數(shù)據(jù)線Dl至第五數(shù)據(jù)線D5。第一列包括四個紅色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第一 柵極線G1,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第二柵極線G2,第一端連接至第二數(shù)據(jù)線D2,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第一柵極線G1,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第二柵極線G2,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單元。第二列包括四個綠色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第三 柵極線G3,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第二柵極線G2,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第三柵極線G3,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第二柵極線G2,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單元。第三列包括四個藍色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第三 柵極線G3,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第四柵極線G4,第一端連接至第二數(shù)據(jù)線D2,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第三柵極線G3,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第四柵極線G4,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單元。第四列包括四個紅色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第五 柵極線G5,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第四柵極線G4,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第五柵極線G5,第一端連 接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第四柵極線G4,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單元。第五列包括四個綠色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第五 柵極線G5,第一端連接至第二數(shù)據(jù)線D2,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第六柵極線G6,第一端連接至第二數(shù)據(jù)線D2,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第五柵極線G5,第一端連 接至第三數(shù)據(jù)線D3,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第六柵極線G6,第一端連接至第五數(shù)據(jù)線D5,第二端連接至第四子像素的存儲單元。第六列包括四個藍色子像素,其中,第一子像素的開關(guān)元件的控制端連接至第七 柵極線G7,第一端連接至第一數(shù)據(jù)線D1,第二端連接至第一子像素的存儲單元;第二子像 素的開關(guān)元件的控制端連接至第六柵極線G6,第一端連接至第三數(shù)據(jù)線D3,第二端連接至 第二子像素的存儲單元;第三子像素的開關(guān)元件的控制端連接至第七柵極線G7,第一端連 接至第四數(shù)據(jù)線D4,第二端連接至第三子像素的存儲單元;第四子像素的開關(guān)元件的控制 端連接至第六柵極線G6,第一端連接至第四數(shù)據(jù)線D4,第二端連接至第四子像素的存儲單元。上述的基本排列單位630,是以第一柵極線Gl至第七柵極線G7,第一數(shù)據(jù)線Dl至 第五數(shù)據(jù)線D5為例來作說明。其可以擴展成為像素陣列中第(6x+l)柵極線至第(6x+7) 柵極線G5,第(4y+l)數(shù)據(jù)線至第(4y+5)數(shù)據(jù)線所包含的基本排列單位,其中x、y可為大 于等于0的正整數(shù)。亦即,當χ = y = ο時,即為描述基本排列單位530。當χ = 1、y = ο時,即是描 述第七柵極線G7至第十三柵極線G13,第一數(shù)據(jù)線Dl至第五數(shù)據(jù)線D5所包含的基本排列單位。根據(jù)圖4A液晶顯示面板中子像素的排列方式,在顯示規(guī)則性畫面時候,相鄰的數(shù)據(jù)線上并不會同時出現(xiàn)由低電壓電平往高電壓電平變化,或同時由高電壓電平往低電壓電 平變化。因此,共同電壓電平(Vcom)將不會受到耦合效應(yīng)而偏離原來的電平,因此可以保 持正常的顯示畫面。請參照圖4B,其所繪示為圖4A的液晶顯示面板上顯示亮暗交錯的垂直條紋時的 數(shù)據(jù)線上的信號變化示意圖。其中,共同電壓電平(Vcom)為4V并且在顯示的畫面上偶數(shù) 數(shù)據(jù)線為負極性、奇數(shù)數(shù)據(jù)線為正極性。再者,當數(shù)據(jù)線上的電壓為共同電壓電平(Vcom) 時,子像素為全亮狀態(tài);反之,當數(shù)據(jù)線上的電壓為OV或者8V,則子像素為全暗狀態(tài)。很明顯地,在使用行反轉(zhuǎn)(column inversion)的方式來驅(qū)動的液晶顯示面板上顯 示亮暗交錯的垂直條紋,偶數(shù)的數(shù)據(jù)線,例如第二數(shù)據(jù)線D2、第四數(shù)據(jù)線D4,必須根據(jù)柵極 線上的柵脈沖(Gl G12)依序在4V與OV之間變化。同理,奇數(shù)的數(shù)據(jù)線,例如第三數(shù)據(jù) 線D3、第五數(shù)據(jù)線D5,必須根據(jù)柵極線上的柵脈沖(Gl G12)依序在8V與4V之間變化。 如此,即可在畫面上呈現(xiàn)亮暗交錯的垂直條紋。因此,由圖4B可知,當偶數(shù)數(shù)據(jù)線由低電壓電平往高電壓電平變化時,奇數(shù)數(shù)據(jù) 線由高電壓電平往低電壓電平變化;反之,當偶數(shù)數(shù)據(jù)線由高電壓電平往低電壓電平變化 時,奇數(shù)數(shù)據(jù)線由低電壓電平往高電壓電平變化。因此,可以確定共同電壓電平(Vcom)將 不會受到耦合效應(yīng)而偏離原來的電平,因此可以保持正常的顯示畫面。再者,本發(fā)明更提一種柵驅(qū)動器的設(shè)計并且配合液晶顯示面板上的跳線處理,使 得畫面顯示品質(zhì)有效地改善。也就是說,利用本發(fā)明的柵驅(qū)動單元,顯示區(qū)域內(nèi)相鄰兩條柵 極線輸出不會重疊,因此子像素電壓不會受到鄰近柵極線的影響,讓畫面有良好顯示品質(zhì)。請參照圖5A與圖5B,其所繪示為本發(fā)明柵驅(qū)動單元第一實施例及其相關(guān)信號示 意圖。柵驅(qū)動單元710包括一柵驅(qū)動器720與一配線區(qū)域730。其中,柵驅(qū)動器720包括多 個移位暫存單元721 728,其中第一移位暫存器721至第四移位暫存器724個別接收四 個時脈信號(Cl C4)并可產(chǎn)生四個柵脈沖gl g4。再者,顯示區(qū)域740上有多條柵極 線Gl G8。根據(jù)本發(fā)明的實施例,于配線區(qū)域730中將第一柵脈沖gl傳遞至第三柵極線 G3,將第二柵脈沖g2傳遞至第一柵極線G1,將第三柵脈沖g3傳遞至第四柵極線G4,將第四 柵脈沖g4傳遞至第二柵極線G2。同理,第五移位暫存器725至第八移位暫存器728及其后 續(xù)移位暫存器的布線方式與上述相同,不再贅述。其中,第一移位暫存器721與第二移位暫存器722接收起始信號ST后,即根據(jù)第 一時脈信號Cl與第二時脈信號C2來產(chǎn)生第一柵脈沖gl與第二柵脈沖g2,經(jīng)由配線傳遞至 至第一柵極線Gl與第三柵極線G3。同理,第一移位暫存器721會通知第三移位暫存器723 根據(jù)第三時脈信號C3產(chǎn)生第三柵脈沖g3,經(jīng)由配線傳遞至第四柵極線G4,第二移位暫存器 722會通知第四移位暫存器724根據(jù)第四時脈信號C4產(chǎn)生第四柵脈沖g4,經(jīng)由配線傳遞至 第二柵極線G2。其中,四個時脈信號(Cl C4)的頻率相同,且彼此之間的相位相差為90 度。如圖5B所示,經(jīng)由配線區(qū)域730的處理,第一柵極線Gl上的柵脈沖(g2)與第二 柵極線G2上的柵脈沖(g4)不會互相重疊。同理,第三柵極線G3上的柵脈沖(gl)與第四 柵極線G4上的柵脈沖(g3)不會互相重疊。亦即,子像素上下相鄰兩條的柵極線輸出的柵 脈沖之間不會互相重疊,因此可維持正常的顯示畫面。也就是說,柵驅(qū)動器可擴展成為具有一第(4z+l)移位暫存器、一第(4z+2)移位
15暫存器、一第(4Z+3)移位暫存器、與一第(4Z+4)移位暫存器,其中,第(4Z+1)移位暫存器 根據(jù)一第一時脈信號產(chǎn)生一第(4z+l)柵脈沖,第(4z+2)移位暫存器根據(jù)一第二時脈信號 產(chǎn)生一第(4z+2)柵脈沖,第(4z+3)移位暫存器根據(jù)一第三時脈信號產(chǎn)生一第(4z+3)柵脈 沖,第(4z+4)移位暫存器根據(jù)一第四時脈信號產(chǎn)生一第(4z+4)柵脈沖;以及一配線區(qū)域, 將該第(4z+l)柵脈沖傳送至第(4z+3)柵極線,將該第(4z+2)柵脈沖傳送至第(4z+l)柵極 線,將第(4z+3)柵脈沖傳送至該第(4z+4)柵極線,將第(4z+4)柵脈沖傳送至該第(4z+2) 柵極線;其中,ζ為大于等于0的正整數(shù)。請參照圖6A與圖6B,其所繪示為本發(fā)明柵驅(qū)動單元第二實施例及其相關(guān)信號示 意圖。柵驅(qū)動單元810包括一柵驅(qū)動器820與一配線區(qū)域830。其中,柵驅(qū)動器820包括多 個移位暫存單元821 828,其中第一移位暫存器821至第四移位暫存器824個別接收四 個時脈信號(Cl C4)并可產(chǎn)生四個柵脈沖gl g4。再者,顯示區(qū)域840上有多條柵極 線Gl G8。根據(jù)本發(fā)明的實施例,于配線區(qū)域830中將第一柵脈沖gl傳遞至第三柵極線 G3,將第二柵脈沖g2傳遞至第一柵極線G1,將第三柵脈沖g3傳遞至第四柵極線G4,將第四 柵脈沖g4傳遞至第二柵極線G2。同理,第五移位暫存器825至第八移位暫存器828及其后 續(xù)移位暫存器的布線方式與上述相同,不再贅述。其中,第一移位暫存器821與第二移位暫存器822接收起始信號ST后,即根據(jù)第 一時脈信號Cl與第二時脈信號C2來產(chǎn)生第一柵脈沖gl與第二柵脈沖g2,經(jīng)由配線傳遞至 至第一柵極線Gl與第三柵極線G3。同理,第一移位暫存器821會通知第三移位暫存器823 根據(jù)第三時脈信號C3產(chǎn)生第三柵脈沖g3,經(jīng)由配線傳遞至第四柵極線G4,第二移位暫存器 822會通知第四移位暫存器824根據(jù)第四時脈信號C4產(chǎn)生第四柵脈沖g4,經(jīng)由配線傳遞至 第二柵極線G2。其中,四個時脈信號(Cl C4)的頻率相同,且彼此之間的相位相差為90 度。如圖6B所示,經(jīng)由配線區(qū)域830的處理,第一柵極線Gl上的柵脈沖(g2)與第二 柵極線G2上的柵脈沖(g4)不會互相重疊。同理,第三柵極線G3上的柵脈沖(gl)與第四 柵極線G4上的柵脈沖(g3)不會互相重疊。亦即,子像素上下相鄰兩條的柵極線輸出的柵 脈沖之間不會互相重疊,因此可維持正常的顯示畫面。因此,本發(fā)明的優(yōu)點是提出一種液晶顯示面板,經(jīng)由改變像素陣列中的排列方式, 并利用行反轉(zhuǎn)(column inversion)驅(qū)動方式,將會維持共同電壓電平(Vcom)的穩(wěn)定。再 者,經(jīng)由配線區(qū)域的連線處理,使得子像素上下相鄰兩條的柵極線輸出的柵脈沖之間不會 互相重疊,因此可維持正常的顯示畫面。雖然本發(fā)明已以優(yōu)選實施例揭示如上,然而其并非用以限定本發(fā)明,任何本領(lǐng)域 技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),當可作些許的更動與潤飾,因此本發(fā)明的保護 范圍當視隨附的權(quán)利要求所界定的范圍為準。
權(quán)利要求
一種液晶顯示面板,包括多個基本排列單位,其中每一該基本排列包括一第一列包括四個第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第(4y+1)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+1)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+1)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第二列包括四個第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,第一端連接至第(4y+2)數(shù)據(jù)線,第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第三列包括四個第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至第(4y+1)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第四列包括四個該第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第五列包括四個該第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第(4y+1)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;以及一第六列包括四個該第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+7)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+7)柵極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;其中,x、y為正整數(shù)。
2.如權(quán)利要求1所述的液晶顯示面板,其中該第一顏色為紅色,該第二顏色為綠色、該 第三顏色為藍色。
3.如權(quán)利要求1所述的液晶顯示面板,其中該液晶顯示面板為一三向柵極像素排列的 液晶顯示面板。
4.如權(quán)利要求1所述的液晶顯示面板,其中更括一數(shù)據(jù)驅(qū)動器,利用一行反轉(zhuǎn)的方式 來驅(qū)動第(4y+l)數(shù)據(jù)線、第(4y+2)數(shù)據(jù)線、第(4y+3)數(shù)據(jù)線、第(4y+4)數(shù)據(jù)線、第(4y+5) 數(shù)據(jù)線。
5.如權(quán)利要求1所述的液晶顯示面板,其中還包括一柵驅(qū)動單元,該柵驅(qū)動單元包括一柵驅(qū)動器,具有一第一移位暫存器、一第二移位暫存器、一第三移位暫存器、與一第四移位暫存器,其中,第一移位暫存器根據(jù)一第一時脈信號產(chǎn)生一第一柵脈沖,第二移位暫 存器根據(jù)一第二時脈信號產(chǎn)生一第二柵脈沖,第三移位暫存器根據(jù)一第三時脈信號產(chǎn)生一 第三柵脈沖,第四移位暫存器根據(jù)一第四時脈信號產(chǎn)生一第四柵脈沖;第五移位暫存器根 據(jù)該第一時脈信號產(chǎn)生一第五柵脈沖;第六移位暫存器根據(jù)該第二時脈信號產(chǎn)生一第六柵 脈沖;第七移位暫存器根據(jù)該第三時脈信號產(chǎn)生一第七柵脈沖;第八移位暫存器根據(jù)該第 四時脈信號產(chǎn)生一第八柵脈沖;以及一配線區(qū)域,將該第一柵脈沖傳送至第(6x+3)柵極線,將該第二柵脈沖傳送至第 (6x+l)柵極線,將第三柵脈沖傳送至該第(6x+4)柵極線,將第四柵脈沖傳送至該第(6x+2) 柵極線,將該第六柵脈沖傳送至第(6x+5)柵極線,將第八柵脈沖傳送至該第(6x+6)柵極 線.一入 ,其中,該第一時脈信號、該第二時脈信號、該第三時脈信號、與該第四時脈信號的頻率 相同,且相位依序差90度。
6.一種液晶顯示面板,包括多個基本排列單位,其中每一該基本排列包括一第一列包括四個第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+l)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第 (4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件 的一控制端連接至第(6x+l)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該 第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極 線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第二列包括四個第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+3)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極線,一第一端連接至第 (4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該 第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+2)柵極 線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第三列包括四個第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至第 (6x+3)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存儲 單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至第 (4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元件 的一控制端連接至第(6x+3)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至該 第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極 線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第四列包括四個該第一顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至 第(6x+5)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存 儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵極線,一第一端連接至 第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元 件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至 該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+4)柵 極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;一第五列包括四個該第二顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至 第(6x+5)柵極線,一第一端連接至第(4y+2)數(shù)據(jù)線,一第二端連接至該第一子像素的一存 儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至 第(4y+2)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元 件的一控制端連接至第(6x+5)柵極線,一第一端連接至第(4y+3)數(shù)據(jù)線,一第二端連接至 該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵 極線,一第一端連接至第(4y+5)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元;以 及一第六列包括四個該第三顏色子像素,一第一子像素的一開關(guān)元件的一控制端連接至 第(6x+7)柵極線,一第一端連接至第(4y+l)數(shù)據(jù)線,一第二端連接至該第一子像素的一存 儲單元;一第二子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵極線,一第一端連接至 第(4y+3)數(shù)據(jù)線,一第二端連接至該第二子像素的一存儲單元;一第三子像素的一開關(guān)元 件的一控制端連接至第(6x+7)柵極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至 該第三子像素的一存儲單元;一第四子像素的一開關(guān)元件的一控制端連接至第(6x+6)柵 極線,一第一端連接至第(4y+4)數(shù)據(jù)線,一第二端連接至該第四子像素的一存儲單元; 其中,x、y為正整數(shù)。
7.如權(quán)利要求6所述的液晶顯示面板,其中該第一顏色為紅色,該第二顏色為綠色、該 第三顏色為藍色。
8.如權(quán)利要求6所述的液晶顯示面板,其中該液晶顯示面板為一三向柵極像素排列的 液晶顯示面板。
9.如權(quán)利要求6所述的液晶顯示面板,其中更括一數(shù)據(jù)驅(qū)動器,利用一行反轉(zhuǎn)的方式 來驅(qū)動第(4y+l)數(shù)據(jù)線、第(4y+2)數(shù)據(jù)線、第(4y+3)數(shù)據(jù)線、第(4y+4)數(shù)據(jù)線、第(4y+5)數(shù)據(jù)線。
10.如權(quán)利要求6所述的液晶顯示面板,其中還包括一柵驅(qū)動單元,該柵驅(qū)動單元包括一柵驅(qū)動器,具有一第一移位暫存器、一第二移位暫存器、一第三移位暫存器、與一第 四移位暫存器,其中,第一移位暫存器根據(jù)一第一時脈信號產(chǎn)生一第一柵脈沖,第二移位暫 存器根據(jù)一第二時脈信號產(chǎn)生一第二柵脈沖,第三移位暫存器根據(jù)一第三時脈信號產(chǎn)生一 第三柵脈沖,第四移位暫存器根據(jù)一第四時脈信號產(chǎn)生一第四柵脈沖;第五移位暫存器根 據(jù)該第一時脈信號產(chǎn)生一第五柵脈沖;第六移位暫存器根據(jù)該第二時脈信號產(chǎn)生一第六柵 脈沖;第七移位暫存器根據(jù)該第三時脈信號產(chǎn)生一第七柵脈沖;第八移位暫存器根據(jù)該第 四時脈信號產(chǎn)生一第八柵脈沖;以及一配線區(qū)域,將該第一柵脈沖傳送至第(6x+3)柵極線,將該第二柵脈沖傳送至第 (6x+l)柵極線,將第三柵脈沖傳送至該第(6x+4)柵極線,將第四柵脈沖傳送至該第(6x+2) 柵極線,將該第六柵脈沖傳送至第(6x+5)柵極線,將第八柵脈沖傳送至該第(6x+6)柵極 線.一入 ,其中,該第一時脈信號、該第二時脈信號、該第三時脈信號、與該第四時脈信號的頻率 相同,且相位依序差90度。
11.一種液晶顯示面板,包括一顯示區(qū)域,該顯示區(qū)域有多條柵極線;以及 一柵驅(qū)動單元,包括一柵驅(qū)動器,具有一第(4z+l)移位暫存器、一第(4z+2)移位暫存器、一第(4z+3)移位 暫存器、與一第(4z+4)移位暫存器,其中,第(4z+l)移位暫存器根據(jù)一第一時脈信號產(chǎn)生 一第(4z+l)柵脈沖,第(4z+2)移位暫存器根據(jù)一第二時脈信號產(chǎn)生一第(4z+2)柵脈沖, 第(4z+3)移位暫存器根據(jù)一第三時脈信號產(chǎn)生一第(4z+3)柵脈沖,第(4z+4)移位暫存器 根據(jù)一第四時脈信號產(chǎn)生一第(4z+4)柵脈沖;以及一配線區(qū)域,將該第(4z+l)柵脈沖傳送至第(4z+3)柵極線,將該第(4z+2)柵脈沖傳 送至第(4z+l)柵極線,將第(4z+3)柵脈沖傳送至該第(4z+4)柵極線,將第(4z+4)柵脈沖 傳送至該第(4z+2)柵極線;其中,ζ為正整數(shù),且該第一時脈信號、該第二時脈信號、該第三時脈信號、與該第四時 脈信號的頻率相同,且其相位依序差90度。
全文摘要
本發(fā)明提供一種液晶顯示面板,該液晶顯示面板包括多個基本排列單位,其中每一該基本排列包括第一列包括四個第一顏色子像素、第二列包括四個第二顏色子像素、第三列包括四個第三顏色子像素、第四列包括四個第四顏色子像素、第五列包括四個第五顏色子像素以及第六列包括四個第六顏色子像素。本發(fā)明的優(yōu)點是經(jīng)由改變像素陣列中的排列方式,并利用行反轉(zhuǎn)驅(qū)動方式,以維持共同電壓電平的穩(wěn)定。再者,經(jīng)由配線區(qū)域的連線處理,使得子像素上下相鄰兩條的柵極線輸出的柵脈沖之間不會互相重疊,可以維持正常的顯示畫面。
文檔編號G09G3/36GK101996607SQ20101056964
公開日2011年3月30日 申請日期2010年11月24日 優(yōu)先權(quán)日2010年11月24日
發(fā)明者徐國華, 楊欲忠, 林坤岳, 林致穎, 蘇國彰, 陳勇志 申請人:友達光電股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
昌吉市| 龙井市| 乐山市| 太白县| 冕宁县| 常德市| 陈巴尔虎旗| 麻城市| 准格尔旗| 偏关县| 渭南市| 新疆| 达尔| 简阳市| 维西| 杭锦后旗| 德清县| 明溪县| 本溪市| 扶沟县| 平顶山市| 武冈市| 喀喇沁旗| 墨脱县| 招远市| 格尔木市| 三台县| 荆州市| 青神县| 宣武区| 招远市| 安福县| 吴堡县| 鄂托克旗| 南陵县| 黎川县| 淳化县| 乐安县| 治多县| 滨州市| 固阳县|