專利名稱:移位寄存器電路的制作方法
技術領域:
本發(fā)明涉及一種移位寄存器電路,特別是涉及一種用來提供多個掃描訊號與多個發(fā)光訊號的移位寄存器電路。
背景技術:
平面顯示裝置(Flat Panel Display)具有外型輕薄、省電以及無輻射等優(yōu)點,所以被廣泛地應用于計算機屏幕、移動電話、個人數(shù)字助理(PDA)、平面電視等電子產品上。 在各種平面顯示裝置中,主動式矩陣有機發(fā)光顯示裝置(Active Matrix Organic Light Emitting Display ;AMOLED)還具有自發(fā)光、高亮度、高發(fā)光效率、高對比、反應速度快、廣視角、以及可使用溫度范圍大等進一步的優(yōu)點,因此在平面顯示裝置的市場上極具競爭性。一般而言,主動式矩陣有機發(fā)光顯示裝置包含有多個像素單元、移位寄存器電路以及數(shù)據(jù)驅動器。數(shù)據(jù)驅動器用來產生多個數(shù)據(jù)訊號至多個像素單元。移位寄存器電路用來產生多個掃描訊號饋入多個像素單元以控制多個數(shù)據(jù)訊號的寫入運作。此外,移位寄存器電路另用來產生多個發(fā)光訊號,據(jù)以提供多個像素單元的發(fā)光致能控制,而且每一發(fā)光訊號反相于對應掃描訊號以進行電路運作的晶體管臨界電壓補償。現(xiàn)有技術是以互補式金屬氧化物半導體(Complementary Metal Oxide Semiconductor ;CMOS)電路所設計的反相器來提供互為反相的掃描訊號及發(fā)光訊號,亦即此種現(xiàn)有的移位寄存器電路包含P型晶體管與N型晶體管,故需較復雜的半導體制造工藝。
發(fā)明內容
依據(jù)本發(fā)明的實施例,其揭示一種用來提供多個掃描訊號與多個發(fā)光訊號的移位寄存器電路。此種移位寄存器電路包含多級移位寄存器,每一級移位寄存器包含第一下拉單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元、第二下拉單元、以及第二控制單元。第一下拉單元用來根據(jù)驅動控制電壓與第一時鐘以下拉對應掃描訊號。電連接于第一下拉單元的輸入單元用來根據(jù)輸入訊號與反相于第一時鐘的第二時鐘以輸出驅動控制電壓。電連接于輸入單元的第一控制單元用來根據(jù)驅動控制電壓以提供第一控制訊號。 電連接于第一控制單元、輸入單元與第一下拉單元的第一上拉單元用來根據(jù)第一控制訊號以上拉驅動控制電壓與對應掃描訊號。電連接于第一下拉單元的第二上拉單元用來根據(jù)對應掃描訊號以上拉對應發(fā)光訊號。電連接于第二上拉單元的第二下拉單元用來根據(jù)第二控制訊號以下拉對應發(fā)光訊號。電連接于第二下拉單元的第二控制單元用來根據(jù)對應掃描訊號與第二時鐘以提供第二控制訊號。
圖1為本發(fā)明第一實施例的移位寄存器電路的示意圖。圖2為圖1所示的移位寄存器電路的工作相關訊號波形示意圖,其中橫軸為時間
軸ο
圖3為本發(fā)明第二實施例的移位寄存器電路的示意4為本發(fā)明第三實施例的移位寄存器電路的示意圖附圖符號說明 100、 200、 300
權利要求
1.一種移位寄存器電路,用來提供多個掃描訊號與多個發(fā)光訊號,該移位寄存器電路包含多級移位寄存器,這些級移位寄存器的一第N級移位寄存器包含一第一下拉單元,用來根據(jù)一驅動控制電壓與一第一時鐘以下拉這些掃描訊號的一第 N掃描訊號;一輸入單元,電連接于該第一下拉單元,該輸入單元用來根據(jù)一第一輸入訊號與一反相于該第一時鐘的第二時鐘以輸出該驅動控制電壓;一第一控制單元,電連接于該輸入單元,該第一控制單元用來根據(jù)該驅動控制電壓以提供一第一控制訊號;一第一上拉單元,電連接于該第一控制單元、該輸入單元與該第一下拉單元,該第一上拉單元用來根據(jù)該第一控制訊號以上拉該驅動控制電壓與該第N掃描訊號;一第二上拉單元,電連接于該第一下拉單元,該第二上拉單元用來根據(jù)該第N掃描訊號以上拉這些發(fā)光訊號的一第N發(fā)光訊號;一第二下拉單元,電連接于該第二上拉單元,該第二下拉單元用來根據(jù)一第二控制訊號以下拉該第N發(fā)光訊號;以及一第二控制單元,電連接于該第二下拉單元,該第二控制單元用來根據(jù)該第N掃描訊號與該第二時鐘以提供該第二控制訊號。
2.如權利要求1所述的移位寄存器電路,其中該第一下拉單元包含一第一晶體管,具有一用來接收該第一時鐘的第一端、一用來接收該驅動控制電壓的柵極端、及一用來輸出該第N掃描訊號的第二端。
3.如權利要求1所述的移位寄存器電路,其中該第一上拉單元包含一第二晶體管,具有一電連接于該第一下拉單元的第一端、一用來接收該第一控制訊號的柵極端、及一用來接收一高參考電壓的第二端;以及一第三晶體管,具有一電連接于該輸入單元的第一端、一用來接收該第一控制訊號的柵極端、及一用來接收該高參考電壓的第二端。
4.如權利要求1所述的移位寄存器電路,其中該第一控制單元包含一第四晶體管,具有一用來接收一低參考電壓的第一端、一電連接于該第一端的柵極端、及一用來輸出該第一控制訊號的第二端;以及一第五晶體管,具有一電連接于該第四晶體管的第二端的第一端、一用來接收該驅動控制電壓的柵極端、及一用來接收一高參考電壓的第二端。
5.如權利要求1所述的移位寄存器電路,其中該第二上拉單元包含一第六晶體管,具有一用來接收一高參考電壓的第一端、一用來接收該第N掃描訊號的柵極端、及一用來輸出該第N發(fā)光訊號的第二端。
6.如權利要求1所述的移位寄存器電路,其中該第二下拉單元包含一第七晶體管,具有一電連接于該第二上拉單元的第一端、一用來接收該第二控制訊號的柵極端、及一用來接收一低參考電壓的第二端。
7.如權利要求1所述的移位寄存器電路,其中該第二控制單元包含一第八晶體管,具有一用來輸出該第二控制訊號的第一端、一用來接收該第二時鐘的柵極端、及一用來接收一低參考電壓的第二端;以及一第九晶體管,具有一電連接于該第八晶體管的第一端的第一端、一用來接收該第N掃描訊號的柵極端、及一用來接收一高參考電壓的第二端。
8.如權利要求1所述的移位寄存器電路,其中該第N級移位寄存器還包含一第三上拉單元,電連接于該第一下拉單元,該第三上拉單元用來根據(jù)一第二輸入訊號以上拉該第N掃描訊號。
9.如權利要求8所述的移位寄存器電路,其中該第三上拉單元包含一第十晶體管,具有一電連接于該第一下拉單元的第一端、一用來接收該第二輸入訊號的柵極端、及一用來接收一高參考電壓的第二端。
10.如權利要求8所述的移位寄存器電路,其中該第一輸入訊號為這些掃描訊號的一第(N-I)掃描訊號,該第二輸入訊號為這些掃描訊號的一第(N+1)掃描訊號。
11.如權利要求1所述的移位寄存器電路,其中該輸入單元包含一第十一晶體管,具有一用來接收該第一輸入訊號的第一端、一用來接收該第二時鐘的柵極端、及一電連接于該第一下拉單元的第二端。
12.如權利要求1所述的移位寄存器電路,其中該第N級移位寄存器還包含 一穩(wěn)壓單元,電連接于該輸入單元與該第一下拉單元,該穩(wěn)壓單元用來根據(jù)該第N掃描訊號以穩(wěn)壓該驅動控制電壓。
13.如權利要求12所述的移位寄存器電路,其中 該輸入單元包含一第十一晶體管,具有一用來接收該第一輸入訊號的第一端、一用來接收該第二時鐘的柵極端、及一第二端;以及一第十二晶體管,具有一電連接于該第十一晶體管的第二端的第一端、一用來接收該第二時鐘的柵極端、及一電連接于該第一下拉單元的第二端;以及該穩(wěn)壓單元包含一第十三晶體管,具有一用來接收該第N掃描訊號的第一端、一用來接收該第N掃描訊號的柵極端、及一電連接于該第十二晶體管的第一端的第二端。
14.如權利要求1所述的移位寄存器電路,其中該第N級移位寄存器還包含一進位單元,電連接于該輸入單元,該進位單元用來根據(jù)該驅動控制電壓與該第一時鐘以輸出一第N啟始脈沖訊號;以及一第三上拉單元,電連接于該輸入單元、該第一下拉單元與該進位單元,該第三上拉單元用來根據(jù)一第二輸入訊號以上拉該驅動控制電壓、該第N掃描訊號及該第N啟始脈沖訊號。
15.如權利要求14所述的移位寄存器電路,其中該第一輸入訊號為一第(N-I)啟始脈沖訊號,該第二輸入訊號為一第(N+1)啟始脈沖訊號或這些掃描訊號的一第(N+1)掃描訊號。
16.如權利要求14所述的移位寄存器電路,其中該進位單元包含一第十四晶體管,具有一用來接收該第一時鐘的第一端、一用來接收該驅動控制電壓的柵極端、及一用來輸出該第N啟始脈沖訊號的第二端。
17.如權利要求14所述的移位寄存器電路,其中該第三上拉單元包含一第十晶體管,具有一電連接于該第一下拉單元的第一端、一用來接收該第二輸入訊號的柵極端、及一用來接收一高參考電壓的第二端;以及一第十五晶體管,具有一電連接于該進位單元的第一端、一用來接收該第二輸入訊號的柵極端、及一用來接收該高參考電壓的第二端。
18.如權利要求17所述的移位寄存器電路,其中該第三上拉單元還包含一第十七晶體管,具有一電連接于該輸入單元的第一端、一用來接收該第二輸入訊號的柵極端、及一用來接收該高參考電壓的第二端。
19.如權利要求14所述的移位寄存器電路,其中該第一上拉單元還用來根據(jù)該第一控制訊號以上拉該第N啟始脈沖訊號。
20.如權利要求19所述的移位寄存器電路,其中該第一上拉單元包含一第二晶體管,具有一電連接于該第一下拉單元的第一端、一用來接收該第一控制訊號的柵極端、及一用來接收一高參考電壓的第二端;一第三晶體管,具有一電連接于該輸入單元的第一端、一用來接收該第一控制訊號的柵極端、及一用來接收該高參考電壓的第二端;以及一第十六晶體管,具有一電連接于該進位單元的第一端、一用來接收該第一控制訊號的柵極端、及一用來接收該高參考電壓的第二端。
全文摘要
一種移位寄存器電路,包含多級移位寄存器,其中每一級移位寄存器具有一用來根據(jù)驅動控制電壓與第一時鐘以下拉掃描訊號的第一下拉單元、一用來根據(jù)輸入訊號與反相于第一時鐘的第二時鐘以輸出驅動控制電壓的輸入單元、一用來根據(jù)驅動控制電壓以提供第一控制訊號的第一控制單元、一用來根據(jù)第一控制訊號以上拉驅動控制電壓與掃描訊號的第一上拉單元、一用來根據(jù)掃描訊號以上拉發(fā)光訊號的第二上拉單元、一用來根據(jù)掃描訊號與第二時鐘以提供第二控制訊號的第二控制單元、以及一用來根據(jù)第二控制訊號以下拉發(fā)光訊號的第二下拉單元。
文檔編號G09G3/20GK102201194SQ20111017830
公開日2011年9月28日 申請日期2011年6月29日 優(yōu)先權日2011年4月28日
發(fā)明者劉俊彥, 曾卿杰, 蔡軒名 申請人:友達光電股份有限公司