專利名稱:一種led顯示屏消隱控制電路及l(fā)ed驅(qū)動芯片的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于LED驅(qū)動控制領(lǐng)域,尤其涉及一種LED顯示屏消隱控制電路及LED驅(qū)動芯片。
背景技術(shù):
隨著LED顯示屏越來越廣泛地應(yīng)用于我們的日常生活與工作,人們對LED顯示屏的要求也越來越高,高刷新率和大尺寸是大部分用戶所要求的。然而,高刷新率和大尺寸會導(dǎo)致圖像顯示的清晰度降低,而引發(fā)圖像清晰度的主要原因是LED顯示屏的行線和列線上存在寄生電容,在行掃描過程中,如果電流消隱無法得到很好的控制,則會出現(xiàn)拖影顯示現(xiàn)象,嚴重影響圖像的清晰度。針對上述問題,現(xiàn)有技術(shù)提供了一種消隱電路,其通過在LED顯示屏的每一列線上添加一個上拉電阻,在行掃描過程中提前給寄生電容充電,進而消除拖影現(xiàn)象的發(fā)生,以提高圖像顯示的清晰度。然而,現(xiàn)有技術(shù)卻因為添加了上拉電阻而在行顯示時間內(nèi)增大了功耗,增加了成本,同時使LED的工作電流無法得到精確的恒流控制,影響了 LED顯示屏的顯示一致性,降低了 LED顯示屏的顯示質(zhì)量。因此,現(xiàn)有技術(shù)存在無法對LED實現(xiàn)精確的恒流控制,導(dǎo)致LED顯示屏的顯示質(zhì)量低的問題。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種LED顯示屏消隱控制電路,旨在解決現(xiàn)有技術(shù)所存在的無法對LED實現(xiàn)精確的恒流控制,導(dǎo)致LED顯示屏的顯示質(zhì)量低的問題。本發(fā)明是這樣實現(xiàn)的,一種LED顯示屏消隱控制電路,與直流電源、驅(qū)動電路模塊以及外部主控裝置相連接,所述LED顯示屏消隱控制電路包括時序控制模塊,輸入端與所述外部主控裝置的使能信號端相連接,第一輸出端接所述驅(qū)動電路模塊的使能端,用于對從所述外部主控裝置輸出的使能控制信號進行時序處理,并通過所述第一輸出端控制所述驅(qū)動電路模塊的工作狀態(tài);消隱模塊,控制端接所述時序控制模塊的第二輸出端,輸入端接所述直流電源的輸出端,輸出端同時與所述驅(qū)動電路模塊的輸出端及LED顯示屏的控制端相連接,用于根據(jù)所述時序控制模塊的第二輸出端的輸出電平對LED顯示屏各列線的寄生電容進行充電。本發(fā)明的另一目的還在于提供一種LED驅(qū)動芯片,所述LED驅(qū)動芯片包括驅(qū)動電路模塊和LED顯示屏消隱控制電路,所述LED顯示屏消隱控制電路與直流電源、所述驅(qū)動電路模塊以及外部主控裝置相連接,所述LED顯示屏消隱控制電路包括時序控制模塊,輸入端與所述外部主控裝置的使能信號端相連接,第一輸出端接所述驅(qū)動電路模塊的使能端,用于對從所述外部主控裝置輸出的使能控制信號進行時序處理,并通過所述第一輸出端控制所述驅(qū)動電路模塊的工作狀態(tài);消隱模塊,控制端接所述時序控制模塊的第二輸出端,輸入端接所述直流電源的輸出端,輸出端同時與所述驅(qū)動電路模塊的輸出端及LED顯示屏的控制端相連接,用于根據(jù)所述時序控制模塊的第二輸出端的輸出電平對LED顯示屏各列線的寄生電容進行充電。在本發(fā)明中,通過采用包括所述時序控制模塊和所述消隱模塊的LED顯示屏消隱控制電路,在LED顯示屏行掃描過程中,消隱模塊于每兩行的掃描時間空隙對LED顯示屏各列線的寄生電容進行充電,以達到有效地消除拖影現(xiàn)象的目的,同時使驅(qū)動電路模塊對LED 顯示屏中各列LED實現(xiàn)精確的恒流控制,提高了 LED顯示屏的圖像顯示質(zhì)量,從而解決了現(xiàn)有技術(shù)所存在的無法對LED實現(xiàn)精確的恒流控制,導(dǎo)致LED顯示屏的顯示質(zhì)量低的問題。
圖
圖
圖
圖
圖
是本發(fā)明第一實施例提供的是本發(fā)明第二實施例提供的是本發(fā)明第二實施例提供的是本發(fā)明第三實施例提供的
LED LED LED LED
是本發(fā)明第三實施例提供的LED
顯示屏消隱控制電路的模塊結(jié)構(gòu)顯示屏消隱控制電路的示例電路結(jié)構(gòu)圖顯示屏消隱控制電路的工作進程時序圖顯示屏消隱控制電路的示例電路結(jié)構(gòu)圖顯示屏消隱控制電路的工作進程時序圖。
具體實施例方式為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點更加清楚明白,以下結(jié)合附圖及實施例,對本發(fā)明進行進一步詳細說明。應(yīng)當(dāng)理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。在本發(fā)明實施例中,通過采用包括時序控制模塊和消隱模塊的LED顯示屏消隱控制電路,在LED顯示屏行掃描過程中,消隱模塊于每兩行的掃描時間空隙對LED顯示屏各列線的寄生電容進行充電,以達到有效地消除拖影現(xiàn)象的目的,同時使驅(qū)動電路模塊對LED 顯示屏中各列LED實現(xiàn)精確的恒流控制,提高了 LED顯示屏的圖像顯示質(zhì)量。以下結(jié)合具體實施例對LED顯示屏消隱控制電路的具體實現(xiàn)進行詳細描述實施例一:圖I示出了本發(fā)明第一實施例提供的LED顯示屏消隱控制電路的模塊結(jié)構(gòu)圖,為了便于說明,僅示出了與本發(fā)明第一實施例相關(guān)的部分,詳述如下LED顯示屏消隱控制電路100與直流電源200、驅(qū)動電路模塊300以及外部主控裝置400相連接,LED顯示屏消隱控制電路100包括時序控制模塊101,輸入端與外部主控裝置400的使能信號端相連接,第一輸出端接驅(qū)動電路模塊300的使能端,用于對從外部主控裝置400輸出的使能控制信號進行時序處理,并通過第一輸出端控制驅(qū)動電路模塊300的工作狀態(tài)。消隱模塊102,控制端接時序控制模塊101的第二輸出端,輸入端接直流電源200 的輸出端,輸出端接同時與驅(qū)動電路模塊300的輸出端及LED顯示屏600的控制端相連接, 用于根據(jù)時序控制模塊101的第二輸出端的輸出電平對LED顯示屏各列線的寄生電容進行充電。在本發(fā)明實施例中,外部主控裝置400還與譯碼驅(qū)動電路500相連接,譯碼驅(qū)動電路500的各個行選端與LED顯示屏600的各個行控制端——對應(yīng)相連接,譯碼驅(qū)動電路500 用于根據(jù)外部主控裝置400輸出的選通指令開啟LED顯示屏600中某一行的LED。實施例二 :
圖2示出了本發(fā)明第二實施例提供的LED顯示屏消隱控制電路的示例電路結(jié)構(gòu)圖,為了便于說明,僅示出了與本發(fā)明第二實施例相關(guān)的部分,詳述如下作為本發(fā)明一實施例,時序控制模塊101包括第一或非門U1、第一反相器INV1、第一緩存器BUF1、第二緩存器BUF2及與非門 U2 ;第一或非門Ul的第一輸入端I為時序控制模塊101的輸入端,第一或非門Ul的輸出端接第一反相器INVl的輸入端,第一反相器INVl的輸出端為時序控制模塊101的第一輸出端,第一緩存器BUFl的輸入端接第一或非門Ul的第一輸入端I,第一緩存器BUFl的輸出端同時與第一或非門Ul的第二輸入端2及第二緩存器BUF2的輸入端相連接,與非門 U2的第一輸入端I和第二輸入端2分別與第二緩存器BUF2的輸出端和第一緩存器BUFl的輸入端相連接,與非門U2的輸出端為時序控制模塊101的第二輸出端。作為本發(fā)明一實施例,消隱模塊102包括多個PMOS管,該多個PMOS管的柵極共接形成消隱模塊102的控制端,該多個PMOS管的源極共接形成消隱模塊102的輸入端,該多個PMOS管中的每個PMOS管的漏極共同構(gòu)成消隱模塊102的輸出端。在本發(fā)明實施例中,消隱模塊102中的PMOS管的個數(shù)取決于驅(qū)動電路模塊300所連接的LED顯示屏600的列線數(shù)量,即當(dāng)LED顯示屏600中的列線數(shù)量為n,則消隱模塊102 中PMOS管的個數(shù)為η (η為正整數(shù)),每一個PMOS管的漏極對應(yīng)連接LED顯示屏600的每一列線。在圖2中,從左往右起為PMOS管Mpl至PMOS管Mpn,PMOS管Mpl至PMOS管Mpn 的漏極分別與LED顯示屏600的列線I至列線η——對應(yīng)相連接。LED顯示屏600的列線 I至列線η共同構(gòu)成LED顯示屏600的控制端,驅(qū)動電路模塊300的驅(qū)動端OUTl至驅(qū)動端 OUTn共同構(gòu)成其輸出端。在本發(fā)明實施例中,外部主控裝置400的使能信號端輸出的使能信號分為高電平和低電平兩種,其中,高電平為無效使能信號,低電平為有效使能信號。以下結(jié)合具體例子對LED顯示屏消隱控制電路的工作原理進行詳細說明例如,在LED顯示屏600的順序行掃描過程中,外部主控裝置400發(fā)送指令命令譯碼驅(qū)動電路500開啟LED顯示屏600的第一行,將該行的電壓拉高至直流電源200的輸出電壓值,然后外部主控裝置400通過其使能信號端輸出有效使能信號(低電平)至?xí)r序控制模塊101,則與非門U2的第二輸入端2為低電平輸入,而由于第一緩存器BUFl (延時時間為Tl)和第二緩存器BUF2(延時時間為Τ2)對有效使能信號進行了延時,所以此時與非門 U2的第一輸入端I維持前一時刻的高電平輸入,貝1J其輸出端輸出高電平控制消隱模塊102 中的所有PMOS管截止(當(dāng)T1+T2時間段結(jié)束時,與非門U2的第一輸入端I與第二輸入端 2均輸入低電平,其輸出端維持高電平輸出,所有PMOS管維持截止?fàn)顟B(tài))。在所有PMOS管開始截止的同時,第一或非門Ul的第一輸入端I為低電平輸入,而由于第一緩存器BUFl對有效使能信號延時了 Tl時間段,所以此時第一或非門Ul的第二輸入端2維持前一時刻的高電平輸入,則其輸出端輸出低電平,該低電平通過第一反相器INVl后變?yōu)楦唠娖揭钥刂乞?qū)動電路模塊300維持所有的驅(qū)動端的關(guān)閉狀態(tài),待到Tl時間段結(jié)束時,第一或非門Ul的第二輸入端2變?yōu)榈碗娖捷斎?,第一反相器INVl才輸出低電平,進而開啟驅(qū)動電路模塊300 的驅(qū)動端OUTl至OUTn,從而使LED顯示屏第一行的LED按照預(yù)設(shè)的發(fā)光效果實現(xiàn)點亮顯
/Jn ο
在有效使能信號(低電平)的輸出時間段結(jié)束時,外部主控裝置400輸出無效使能信號(高電平)至?xí)r序控制模塊101,則第一或非門Ul的第一輸入端變?yōu)楦唠娖捷斎?,由于第一緩存器BUFl會對無效使能信號延時Tl時間段,所以此時或非門Ul的第二輸入端2 維持前一時刻的低電平輸入,其輸出端輸出低電平,該低電平通過第一反相器INVl后變?yōu)楦唠娖揭钥刂乞?qū)動電路模塊300關(guān)閉其驅(qū)動端OUTl至OUTn(當(dāng)Tl時間段結(jié)束時,或非門 Ul的第一輸入端I與第二輸入端2均輸入高電平,其輸出端維持低電平輸出,第一反相器 INVl也維持高電平輸出,則驅(qū)動電路模塊300的驅(qū)動端OUTl至OUTn維持關(guān)閉狀態(tài))。在驅(qū)動電路模塊300的驅(qū)動端OUTl至OUTn開始進入關(guān)閉狀態(tài)時,與非門U2的第二輸入端2 為高電平輸入,而由于第一緩存器BUFl (延時時間為Tl)和第二緩存器BUF2 (延時時間為 T2)對無效使能信號進行了延時,所以此時與非門U2的第一輸入端I維持前一時刻的低電平輸入,則其輸出端繼續(xù)輸出高電平使消隱模塊102中的所有PMOS管維持截止?fàn)顟B(tài),待到 T1+T2時間段結(jié)束時,與非門U2的第一輸入端I變?yōu)楦唠娖捷斎?,則其輸出端輸出低電平控制消隱模塊102中的所有PMOS管導(dǎo)通,從而使所有PMOS管——對應(yīng)地對LED顯示屏600 各列線的寄生電容充電,并在開啟LED顯示屏600的第二行之前,將各列線的寄生電容電壓拉高至電壓值VDD (VDD為直流電源200的輸出電壓),以實現(xiàn)消除拖影的目的。在第一行LED顯示結(jié)束后,外部主控裝置400會發(fā)出指令命令譯碼驅(qū)動電路500 開啟第二行LED,整個LED顯示屏消隱控制電路又開始按照上述工作過程對LED顯示屏600 各列線的寄生電容進行充電以達到消除拖影的目的。圖3示出了本發(fā)明第二實施例提供的LED顯示屏消隱控制電路與上述工作原理相對應(yīng)的工作進程時序圖,其中,F(xiàn)L為LED顯示屏600第一行的開啟電平信號,SL為LED顯示屏600第二行的開啟電平信號(FL與SL均為譯碼驅(qū)動電路500根據(jù)外部主控裝置400的指令所輸出的以開啟LED顯示屏某一行LED的電平信號),OE為外部主控裝置400的使能信號端輸出的使能信號,PMOS為消隱模塊102中所有PMOS管的柵極電平,OUT為驅(qū)動電路模塊300的使能端所接收到的電平信號。實施例三:圖4示出了本發(fā)明第三實施例提供的LED顯示屏消隱控制電路的示例電路結(jié)構(gòu)圖,為了便于說明,僅示出了與本發(fā)明第三實施例相關(guān)的部分,詳述如下作為本發(fā)明一實施例,時序控制模塊101包括第二或非門U3、第二反相器INV2、第三緩存器BUF3、第四緩存器BUF4及與門U4 ;第二或非門U3的第一輸入端I為時序控制模塊101的輸入端,第二或非門U3的輸出端接第二反相器INV2的輸入端,第二反相器INV2的輸出端為時序控制模塊101的第一輸出端,第三緩存器BUF3的輸入端接第二或非門U3的第一輸入端1,第三緩存器BUF3的輸出端同時與第二或非門U3的第二輸入端2及第四緩存器BUF4的輸入端相連接,與門U4 的第一輸入端I和第二輸入端2分別與第四緩存器BUF4的輸出端和第三緩存器BUF3的輸入端相連接,與門U4的輸出端為時序控制模塊101的第二輸出端。其中,第三緩存器BUF3和第四緩存器BUF4兩者的延時時間分別與本發(fā)明第二實施例中第一緩存器BUFl的延時時間Tl和第二緩存器BUF2的延時時間T2相同。作為本發(fā)明一實施例,消隱模塊102包括多個NMOS管,該多個NMOS管的柵極共接形成消隱模塊102的控制端,該多個NMOS管的漏極共接形成消隱模塊102的輸入端,該多個NMOS管中的每個NMOS管的源極共同構(gòu)成消隱模塊102的輸出端。在本發(fā)明實施例中,消隱模塊102中的NMOS管的個數(shù)取決于驅(qū)動電路模塊300所連接的LED顯示屏600的列線數(shù)量,即當(dāng)LED顯示屏600中的列線數(shù)量為k,則消隱模塊102 中NMOS管的個數(shù)為k (k為正整數(shù)),每一個NMOS管的漏極對應(yīng)連接LED顯示屏600的每一列線。在圖4中,從左往右起為NMOS管Mnl至NMOS管Mnk,NMOS管Mnl至NMOS管Mnk的源極分別與LED顯示屏的列線I至列線k 一一對應(yīng)相連接。LED顯示屏600的列線I至列線k共同構(gòu)成LED顯示屏600的控制端,驅(qū)動電路模塊300的驅(qū)動端OUTl至驅(qū)動端OUTk 共同構(gòu)成其輸出端。在本發(fā)明實施例中,外部主控裝置400的使能信號端輸出的使能信號分為高電平和低電平兩種,其中,高電平為無效使能信號,低電平為有效使能信號。以下結(jié)合具體例子對LED顯示屏消隱控制電路的工作原理進行詳細說明例如,在LED顯示屏600的順序行掃描過程中,外部主控裝置400發(fā)送指令命令譯碼驅(qū)動電路500開啟LED顯示屏600的第一行,將該行的電壓拉高至直流電源200的輸出電壓值,然后外部主控裝置400通過其使能信號端輸出有效使能信號(低電平)至?xí)r序控制模塊101,則與門U4的第二輸入端2為低電平輸入,而由于第三緩存器BUF3(延時時間為 Tl)和第四緩存器BUF4(延時時間為T2)對有效使能信號進行了延時,所以此時與門U4的第一輸入端I維持前一時刻的高電平輸入,貝1J其輸出端輸出低電平控制消隱模塊102中的所有NMOS管截止(當(dāng)T1+T2時間段結(jié)束時,與門U4的第一輸入端I與第二輸入端2均輸入低電平,其輸出端維持低電平輸出,所有NMOS管維持截止?fàn)顟B(tài))。在所有NMOS管開始截止的同時,第二或非門U3的第一輸入端I為低電平輸入,而由于第三緩存器BUF3對有效使能信號延時了 Tl時間段,所以此時第二或非門U3的第二輸入端2維持前一時刻的高電平輸入,則其輸出端輸出低電平,該低電平通過第二反相器INV2后變?yōu)楦唠娖揭钥刂乞?qū)動電路模塊300維持所有的驅(qū)動端的關(guān)閉狀態(tài),待到Tl時間段結(jié)束時,第二或非門U3的第二輸入端2變?yōu)榈碗娖捷斎耄诙聪嗥鱅NV2才輸出低電平,進而開啟驅(qū)動電路模塊300的驅(qū)動端OUTl至OUTk,從而使LED顯示屏600第一行的LED按照預(yù)設(shè)的發(fā)光效果實現(xiàn)點亮顯
/Jn ο在有效使能信號(低電平)的輸出時間段結(jié)束時,外部主控裝置400輸出無效使能信號(高電平)至?xí)r序控制模塊101,則第二或非門U3的第一輸入端變?yōu)楦唠娖捷斎耄?由于第三緩存器BUF3會對無效使能信號延時Tl時間段,所以此時第二或非門U3的第二輸入端2維持前一時刻的低電平輸入,其輸出端輸出低電平,該低電平通過反相器INVl后變?yōu)楦唠娖揭钥刂乞?qū)動電路模塊300關(guān)閉其驅(qū)動端OUTO至OUTk(當(dāng)Tl時間段結(jié)束時,第二或非門U3的第一輸入端I與第二輸入端2均輸入高電平,其輸出端維持低電平輸出,第二反相器INV2也維持高電平輸出,則驅(qū)動電路模塊300的驅(qū)動端OUTl至OUTk維持關(guān)閉狀態(tài))。在驅(qū)動電路模塊300的驅(qū)動端OUTl至OUTk開始進入關(guān)閉狀態(tài)時,與門U4的第二輸入端2為高電平輸入,而由于第三緩存器BUF3(延時時間為Tl)和第四緩存器BUF4(延時時間為T2)對無效使能信號進行了延時,所以此時與門U4的第一輸入端I維持前一時刻的低電平輸入,則其輸出端繼續(xù)輸出低電平使消隱模塊102中的所有NMOS管維持截止?fàn)顟B(tài), 待到T1+T2時間段結(jié)束時,與門U4的第一輸入端I變?yōu)楦唠娖捷斎?,則其輸出端輸出高電平控制消隱模塊102中的所有NMOS管導(dǎo)通,從而使所有NMOS管——對應(yīng)地對LED顯示屏600各列線的寄生電容充電,并在開啟LED顯示屏600的第二行之前,將各列線的寄生電容電壓拉高至電壓值V(V = VDD-Vth7VDD為直流電源200的輸出電壓,Vth為NMOS管的閾值電壓),以實現(xiàn)消除拖影的目的。在第一行LED顯示結(jié)束后,外部主控裝置400會發(fā)出指令命令譯碼驅(qū)動電路500 開啟第二行LED,整個LED顯示屏消隱控制電路100又開始按照上述工作過程對LED顯示屏 600各列線的寄生電容進行充電。圖5是本發(fā)明第三實施例提供的LED顯示屏消隱控制電路與上述工作原理相對應(yīng)的工作進程時序圖,其中,F(xiàn)L為LED顯示屏600第一行的開啟電平信號,SL為LED顯示屏 600第二行的開啟電平信號(FL與SL均為譯碼驅(qū)動電路500根據(jù)外部主控裝置400的指令所輸出的以開啟LED顯示屏某一行LED的電平信號),OE為外部主控裝置400的使能信號端輸出的使能信號,NMOS為消隱模塊102中所有NMOS管的柵極電平,OUT為驅(qū)動電路模塊 300的使能端所接收到的電平信號。在本發(fā)明實施例中,采用PMOS管或NMOS管構(gòu)成的消隱模塊102對LED顯示屏各列線的寄生電容充電以消除拖影,既減少了整個電路系統(tǒng)的功耗,又節(jié)約了成本,全面提升了 LED顯示屏消隱控制電路的可靠性和穩(wěn)定性。本發(fā)明實施例的另一目的還在于提供一種LED驅(qū)動芯片,該LED驅(qū)動芯片包括驅(qū)動電路模塊和LED顯示屏消隱控制電路,LED顯示屏消隱控制電路與直流電源、驅(qū)動電路模塊以及外部主控裝置相連接,該LED顯示屏消隱控制電路包括時序控制模塊,輸入端與外部主控裝置的使能信號端相連接,第一輸出端接驅(qū)動電路模塊的使能端,用于對從外部主控裝置輸出的使能控制信號進行時序處理,并通過第一輸出端控制所述驅(qū)動電路模塊的工作狀態(tài);消隱模塊,控制端接時序控制模塊的第二輸出端,輸入端接直流電源的輸出端,輸出端同時與驅(qū)動電路模塊的輸出端及LED顯示屏的控制端相連接,用于當(dāng)時序控制模塊的第二輸出端輸出低電平時,對LED顯示屏各列線的寄生電容進行充電。其中,時序控制模塊與消隱模塊的具體電路結(jié)構(gòu)與本發(fā)明第二實施例和第三實施例所提供的電路結(jié)構(gòu)相同,因此不再贅述。在本發(fā)明實施例中,通過采用包括時序控制模塊和消隱模塊的LED顯示屏消隱控制電路,在LED顯示屏行掃描過程中,消隱模塊于每兩行的掃描時間空隙對LED顯示屏各列線的寄生電容進行充電,以達到有效地消除拖影現(xiàn)象的目的,同時使驅(qū)動電路模塊對LED 顯示屏中各列LED實現(xiàn)精確的恒流控制,提高了 LED顯示屏的圖像顯示質(zhì)量,從而解決了現(xiàn)有技術(shù)所存在的無法對LED實現(xiàn)精確的恒流控制,導(dǎo)致LED顯示屏的顯示質(zhì)量低的問題。以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進等,均應(yīng)包含在本發(fā)明的保護范圍之內(nèi)。
權(quán)利要求
1.一種LED顯示屏消隱控制電路,與直流電源、驅(qū)動電路模塊以及外部主控裝置相連接,其特征在于,所述LED顯示屏消隱控制電路包括時序控制模塊,輸入端與所述外部主控裝置的使能信號端相連接,第一輸出端接所述驅(qū)動電路模塊的使能端,用于對從所述外部主控裝置輸出的使能控制信號進行時序處理, 并通過所述第一輸出端控制所述驅(qū)動電路模塊的工作狀態(tài);消隱模塊,控制端接所述時序控制模塊的第二輸出端,輸入端接所述直流電源的輸出端,輸出端同時與所述驅(qū)動電路模塊的輸出端及LED顯示屏的控制端相連接,用于根據(jù)所述時序控制模塊的第二輸出端的輸出電平對LED顯示屏各列線的寄生電容進行充電。
2.如權(quán)利要求I所述的LED顯示屏消隱控制電路,其特征在于,所述時序控制模塊包括第一或非門、第一反相器、第一緩存器、第二緩存器及與非門;所述第一或非門的第一輸入端為所述時序控制模塊的輸入端,所述第一或非門的輸出端接所述第一反相器的輸入端,所述第一反相器的輸出端為所述時序控制模塊的第一輸出端,所述第一緩存器的輸入端接所述第一或非門的第一輸入端,所述第一緩存器的輸出端同時與所述第一或非門的第二輸入端及所述第二緩存器的輸入端相連接,所述與非門的第一輸入端和第二輸入端分別與所述第二緩存器的輸出端和所述第一緩存器的輸入端相連接,所述與非門的輸出端為所述時序控制模塊的第二輸出端。
3.如權(quán)利要求I所述的LED顯示屏消隱控制電路,其特征在于,所述時序控制模塊包括第二或非門、第二反相器、第三緩存器、第四緩存器及與門;所述第二或非門的第一輸入端為所述時序控制模塊的輸入端,所述第二或非門的輸出端接所述第二反相器的輸入端,所述第二反相器的輸出端為所述時序控制模塊的第一輸出端,所述第三緩存器的輸入端接所述第二或非門的第一輸入端,所述第三緩存器的輸出端同時與所述第二或非門的第二輸入端及所述第四緩存器的輸入端相連接,所述與門的第一輸入端和第二輸入端分別與所述第四緩存器的輸出端和所述第三緩存器的輸入端相連接, 所述與門的輸出端為所述時序控制模塊的第二輸出端。
4.如權(quán)利要求I所述的LED顯示屏消隱控制電路,其特征在于,所述消隱模塊包括多個PMOS管,所述多個PMOS管的柵極共接形成所述消隱模塊的控制端,所述多個PMOS管的源極共接形成所述消隱模塊的輸入端,所述多個PMOS管中的每個PMOS管的漏極共同構(gòu)成所述消隱模塊的輸出端。
5.如權(quán)利要求I所述的LED顯示屏消隱控制電路,其特征在于,所述消隱模塊包括多個NMOS管,所述多個NMOS管的柵極共接形成所述消隱模塊的控制端,所述多個NMOS管的漏極共接形成所述消隱模塊的輸入端,所述多個NMOS管中的每個NMOS管的源極共同構(gòu)成所述消隱模塊的輸出端。
6.一種LED驅(qū)動芯片,其特征在于,所述LED驅(qū)動芯片包括驅(qū)動電路模塊和LED顯示屏消隱控制電路,所述LED顯示屏消隱控制電路與直流電源、所述驅(qū)動電路模塊以及外部主控裝置相連接,所述LED顯示屏消隱控制電路包括時序控制模塊,輸入端與所述外部主控裝置的使能信號端相連接,第一輸出端接所述驅(qū)動電路模塊的使能端,用于對從所述外部主控裝置輸出的使能控制信號進行時序處理,并通過所述第一輸出端控制所述驅(qū)動電路模塊的工作狀態(tài);消隱模塊,控制端接所述時序控制模塊的第二輸出端,輸入端接所述直流電源的輸出端,輸出端同時與所述驅(qū)動電路模塊的輸出端及LED顯示屏的控制端相連接,用于根據(jù)所述時序控制模塊的第二輸出端的輸出電平對LED顯示屏各列線的寄生電容進行充電。
7.如權(quán)利要求6所述的LED驅(qū)動芯片,其特征在于,所述時序控制模塊包括第一或非門、第一反相器、第一緩存器、第二緩存器及與非門;所述第一或非門的第一輸入端為所述時序控制模塊的輸入端,所述第一或非門的輸出端接所述第一反相器的輸入端,所述第一反相器的輸出端為所述時序控制模塊的第一輸出端,所述第一緩存器的輸入端接所述第一或非門的第一輸入端,所述第一緩存器的輸出端同時與所述第一或非門的第二輸入端及所述第二緩存器的輸入端相連接,所述與非門的第一輸入端和第二輸入端分別與所述第二緩存器的輸出端和所述第一緩存器的輸入端相連接,所述與非門的輸出端為所述時序控制模塊的第二輸出端。
8.如權(quán)利要求6所述的LED驅(qū)動芯片,其特征在于,所述時序控制模塊包括第二或非門、第二反相器、第三緩存器、第四緩存器及與門;所述第二或非門的第一輸入端為所述時序控制模塊的輸入端,所述第二或非門的輸出端接所述第二反相器的輸入端,所述第二反相器的輸出端為所述時序控制模塊的第一輸出端,所述第三緩存器的輸入端接所述第二或非門的第一輸入端,所述第三緩存器的輸出端同時與所述第二或非門的第二輸入端及所述第四緩存器的輸入端相連接,所述與門的第一輸入端和第二輸入端分別與所述第四緩存器的輸出端和所述第三緩存器的輸入端相連接, 所述與門的輸出端為所述時序控制模塊的第二輸出端。
9.如權(quán)利要求6所述的LED驅(qū)動芯片,其特征在于,所述消隱模塊包括多個PMOS管,所述多個PMOS管的柵極共接形成所述消隱模塊的控制端,所述多個PMOS管的源極共接形成所述消隱模塊的輸入端,所述多個PMOS管中的每個PMOS管的漏極共同構(gòu)成所述消隱模塊的輸出端。
10.如權(quán)利要求6所述的LED驅(qū)動芯片,其特征在于,所述消隱模塊包括多個NMOS管, 所述多個NMOS管的柵極共接形成所述消隱模塊的控制端,所述多個NMOS管的漏極共接形成所述消隱模塊的輸入端,所述多個NMOS管中的每個NMOS管的源極共同構(gòu)成所述消隱模塊的輸出端。
全文摘要
本發(fā)明屬于LED驅(qū)動控制領(lǐng)域,提供了一種LED顯示屏消隱控制電路及LED驅(qū)動芯片。在本發(fā)明中,通過采用包括時序控制模塊和消隱模塊的LED顯示屏消隱控制電路,在LED顯示屏行掃描過程中,消隱模塊于每兩行的掃描時間空隙對LED顯示屏各列線的寄生電容進行充電,以達到有效地消除拖影現(xiàn)象的目的,同時使驅(qū)動電路模塊對LED顯示屏中各列LED實現(xiàn)精確的恒流控制,提高了LED顯示屏的圖像顯示質(zhì)量,從而解決了現(xiàn)有技術(shù)所存在的無法對LED實現(xiàn)精確的恒流控制,導(dǎo)致LED顯示屏的顯示質(zhì)量低的問題。
文檔編號G09G3/32GK102592542SQ20121004560
公開日2012年7月18日 申請日期2012年2月27日 優(yōu)先權(quán)日2012年2月27日
發(fā)明者呂蘇誼, 李照華, 石磊, 符傳匯, 胡富斌, 陳克勇 申請人:深圳市明微電子股份有限公司