顯示面板、顯示裝置和電子系統(tǒng)的制作方法
【專利摘要】本發(fā)明涉及顯示面板、顯示裝置和電子系統(tǒng)。一種彩色顯示單元包括:以矩陣形式布置的像素。顯示像素單元由多個像素構成,多個行的各種顯示顏色組合在一起。驅(qū)動單元由與共用電源線連接的多行顯示像素單元構成。提供了共用寫入掃描線,其中,每個驅(qū)動單元的共用寫入掃描線的數(shù)量等于顯示像素單元中包括的像素行的數(shù)量。每個共用寫入掃描線與其各個驅(qū)動單元內(nèi)的至少一種指定顏色的每個像素連接。在單個驅(qū)動單元內(nèi),指定顏色的各個像素具有布局方向與該指定顏色的另一個像素內(nèi)的對應晶體管的布局方向相同的晶體管。
【專利說明】顯示面板、顯示裝置和電子系統(tǒng)
【技術領域】
[0001]本技術涉及包括例如用于每個像素的發(fā)光元件(例如有機EL (電致發(fā)光)元件等) 的顯示面板、以及包括顯示面板的顯示裝置和電子系統(tǒng)。
【背景技術】
[0002]近年來,在用于顯示圖像的顯示裝置領域中,開發(fā)了利用根據(jù)流動電流值改變亮度的電流驅(qū)動發(fā)光元件(例如有機EL元件)作為像素的發(fā)光元件的顯示裝置。這些裝置的產(chǎn)品商業(yè)化正在進展中。與液晶元件等不同,有機EL元件是一種自發(fā)光元件。由此,在使用有機EL元件的顯示裝置(有機EL顯示裝置)中,不需要使用光源(背光),因此,與需要光源的液晶顯示裝置相比,可使裝置更薄、更亮。
[0003]另外,一般來說,有機EL元件的電流-電壓(1-V)特性隨著時間的過去而劣化(隨時間劣化)。在有機EL元件由電流驅(qū)動的像素電路中,有機EL元件的1-V特性隨時間變化時,有機EL元件和與有機EL元件串聯(lián)的驅(qū)動晶體管之間的分壓比發(fā)生變化,因此,驅(qū)動晶體管的柵極-源極電壓也發(fā)生變化。因此,流經(jīng)驅(qū)動晶體管的電流的值改變,流經(jīng)有機EL 元件的電流的值改變,由此根據(jù)電流值改變亮度。
[0004]另外,驅(qū)動晶體管的閾值電壓(Vth)或遷移率U)有時也隨時間變化。另外,根據(jù)生產(chǎn)過程中的變化,對于每個像素電路Vth和i!不同。對于每個像素電路,驅(qū)動晶體管的 Vth或y改變時,流經(jīng)驅(qū)動晶體管的電流的值對于每個像素電路不同。即使對驅(qū)動晶體管的柵極施加相同電壓,有機EL元件的亮度也會改變,因此損失了屏幕的均勻性。
[0005]因此,即使有機EL元件的1-V特性隨時間變化,或驅(qū)動晶體管的Vth和隨時間變化,為了將有機EL元件的亮度保持在特定值而不受這些變化的影響,開發(fā)了一種顯示裝置,這種顯示裝置融合了有機EL元件的1-V特性變化的校正功能和驅(qū)動晶體管的Vth和y 變化的校正功能(例如,參見第2008-083272號日本 未決專利申請公開)。
【發(fā)明內(nèi)容】
[0006]另外,例如,在圖11所示的相關領域的驅(qū)動方法中,對每個IH期間進行使驅(qū)動晶體管的柵極-源極電壓接近驅(qū)動晶體管的閾值電壓的Vth校正和將根據(jù)圖像信號的信號電壓寫入驅(qū)動晶體管的柵極的信號寫入。由此,在該驅(qū)動方法中,難以縮短IH期間并縮短每個IF的掃描期間(即,高速驅(qū)動)。因此,例如,如圖12所示,在共用IH期間內(nèi)對兩條線一起進行Vth校正,隨后在下一個IH期間內(nèi)對每條線進行信號寫入。在該驅(qū)動方法中,多個 Vth校正捆綁進行,因此該驅(qū)動方法適用于高速驅(qū)動。但是,對于每條線,從Vth校正結束到信號寫入開始的等待期間A t都不同。由此,即使對每條線的驅(qū)動晶體管的柵極施加具有相同灰度的信號電壓,每條線的亮度也會變得不同,因此,存在亮度不均勻的問題。
[0007]因此,例如,考慮對像素電路的布局和布線進行改變,進一步,對驅(qū)動方法等做出改變。但是,如果進行了這些改變,像素電路的布局和布線會變復雜。因此,存在這樣一個問題:由于掩模偏離(未對準),在制造過程中,在生產(chǎn)像素電路和布線時,難以使每個像素的特性均勻。
[0008]鑒于此,這種問題并非有機EL顯示裝置特有的問題,而是像素電路的布局和布線較為復雜的顯示裝置中共同出現(xiàn)的問題。
[0009]本技術的目的在于解決這些問題。需要提供一種顯示面板,即使像素電路的布局和布線變得復雜,也能使每個像素的特性更為均勻。還需要提供一種包括這種顯示面板的顯示裝置和電子系統(tǒng)。
[0010]根據(jù)本公開的主題的一個舉例說明,顯示單元可包括:多個寫入掃描線;多個信號線;以及,以包括多行和多列像素電路的矩陣形式布置的多個像素電路。每個像素電路可包括:顯示元件;第一晶體管,用于在可對可與第一晶體管連接的一條寫入掃描線施加掃描脈沖時對一條信號線上承載的電位進行采樣;具有第一端子的電容器,用于保持第一晶體管采樣的電位;第二晶體管,用于向顯示元件提供驅(qū)動電流,驅(qū)動電流的大小與電容器的第一端子與電容器的第二端子之間的電壓對應。每個像素電路可與N種顯示顏色的其中之一對應,多個像素電路可分成顯示像素單元,每個顯示像素單元包括分別與N種顯示顏色對應的N個像素電路,N個像素電路連可連續(xù)布置在R個連續(xù)行上,2 < RS N。進一步,第一顯示像素單元中包括的一個指定像素電路的第一晶體管可布置在與和第一顯示像素單元相鄰的第二顯示像素單元中包括的一個像素電路的第一晶體管相同的布局方向上,所述第二顯示像素單元在列方向上與所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述一個指定像素電路的相同顏色。
[0011]進一步,在上述示例顯示單元中,對于第一顯示像素單元和在列方向上與第一顯示像素單元相鄰的第二顯示像素單元中包括的每個像素電路,對應于彼此具有相同的顏色的那些像素電路的第一晶體管可以互相相同的布局方向布置。
[0012]進一步,上述示例顯示單元還可包括多個電源線,每個電源線與所述多個像素電路中的兩個分別對應的相鄰行連接。多個寫入掃描線可分別與所述多個像素電路中的可布置在像素電路的對應行中的像素電路連接,多個信號線可分別與所述多個像素電路中的可布置在像素電路的對應列中的像素電路連接。多個像素電路可分組成驅(qū)動單元,每個驅(qū)動單元包括可與對應單元電源線連接的K > 4個連續(xù)行的像素電路,對應單元電源線可由配置為共用線的K/2個電源線構成。每個驅(qū)動單元可包括L 2個單元寫入掃描線,每個單元寫入掃描線分別包括配置為共用線的R2個寫入掃描線,其中,K=L.R。每個單元寫入掃描線可與至少一種顯示顏色對應,并可與和各個單元寫入掃描線對應的任何顯示顏色對應、可包括在各個單元寫入掃描線所屬的驅(qū)動單元內(nèi)的所有像素電路連接。
[0013]進一步,在上述示例顯示單元中,對于一個指定驅(qū)動單元內(nèi)包括的每個像素電路, 與互相相同的單元寫入掃描線連接的那些像素電路的第一晶體管可以互相相同的布局方向布置。
[0014]進一步,在上述示例顯示單元中,對于一個指定驅(qū)動單元內(nèi)包括的每個像素電路, 與互相相同的單元寫入掃描線連接的那些像素電路的第二晶體管可以互相相同的布局方向布置。
[0015]進一步,上述示例顯示單元還可包括驅(qū)動控制部,用于通過控制多個寫入掃描線、 多個信號線和多個電源線的驅(qū)動而使多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀。多個像素電路可用于在驅(qū)動控制部的控制下進行閾值校正操作,以將各個像素電路的第二晶體管的閾值電壓存儲在各個像素電路的電容器中,驅(qū)動控制部可用于使一個指定驅(qū)動單元內(nèi)包括的每個像素電路在指定圖像巾貞周期(frame period)內(nèi)同時進行閾值校正操作。
[0016]進一步,在上述示例顯示單元中,驅(qū)動控制部可用于通過在與指定像素電路連接的信號線上承載基準電位時以及在對各個像素電路的第二晶體管施加驅(qū)動電壓時使各個像素電路的第一晶體管處于導通狀態(tài),從而使一個指定驅(qū)動單元內(nèi)包括的每個像素電路進行閾值校正操作。
[0017]進一步,在上述示例顯示單元中,驅(qū)動控制部可用于在視頻信號電位被施加給與各個像素電路連接的信號線時將各個像素電路的第一晶體管置于導通狀態(tài),從而使多個像素電路進行對視頻信號電位進行采樣的信號寫入操作。對于多個像素電路中的與相同單元寫入掃描線連接的那些像素電路,信號寫入操作可在指定圖像幀周期內(nèi)同時進行。對于與互不相同的單元寫入掃描線連接的像素電路,信號寫入操作可在指定圖像幀周期內(nèi)在各個不同時刻(timing,定時)下進行。
[0018]進一步,在上述示例顯示單元中,N可等于4,R可等于2,K可等于4,顯示顏色可包括紅色、綠色和藍色。
[0019]進一步,在上述示例顯示單元中,顯示顏色還可包括白色。
[0020]進一步,在上述示例顯示單元中,顯示顏色還可包括黃色。
[0021]根據(jù)本公開的主題的第二個舉例說明的一個方面,顯示單元可包括:多個寫入掃描線;多個信號線;以及,以包括多行和多列像素電路的矩陣形式布置的多個像素電路。每個像素電路可包括:顯示元件;第一晶體管,用于在可對可與第一晶體管連接的一條寫入掃描線施加掃描脈沖時對一條信號線上承載的電位進行采樣;具有第一端子的電容器,用于保持第一晶體管采樣的電位;第二晶體管,用于向顯示元件提供驅(qū)動電流,驅(qū)動電流的大小與電容器的第一端子與電容器的第二端子之間的電壓對應。每個像素電路可與四種顯示顏色的其中之一對應,多個像素電路可分成顯示像素單元,每個顯示像素單元包括分別與四種顯示顏色對應的四個像素電路,所述四個像素電路可連續(xù)布置在兩個相鄰行上。第一顯示像素單元中包括的一個指定像素電路的第一晶體管可布置在與和第一顯示像素單元相鄰的第二顯示像素單元中包括的一個像素電路的第一晶體管相同的布局方向上,所述第二顯示像素單元在列方向上與所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述一個指定像素電路的相同顏色。
[0022]進一步,在上述第二示例顯示單元中,對于第一顯示像素單元和在列方向上與第一顯示像素單元相鄰的第二顯示像素單元中包括的每個像素電路,對應于彼此具有相同顏色的那些像素電路的第一晶體管可以互相相同的布局方向布置。
[0023]進一步,上述第二示例顯示單元還可包括多個電源線,每個電源線與所述多個像素電路兩個分別對應的相鄰行連接。多個寫入掃描線可分別與所述多個像素電路中的可布置在像素電路的對應行中的像素電路連接。多個信號線可分別與所述多個像素電路中的可布置在像素電路的對應列中的像素電路連接。多個像素電路可分組成驅(qū)動單元,每個驅(qū)動單元包括可與對應單元電源線連接的四個連續(xù)行的像素電路,對應單元電源線可由配置為共用線的兩個電源線構成。每個驅(qū)動單元可包括兩個單元寫入掃描線,每個單元寫入掃描線分別包括配置為共用線的兩個寫入掃描線,每個單元寫入掃描線與至少一種顯示顏色對應,并可與和各個單元寫入掃描線對應的任何顯示顏色對應、并可包括在各個單元寫入掃描線所屬的驅(qū)動單元內(nèi)的所有像素電路連接。
[0024]進一步,在上述第二示例顯示單元中,對于一個指定驅(qū)動單元內(nèi)包括的每個像素電路,與互相相同的單元寫入掃描線連接的那些像素電路的第一晶體管可以互相相同的布局方向布置。
[0025]進一步,在上述第二示例顯示單元中,對于一個指定驅(qū)動單元內(nèi)包括的每個像素電路,與互相相同的單元寫入掃描線連接的那些像素電路的第二晶體管可以互相相同的布局方向布置。
[0026]進一步,上述第二示例顯示單元還可包括驅(qū)動控制部,用于通過控制多個寫入掃描線、多個信號線和多個電源線的驅(qū)動而使多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀。多個像素電路可用于在驅(qū)動控制部的控制下進行閾值校正操作,以將各個像素電路的第二晶體管的閾值電壓存儲在各個像素電路的電容器中。驅(qū)動控制部可用于使一個指定驅(qū)動單元內(nèi)包括的每個像素電路在指定圖像幀周期內(nèi)同時進行閾值校正操作。
[0027]進一步,在上述第二示例顯示單元中,驅(qū)動控制部可用于通過在與各個像素電路連接的信號線上承載基準電位時以及在對各個像素電路的第二晶體管施加驅(qū)動電壓時使各個像素電路的第一晶體管處于導通狀態(tài),從而使一個指定驅(qū)動單元內(nèi)包括的每個像素電路進行閾值校正操作。
[0028]進一步,在上述第二示例顯示單元中,驅(qū)動控制部可用于在向與各個像素電路連接的信號線施加視頻信號電位時將各個像素電路的第一晶體管置于導通狀態(tài),從而使多個像素電路進行對視頻信號電位進行采樣的信號寫入操作。對于與相同單元寫入掃描線連接的那些像素電路,信號寫入操作可在指定圖像幀周期內(nèi)同時進行。對于與互不相同的單元寫入掃描線連接的像素電路,信號寫入操作可在指定圖像幀周期內(nèi)在各個不同時刻進行。
[0029]進一步,在上述第二示例顯示單元中,顯示顏色可包括紅色、綠色、藍色和白色。
【專利附圖】
【附圖說明】
[0030]圖1為根據(jù)本技術一個實施方式的顯示裝置的示意配置圖;
[0031]圖2為示出每個像素(子像素)的電路配置的示例的圖;
[0032]圖3為示出在列方向上互相相鄰的兩個顯示像素的電路配置的示例的圖;
[0033]圖4為示出在列方向上互相相鄰的兩個顯示像素的電路配置的另一個示例的圖;
[0034]圖5為示出像素電路的布置的示例的圖;
[0035]圖6為示出在列方向上互相相鄰的兩個顯示像素的每個像素電路的布置的示例的圖;
[0036]圖7為示出施加在圖3和圖4中的DTL的電壓的示例的圖。
[0037]圖8為示出著眼于一個像素(子像素)時施加給WSL、DSL、DTL的電壓、柵極電壓和源極電壓隨時間變化的示例的波形圖;
[0038]圖9為示出著眼于列方向上互相相鄰的兩個像素時施加給WSL、DSL和DTL的電壓隨時間變化的示例的波形圖;
[0039]圖10為示出根據(jù)比較例的顯示面板中的每個像素的電路配置的示例的圖;
[0040]圖11為示出著眼于具有圖10所示的布置的顯示裝置中在列方向上互相相鄰的兩個像素時施加給WSL、DSL和DTL的電壓隨時間變化的示例的波形圖;[0041]圖12為示出著眼于具有圖10所示的布置的顯示裝置中在列方向上互相相鄰的兩個像素時施加給WSL、DSL和DTL的電壓隨時間變化的另一個示例的波形圖;
[0042]圖13為示出根據(jù)比較例的顯示面板中的每個像素電路的布置的示例的圖;
[0043]圖14為描述掩模偏離情況的概念圖;
[0044]圖15為示出掩模偏離造成的亮度不均勻的示例的圖;
[0045]圖16為示出圖6中的布置的另一個示例的圖;
[0046]圖17為示出應用了根據(jù)本實施方式的發(fā)光裝置的應用例I的外觀的透視圖;
[0047]圖18A為在應用例2的正面所見的應用例2的外觀的透視圖;
[0048]圖18B為示出在應用例2的背面所見的應用例2的外觀的透視圖;
[0049]圖19為示出應用例3的外觀的透視圖;
[0050]圖20為示出應用例4的外觀的透視圖;
[0051]圖21A為示出打開狀態(tài)下的應用例5的正視圖;
[0052]圖21B為示出打開狀態(tài)下的應用例5的側視圖;
[0053]圖21C為示出關閉狀態(tài)下的應用例5的正視圖;
[0054]圖21D為示出關閉狀態(tài)下的應用例5的左側視圖;
[0055]圖21E為示出關閉狀態(tài)下的應用例5的右側視圖;
[0056]圖21F為示出關閉狀態(tài)下的應用例5的頂視圖;以及
[0057]圖2IG為示出關閉狀態(tài)下的應用例5的底視圖。
【具體實施方式】
[0058]下文將根據(jù)附圖對實施本公開的模式進行詳細說明。鑒于此,說明將按以下順序進行。
[0059]1.實施方式(顯示裝置)
[0060]2.變形例(顯示裝置)
[0061]3.應用例(電子系統(tǒng))
[0062]1.實施方式
[0063]配置
[0064]圖1示出了根據(jù)本技術一個實施方式的顯示裝置I的示意配置圖。顯示裝置I包括顯示面板10、基于外部輸入的圖像信號20A、以及同步信號20B驅(qū)動顯示面板10的驅(qū)動電路20。驅(qū)動電路20包括例如定時生成電路21、圖像信號處理電路22、信號線驅(qū)動電路23、掃描線驅(qū)動電路24和電源線驅(qū)動電路25。
[0065]顯示面板10
[0066]顯示面板10包括以矩陣狀布置在顯示面板10的整個顯示區(qū)域IOA上的多個像素11。在顯示面板10中,每個像素11由驅(qū)動電路20通過主動矩陣尋址進行驅(qū)動,使得基于從外部輸入的圖像信號20A顯示圖像。
[0067]圖2示出了像素11的電路配置的示例。每個像素11包括例如像素電路12和有機EL元件13。有機EL元件13具有例如陽極、有機層和陰極依次層壓的配置。像素電路12包括例如驅(qū)動晶體管Trl、寫入晶體管Tr2和保持電容器Cs,并且具有2TrlC配置。寫入晶體管Tr2根據(jù)發(fā)送到驅(qū)動晶體管Trl的柵極的圖像信號控制信號電壓的施加。特別地,寫入晶體管Tr2對下文所述的信號線DTL的電壓進行采樣,并寫入到驅(qū)動晶體管Trl的柵極上。驅(qū)動晶體管Trl驅(qū)動有機EL元件13,并與有機EL元件13串聯(lián)。驅(qū)動晶體管Trl根據(jù)寫入晶體管Tr2寫入的電壓控制流經(jīng)有機EL元件13的電流。保持電容器Cs保持驅(qū)動晶體管Trl的柵極與源極之間的預定電壓。關于這一點,像素電路12可具有將各種電容器和晶體管加入到上述2TrlC中的電路配置,或可具有與上述2TrlC不同的電路配置。
[0068]驅(qū)動晶體管Trl和寫入晶體管Tr2由例如n溝道MOS型薄膜晶體管(TFT)構成。關于這一點,TFT的類型沒有特別限制,例如,可為反向交錯結構(所謂底柵型),或可為交錯結構(所謂頂柵型)。另外,驅(qū)動晶體管Trl和寫入晶體管Tr2可由p溝道MOS型TFT構成。
[0069]顯示面板10包括在行方向延伸的多個掃描線WSL、在列方向延伸的多個信號線DTL和在行方向延伸的多個電源線DSL。掃描線WSL用于選擇各個像素11。信號線DTL用于根據(jù)發(fā)送給各個像素11的圖像信號提供信號電壓。電源線DSL用于向各個像素11提供驅(qū)動電流。像素11布置在每個信號線DTL與每個掃描線WSL的交叉點附近。每個信號線DTL與下文所述的信號線驅(qū)動電路23的輸出端(圖中未顯示)以及寫入晶體管Tr2的源極或漏極連接。每個掃描線WSL與下文所述的掃描線驅(qū)動電路24的輸出端(圖中未顯示)以及寫入晶體管Tr2的柵極連接。每個電源線DSL與輸出固定電壓的電源的輸出端(圖中未顯示)以及驅(qū)動晶體管Trl的源極或漏極連接。
[0070]寫入晶體管Tr2的柵極與掃描線WSL連接。寫入晶體管Tr2的源極或漏極與信號線DTL連接,寫入晶體管Tr2的源極和漏極中的未與信號線DTL連接的端子與驅(qū)動晶體管Trl的柵極連接。驅(qū)動晶體管Trl的源極或漏極與電源線DSL連接,驅(qū)動晶體管Trl的源極和漏極中的未與電源線DSL連接的端子與有機EL元件13的陽極連接。保持電容器Cs的一端與驅(qū)動晶體管Trl的柵極連接,保持電容器Cs的另一端與驅(qū)動晶體管Trl的源極(圖2中有機EL元件13側的端子)連接。即,保持電容器Cs插接在驅(qū)動晶體管Trl的柵極與源極之間。關于這一點,有機EL元件13具有元件電容器Coled (圖中未顯示)。
[0071]進一步,如圖2所示,顯示面板10包括與有機EL元件13的陰極連接的接地線GND。接地線GND與具有地電位的外部電路(圖2未顯示)連接。接地線GND是例如形成于整個顯示區(qū)域IOA上的片狀電極。關于這一點,接地線GND可為與像素行或像素列對應的長紙狀的條狀電極。顯示面板10進一步包括例如在顯示區(qū)域IOA的外圍的不顯示圖像的邊框區(qū)域。邊框區(qū)域覆蓋有例如遮光元件。
[0072]圖3和圖4示出了電路配置的示例,每個圖包括在列方向上互相相鄰的兩個顯示像素單元14 (如下文所述)。圖3示出了包括第n和第(n+1)像素行的像素11的第一顯示像素單元14和包括第(n+2)和第(n+3)像素行的像素11的第二顯示像素單元14的電路配置的示例(I ( n<N, N為像素行的總數(shù)量(偶數(shù)))。圖4示出了包括第(n+4)和第(n+5)像素行的像素11的第三顯示像素單元14和包括第(n+6)和第(n+7)像素行的像素11的第四顯示像素單元14的電路配置的示例。此處,像素行表示沿行方向上的一條線布置的多個像素11構成的線,與子像素行對應。另一方面,下文所述的顯示像素單元行表示沿行方向上的一條線布置的多個顯示像素單元14構成的線。在該舉例說明中,每個顯示像素單元行包括兩個像素行,但毫無疑問,其他配置也屬于本公開的范圍。在下文中,為了不使像素行與顯示像素單元行混淆,將像素行稱為子像素行。
[0073]第p顯示像素單元行和第(p+2)顯示像素單元行的每個顯示像素單元14的電路布置互相相似。進一步,第(P+1)顯示像素單元行和第(P+3)顯示像素單元行的每個顯示像素單元14的電路布置互相相似。在下文中,為了不重復說明,第(p+2)顯示像素單元行和第(P+3)顯示像素單元行的電路布置的說明將省略。
[0074]每個像素11與顯示面板10上的屏幕中包括的最小單位的點對應。顯示面板10是一種彩色顯示面板,像素11與發(fā)出單色,例如,紅色、綠色、藍色或白色等的子像素對應。關于這一點,像素11可與發(fā)出單色,例如,紅色、綠色、藍色或黃色等的子像素對應。顯示像素單元14是相鄰像素11、顯示面板中使用的每種顏色一個的分組。
[0075]在本實施方式中,顯示像素單元14包括具有互不相同的發(fā)光顏色的四個像素11。即,顯示面板中使用的發(fā)光顏色的種類數(shù)量(“顯示顏色”)為四,每個顯示像素單元14中包括的像素11的數(shù)量為四,每個顯示顏色為一個像素。顯示像素單元14中包括的四個像素11為,例如,發(fā)出紅色光的像素11R、發(fā)出綠色光的像素11G、發(fā)出藍色光的像素IlB和發(fā)出白色光的像素11W。顯示像素單元14中包括的四個像素11布置為四-方形設置,即,2X2矩陣。另外,在每個顯示像素單元14中,四個像素11具有共同的顏色設置。例如,如圖3所示,像素IlR布置在四-方形設置的左上角,像素HG布置在四-方形設置的左下角,像素IlB布置在四-方形設置的右下角,像素IlW布置在四-方形設置的右上角。
[0076]子像素行分組成分別包括K個子像素行的驅(qū)動單元(K ^ 4)。每個驅(qū)動單元還包括L個單元寫入掃描線WSL* ,其中,每個單元寫入掃描線WSL*包括配置為共用線的R個寫入掃描線WSL,使K=L.R。一個單元內(nèi)包括的顯示像素行的數(shù)量也為L,其中,L為二或以上,不大于發(fā)光顏色的種類數(shù)量。特別地,假定兩個顯示像素行處于一個單元內(nèi)(即,L=2),將多個單元寫入掃描線WSL*中的兩個分配給每個單元。由此,在圖3和圖4所示的示例中,一個單元內(nèi)包括的顯示像素行的數(shù)量為二,一個單元內(nèi)包括的單元寫入掃描線WSL*的數(shù)量也是二。整個顯示器中單元寫入掃描線WSL*的總數(shù)量等于整個顯示器中顯示像素行的總數(shù)量,為N/R,其中,N是子像素行的總數(shù)量,R是單個單元寫入掃描線WSL*中包括的寫入掃描線WSL的數(shù)量。關于這一點,圖3中的η是從I到N的正整數(shù),圖3中的WSL (η)表示第η個寫入掃描線WSL,而P是從I到N/R的正整數(shù),WSL* (ρ)表示第ρ個單元寫入掃描線 WSL*。
[0077]每個單元寫入掃描線WSL*與具有特定發(fā)光顏色的其各個驅(qū)動單元內(nèi)的所有像素11連接。具體地,例如,在圖3所示的驅(qū)動單元中,在一個驅(qū)動單元中包括的兩個單元寫入掃描線WSL* (ρ)和WSL* (p+1)中,單元寫入掃描線WSL* (P)與驅(qū)動單元內(nèi)包括的所有紅色像素(像素11R)和所有白色像素(像素11W)連接,單元寫入掃描線WSL* (p+1)與驅(qū)動單元內(nèi)包括的所有綠色像素(像素11G)和所有藍色像素(像素11Β)連接。在具有互不相同的行,在列方向上互相相鄰的一個驅(qū)動單元的兩個顯示像素單元14中,共用單元寫入掃描線WSL*的像素11的發(fā)光顏色的設置互相相同。例如,在圖3中,在每個顯示像素單元14中,紅色和白色像素11與同一單元寫入掃描線WSL* (P)連接,紅色和白色像素11的設置在每個顯示像素單元14中相同。
[0078]每個單元寫入掃描線WSL*包括配置為共用線的R個寫入掃描線WSL。例如,在圖3和圖4中,單元寫入掃描線WSL* (WSL* (ρ)至WSL* (p+3))分別包括R個分支,每個分支包括寫入掃描線WSL (WSL (η)至WSL (η+7))。每個單元寫入掃描線WSL*的寫入掃描線WSL的數(shù)量(即,R)與一個顯示像素行中包括的子像素行的數(shù)量相同,大于等于二,小于等于顯示顏色的數(shù)量。在舉例說明中,R=2,將其中一個分支分配給一個驅(qū)動單元內(nèi)的每個顯示像素單元行中的上部子像素行。所述一個分支與一個顯示單元內(nèi)具有相同發(fā)光顏色的多個像素11連接。將另一個分支分配給一個驅(qū)動單元內(nèi)的每個顯示像素單元行中的下部子像素行。另一個分支具有不同于與上述一個分支連接的像素11的發(fā)光顏色的發(fā)光顏色,并與一個驅(qū)動單元內(nèi)具有相同發(fā)光顏色的多個像素11連接。在每個單元寫入掃描線WSL*中,每個第二分支在顯示面板10內(nèi)互相連接。分支的連接點Cl可處于顯示區(qū)域IOA內(nèi),或可處于顯示區(qū)域IOA的外圍(邊框區(qū)域)。另外,從顯示面板10的法線觀察時,每個單元寫入掃描線WSL*在某個點上與相同驅(qū)動單元內(nèi)的其他掃描線WSL相交。每個單元寫入掃描線WSL*的第二分支穿過四-方形設置的中央。寫入晶體管Tr2的柵極14A與第二分支連接。
[0079]將多個單元電源線DSL*的其中之一分配給每個驅(qū)動單元。由此,一個驅(qū)動單元內(nèi)包括的單元電源線DSL的數(shù)量為I。整個顯示面板內(nèi)單元電源線DSL*的總數(shù)量為J (J=N/K)。在舉例說明中,K=4,因此,J=N/4。關于這一點,圖3中的J是從I到N/4的正整數(shù),圖3中的DSL* (j)表示第j個單元電源線DSL*。每個單元電源線DSL*與其各個驅(qū)動單元內(nèi)的所有像素11連接。具體地,一個驅(qū)動單元內(nèi)包括的一個單元電源線DSL*與一個驅(qū)動單元內(nèi)包括的所有像素11 (11R、11G、11B和11W)連接。
[0080]每個單元電源線DSL*由配置為共用線的K/2個電源線DSL構成(每兩個子像素行有一個電源線DSL)。例如,在圖3和圖4中,每個單元電源線DSL* (DSL* (j)、DSL* (j+Ι))包括兩個分支(電源線DSL)。每個單元電源線DSL*的每個分支(電源線DSL)在顯示面板10內(nèi)互相連接。分支的連接點C2可處于顯示區(qū)域IOA內(nèi),或可處于顯示區(qū)域IOA的外圍(邊框區(qū)域)。這樣,通過對每個單元寫入掃描線WSL*和每個單元電源線DSL*提供分支,可加寬顯示區(qū)域之外的每個掃描線WSL*的間隔和每個電源線DSL*的間隔。因此,線路布置變得簡單。每個單元電源線DSL*的分支穿過四-方形設置的中央。
[0081]示出的例子對單元電源線DSL*和單元寫入掃描線WSL*的分支配置進行了說明,但本公開并不限于該特定配置。具體地,在本公開和權利要求中,在相同時刻對多個線路施加相同電壓時,這些線路被“配置為共用線”。這可能是由于,例如,線路互相直接連接(如同上述分支配置一樣)。但是,只要在相同時刻下對其施加相同電壓,被“配置為共用線”的多個線路不一定互相直接連接。例如,驅(qū)動電路可用于在相同時刻對多個線路施加相同電壓,這種情況下,該多個線路被“配置為共用線”。
[0082]將多個信號線DTL中的兩個分配給每個顯示像素單元14。在分配給每個顯示像素單元14的兩個信號線DTL中,一個信號線DTL與具有兩種發(fā)光顏色并且不共用單元寫入掃描線WSL*的像素11連接,另一個信號線DTL與具有剩余兩種發(fā)光顏色的像素11連接。下文將對第P和第(P+1)個顯示像素單元行中包括的多個顯示像素單元14中在列方向上互相相鄰的兩個顯示像素單元14進行討論,將對上述連接模式進行說明。關于這一點,上述兩個顯示像素單元14在一個單元內(nèi)具有不同顯示像素行,并對應于列方向上互相相鄰的兩個顯示像素單元14。
[0083]將兩個信號線DTL Cm)和DTL (m+2)分配給兩個顯示像素14中第ρ個顯示像素單元行中包括的顯示像素單元14。進一步,將兩個信號線DTL (m+2)和DTL (m+3)分配給兩個顯示像素14中第(p+1)個顯示像素單元行中包括的顯示像素單元14。S卩,在在一個單元內(nèi)具有不同行且互相相鄰的兩個顯示像素單元14中,將兩個偶數(shù)信號線DTL Cm)和DTL(m+2)分配給其中一個顯示像素14,將兩個奇數(shù)信號線DTL (m+1)和DTL (m+3)分配給另一個顯示像素14。因此,信號線DTL的總數(shù)保持最小。
[0084]將多個信號線DTL中的四條線分配給在列方向上互相相鄰的兩個顯示像素單元14。由此,信號線DTL的總數(shù)量為M (M是4的倍數(shù)),其中,M/2是像素11的列的總數(shù)量。在圖3中,m是從I到M-4的正整數(shù),如果m不是1,則m是與(4+1的倍數(shù))對應的數(shù)。由此,圖3中的DTL (m)表示第m個信號線DTL。例如,將四個信號線DTL (m)、DTL (m+1)、DTL (m+2)和DTL (m+3)分配給列方向上互相相鄰的兩個顯示像素單元14。四個信號線DTL(m)、DTL (m+1),DTL (m+2)和DTL (m+3)在行方向上按該順序平行布置。在每個顯示像素單元14中,在四個像素11中,左側的兩個像素11由信號線DTL (m)和信號線DTL (m+1)在行方向上夾在中間。另外,在每個顯示像素單元14中,在四個像素11中,右側的兩個像素11由信號線DTL (m+2)和信號線DTL (m+3)在行方向上夾在中間。
[0085]另外,在在一個單元內(nèi)具有互不相同的顯示像素行且在列方向上互相相鄰的兩個顯示像素單元14中,具有互相相同的發(fā)光顏色的兩個像素11布置在兩個共用信號線DTL之間。具體地,在在一個單元內(nèi)具有互不相同的顯示像素行,在列方向上互相相鄰的兩個顯示像素單元14中,兩個像素I IR布置在兩個信號線DTL (m)與DTL (m+1)之間。相同地,在在一個單元內(nèi)具有互不相同的顯示像素行,在列方向上互相相鄰的兩個顯示像素單元14中,兩個像素IIG布置在兩個信號線DTL (m)與DTL (m+1)之間。
[0086]另外,在在一個單元內(nèi)具有互不相同的行且在列方向上互相相鄰的兩個顯示像素單元14中,兩個像素IlB布置在兩個信號線DTL (m+2)與DTL (m+3)之間。另外,在在一個單元內(nèi)具有互不相同的行且在列方向上互相相鄰的兩個顯示像素單元14中,兩個像素IIW布置在兩個信號線DTL (m+2)與DTL (m+3)之間。關于這一點,信號線DTL (m)或DTL(m+2)分別與根據(jù)本技術的“第一信號線”或“第三信號線”的具體示例對應。另外,信號線DTL (m+1)或DTL (m+3)分別與“第二信號線”或“第四信號線”的具體示例對應。
[0087]上述兩個信號線DTL (m)和DTL (m+2)與具有兩種發(fā)光顏色且各自不共用單元寫入掃描線WSL*的像素11互相連接。具體地,信號線DTL (m)與具有兩種發(fā)光顏色且各自不共用單元寫入掃描線WSL*的像素IlR和IlG互相連接。信號線DTL (m+2)與具有兩種發(fā)光顏色且各自不共用單元寫入掃描線WSL*的像素IlB和IlW互相連接。進一步,在上述兩個顯示像素單元14中,將兩個信號線DTL (m+1)和DTL (m+3)分配給第(p+1)個像素行中包括的顯示像素單元14。兩個信號線DTL (m+1)和DTL (m+3)與具有兩種發(fā)光顏色且各自不共用單元寫入掃描線WSL*的像素11互相連接。具體地,信號線DTL (m+1)與具有兩種發(fā)光顏色且各自不共用單元寫入掃描線WSL*的像素IlR和IlG連接,信號線DTL (m+3)與具有剩余兩種發(fā)光顏色的像素IlB和IlW連接。
[0088]圖5示出了像素電路12的布置的示例。具體地,圖5示出了像素I IR和IlW的像素電路12的布置的示例。如上所述,像素電路12包括,例如,驅(qū)動晶體管Trl、寫入晶體管Tr2和保持電容器Cs。
[0089]寫入晶體管Tr2包括例如柵極14A、源極14B和漏極14C。源極14B和漏極14C布置在平面內(nèi)互相相對的位置,將柵極14A正上方的部分夾在中間。源極14B與信號線DTL連接。例如,如圖5所示,源極14B與信號線DTL的主線的分支(第一分支)連接。第一分支在與信號線DTL的主線的延伸方向相交的方向延伸。柵極14A與掃描線WSL連接。柵極14A在源極14B與漏極14C之間的間隙下方從右邊向掃描線WSL延伸。漏極14C與下文所述的驅(qū)動晶體管Trl的柵極15A和保持電容器Cs連接。
[0090]在寫入晶體管Tr2中,柵極14A、源極14B和漏極14C的布置方向在平面內(nèi)與信號線DTL的延伸方向平行。關于這一點,圖5示出了柵極14A、源極14B和漏極14C從掃描線WSL側開始按漏極14C、柵極14A和源極14B的順序布置的示例。關于這一點,在圖5中并未顯示,但柵極14A、源極14B和漏極14C可從掃描線WSL側開始按源極14B、柵極14A和漏極14C的順序布置。
[0091]驅(qū)動晶體管Trl包括例如柵極15A、源極15B和漏極15C。源極15B和漏極15C布置在平面內(nèi)互相相對的位置,將柵極15A正上方的部分夾在中間。源極15B通過觸頭15D與有機EL元件13的陽極連接。源極15B與保持電容器Cs的其中一個電極耦接。柵極15A與漏極14C連接,進一步與保持電容器Cs的其中一個電極耦接。漏極15C與電源線DTL連接。
[0092]在驅(qū)動晶體管Trl中,柵極15A、源極15B和漏極15C的布置方向在平面內(nèi)與信號線DTL的延伸方向平行。關于這一點,圖5示出了柵極15A、源極15B和漏極15C從掃描線WSL側開始按漏極15C、柵極15A和源極15B的順序布置的示例。另外,在圖5中,在驅(qū)動晶體管Trl和寫入晶體管Tr2中,柵極、源極和漏極的布置方向與信號線DTL的延伸方向平行。即,在一個單元中的一個像素行的顯示像素單元14中包括的像素電路12中的寫入晶體管Tr2、一個單元中的一個像素行的顯示像素單元14中包括的像素電路12中的驅(qū)動晶體管Trl、一個單元中的另一個像素行的顯示像素單元14中包括的像素電路12中的寫入晶體管Tr2和一個單元中的另一個像素行的顯示像素單元14中包括的像素電路12中的驅(qū)動晶體管Trl中,柵極、源極和漏極的布置方向互相相同。
[0093]圖6為在列方向上互相相鄰的兩個顯示像素單元14中的每個像素電路12的布置的示例的圖。在在一個驅(qū)動單元內(nèi)具有不同行且互相相鄰的兩個顯示像素單元14中,具有互相相同的發(fā)光顏色的兩個像素11中的寫入晶體管Tr2的布局(特別地,柵極(G)、源極
(S)和漏極(D)的布置)相同。具體地,在兩個相鄰顯示像素單元的兩個紅色像素電路12R中,其寫入晶體管Tr2的柵極14A、源極14B和漏極14C的各個布局方向在平面內(nèi)與信號線DTL的延伸方向平行,其電極的各個順序也相同(例如,從上到下為D-G-S)。兩個藍色像素、兩個白色像素和兩個綠色像素也是如此。例如,在兩個紅色像素電路12R中,寫入晶體管Tr2的柵極14A、源極14B和漏極14C在圖中從上到下按漏極14C、柵極14A和源極14B的順序布置在平面內(nèi)。但是,盡管圖6中未示出,但在兩個像素11中,寫入晶體管Tr2的柵極14A、源極14B和漏極14C從上到下可按源極14B、柵極14A和漏極14C的順序布置在平面內(nèi)。
[0094]進一步,在在一個驅(qū)動單元內(nèi)具有不同行且互相相鄰的兩個顯示像素單元14中,具有互相相同的發(fā)光顏色的兩個像素11中的驅(qū)動晶體管Trl的布局(特別地,柵極(G)、源極(S)和漏極(D)的布置)相同。具體地,在兩個像素11中,驅(qū)動晶體管Trl的柵極15A、源極15B和漏極15C布置在與信號線DTL的延伸方向平行的方向。例如,在兩個像素11中,驅(qū)動晶體管Trl的柵極15A、源極15B和漏極15C在圖中從上到下按漏極15C、柵極15A和源極15B的順序布置。
[0095]在本公開和權利要求中,從指定視角(given perspective)(例如,其上形成有晶體管的襯底上方的視角)觀察時,兩個晶體管具有“彼此相同的布局方向”,兩個晶體管的漏極、柵極和源極布置的各個方向和各個順序相同。
[0096]經(jīng)過一個晶體管的漏極區(qū)域和源極區(qū)域的線與經(jīng)過另一個晶體管的漏極區(qū)域和源極區(qū)域的線大致平行時,兩個晶體管的漏極、柵極和源極布局的各個方向相同。例如,前述的線可在與其上形成有晶體管的襯底平行的截面上大致經(jīng)過與晶體管的漏極區(qū)域和源極區(qū)域?qū)钠矫嫘螤畹母鱾€幾何中心。例如,在圖6中,線X大致經(jīng)過第η行和第m列的紅色像素電路12R (下文稱為“像素電路(n,m)”)的晶體管Tr2的漏極區(qū)域和源極區(qū)域的各個幾何中心。相似地,在圖6中,線Y大致經(jīng)過第n+2行和第m列的紅色像素電路12R (下文稱為“像素電路(n+2,m)”)的晶體管Tr2的漏極區(qū)域和源極區(qū)域的各個幾何中心。圖6中的線X和Y大致互相平行,因此,像素電路(n,m)和像素電路(n+2,m)的晶體管Tr2的各個漏極、柵極和源極布置在相同方向。
[0097]當在相同方向上沿上述線移動的情況下以相同的順序遇到兩個晶體管各自的漏極、柵極和源極時,布局兩個晶體管的漏極、柵極和源極的各個順序相同。例如,在圖6中,在圖中的向下方向上沿線條X和Y移動時,以第一漏極(D)、第二柵極(G)和第三源極(S)的順序遇到像素電路(n,m)和像素電路(n+2,m)的晶體管Tr2的漏極、柵極和源極,因此,像素電路(n,m)和像素電路(n+2,m)的晶體管Tr2的各個漏極、柵極和源極以相同順序布局。作為相反的示例,在圖13中,由于在相同方向移動時以不同順序遇到像素電路(n,m)和像素電路(n+2,m)的晶體管Tr2的漏極、柵極和源極,所以它們并非以相同順序布局(例如,在圖中從左到右移動時,各個順序為:對于像素電路(n,m),為D-G-S,對于像素電路(n+2,m),為 S-G-D)。
[0098]除非另有特別說明,否則本公開和權利要求中使用的短語“彼此相同的布局方向”并不意味著除上述定義中討論的限制之外的任何限制。因此,例如,本文使用的短語“彼此相同的布局方向”并不意味著晶體管的相對尺寸、晶體管的相對形狀、與晶體管連接的配線的位置、晶體管的結構配置(例如,頂柵結構對底柵結構、單柵結構對多柵結構等)等。進一步,所示特定方向(例如,垂直、水平等)并不具有限制性,只要所述特定晶體管的方向相同,可使用任何方向。
[0099]另外,本領域的普通技術人員應理解的是,晶體管的一個電極被認為是源極還是漏極可取決于驅(qū)動該晶體管時施加在其上的電壓。例如,在某些情況下,如果施加的電壓反向,可將通常作為源極的電極作為漏極。由此,確定兩個晶體管是否具有相同布局方向時,必須假定在考慮其方向時對晶體管施加了相同驅(qū)動狀態(tài)。例如,如果考慮兩個驅(qū)動晶體管Trl的方向,適當?shù)姆椒ㄊ?,在對兩個晶體管均施加驅(qū)動電壓的情況下確定其各個電極的位置,不適當?shù)姆椒ㄊ?,在對其中一個晶體管施加驅(qū)動電壓而對另一個晶體管施加反向偏壓的情況下確定其各個電極的位置。
[0100]驅(qū)動電路20
[0101]接下來將對驅(qū)動電路20進行說明。如上所述,驅(qū)動電路20包括,例如,定時生成電路21、圖像信號處理電路22、信號線驅(qū)動電路23、掃描線驅(qū)動電路24和電源線驅(qū)動電路25。定時生成電路21進行控制,使驅(qū)動電路20中的每個電路一起運行。例如,定時生成電路21根據(jù)外部輸入的同步信號20B (同步地)將控制信號輸出給上述每個電路。
[0102]圖像信號處理電路22對例如外部輸入的數(shù)字圖像信號20A進行預定校正,并將由此獲得的圖像信號22A輸出給信號線驅(qū)動電路23。采用例如伽瑪校正、過度驅(qū)動校正(overdrive correction)等作為預定校正。
[0103]信號線驅(qū)動電路23根據(jù)每個信號線DTL上控制信號2IA的(同步)輸入施加例如與從圖像信號處理電路22輸入的圖像信號22A對應的模擬信號電壓。信號線驅(qū)動電路23能輸出例如兩種電壓(Vofs和Vsig)。具體地,信號線驅(qū)動電路23將兩種電壓(Vofs和Vsig)提供給由掃描線驅(qū)動電路24通過信號線DTL選擇的像素11。
[0104]圖7示出了根據(jù)單元寫入掃描線WSL*對四個信號線DTL (DTL (m)、DTL (m+1)、DTL (m+2)和DTL (m+3)的掃描施加的信號電壓V (p)、V (p+1),V (p+2)和V (p+3)的示例,四個信號線與圖3和圖4所示的四個顯示像素單元14連接,在在列方向上互相相鄰的兩個驅(qū)動單元內(nèi),四個顯示像素單元14在列方向上互相相鄰布置。信號線驅(qū)動電路23響應于單元寫入掃描線WSL* (P)的選擇輸出信號電壓V (P),并響應于單元寫入掃描線WSL*(P+1)的選擇輸出信號電壓V (p+1)。相似地,信號線驅(qū)動電路23響應于單元寫入掃描線WSL* (p+2)的選擇輸出信號電壓V (p+1),并響應于單元寫入掃描線WSL* (p+3)的選擇輸出信號電壓V (p+3)。此處,如下文所述,掃描線驅(qū)動電路24在寫入信號電壓時以WSL*(p)、WSL* (p+l)、WSL* (p+2)和WSL* (p+3)的順序選擇單元寫入掃描線WSL*。由此,信號線驅(qū)動電路23在寫入信號電壓時以V (ρ)、V (p+l)、V (p+2)和V (p+3)的順序輸出信號電壓Vsig。
[0105]如圖7所示,信號線驅(qū)動電路23,例如,將電壓Vsig提供給掃描線驅(qū)動電路24同時選擇的多個像素U。在圖7中,用于位于第η個子像素行并與第m個信號線連接的特定子像素11的具體電壓Vsig用Vsig (n,m)表示。因此,在單元寫入掃描線WSL* (P)被掃描時,將信號電壓V (P)施加給信號線,其中,電壓V (P)包括電壓Vsig (n,m)、Vsig (n+2,m+1 )> Vsig (n, m+2)、Vsig (n+2, m+3)等。
[0106]S卩,當單元寫入掃描線WSL* (P)在寫入信號時被選擇時,信號線驅(qū)動電路23將與第η個子像素行對應的電壓Vsig (n, m)和Vsig (n, m+2)輸出給偶數(shù)信號線DTL (m)和DTL(m+2)。同時,信號線驅(qū)動電路23將與第(n+2)個子像素行對應的電壓Vsig(n+2,m+l)和Vsig (n+2,m+3)輸出給奇數(shù)信號線DTL (m+1)和DTL (m+3)。另外,在寫入信號時選擇單元寫入掃描線WSL* (p+1)時,信號線驅(qū)動電路23將與第(n+1)個子像素行對應的電壓Vsig (n+l,m)和Vsig (n+l,m+2)輸出給偶數(shù)信號線DTL (m)和DTL (m+2)。同時,信號線驅(qū)動電路23將與第(n+3)個子像素行對應的電壓Vsig (n+3,m+1)和Vsig (n+3,m+3)輸出給奇數(shù)信號線DTL (m+1)和DTL (m+3)。關于這一點,信號線驅(qū)動電路23以與第η個像素行和第(n+1)個像素行相同的方式將電壓施加給第(n+2 )個像素行和第(n+3 )個像素行。
[0107]Vsig是與圖像信號20A對應的電壓值。是與圖像信號20A無關的一定電壓。Vsig的最低電壓是低于Vofs的電壓值,Vsig的最大值是高于Vofs的電壓值。
[0108]在掃描線驅(qū)動電路24同時選擇的多個像素11中,布置在偶數(shù)信號線DTL(m)與奇數(shù)信號線DTL (m+1)之間的兩個像素11具有互相相同的發(fā)光顏色。相同地,在掃描線驅(qū)動電路24同時選擇的多個像素11中,布置在偶數(shù)信號線DTL (m+2)與奇數(shù)信號線DTL (m+3)之間的兩個像素11具有互相相同的發(fā)光顏色。由此,選擇單元寫入掃描線WSL* (ρ)時,信號線驅(qū)動電路23將與具有互相相同的發(fā)光顏色的像素對應的電壓Vsig輸出給信號線DTL(m)和DTL (m+1)。同時,信號線驅(qū)動電路23將與具有互相相同的發(fā)光顏色的像素對應的電壓Vsig輸出給信號線DTL (m+2)和DTL (m+3)。例如,選擇單元寫入掃描線WSL* (ρ)時,信號線驅(qū)動電路23將與紅色像素(像素11R)對應的電壓Vsig輸出給信號線DTL Cm)和DTL (m+Ι),同時,將與白色像素(像素11W)對應的電壓Vsig輸出給信號線DTL (m+2)和DTL (m+3)ο
[0109]掃描線驅(qū)動電路24例如響應于控制信號21A的輸入(同步)按順序?qū)γ總€預定驅(qū)動單元選擇多個單元寫入掃描線WSL*。掃描線驅(qū)動電路24例如響應于控制信號21A的輸入(同步)按預定順序選擇多個單元寫入掃描線WSL*,以按所需順序進行Vth校正、信號電壓Vsig的寫入和μ校正。此處,Vth校正表示使驅(qū)動晶體管Trl的柵極-源極電壓Vgs接近驅(qū)動晶體管的閾值電壓的校正操作。信號電壓Vsig的寫入表示通過寫入晶體管Tr2將信號電壓Vsig寫入驅(qū)動晶體管Trl的柵極。μ校正表示根據(jù)驅(qū)動晶體管Trl的遷移率μ對保持在驅(qū)動晶體管Trl的柵極與源極之間的電壓Vgs進行的校正操作。信號電壓Vsig的寫入和μ校正可在彼此分開的時刻進行。在本實施方式中,掃描線驅(qū)動電路24將一個選擇脈沖輸出給單元寫入掃描線WSL*,以同時(或立即連續(xù))進行信號電壓Vsig的寫入和μ校正。
[0110]另外,驅(qū)動電路20按順序?qū)λ序?qū)動單元進行Vth校正和信號寫入。具體地,如圖9所示,驅(qū)動電路20對第一驅(qū)動單元(例如,與WSL* (ρ)和WSL* (p+1)連接的像素11)進行Vth校正和信號寫入,隨后對在列方向上與第一驅(qū)動單元相鄰的第二驅(qū)動單元(例如,與WSL* (p+2)和WSL* (p+3)連接的像素11)進行Vth校正和信號寫入。S卩,驅(qū)動電路20按順序?qū)γ總€驅(qū)動單元進行一系列操作(Vth校正和信號寫入)。
[0111]掃描線驅(qū)動電路24在Vth校正時同時(或幾乎同時)選擇一個驅(qū)動單元中包括的所有單元寫入掃描線WSL*。具體地,在圖6的示例中,掃描線驅(qū)動電路24在Vth校正時同時(或幾乎同時)選擇一個驅(qū)動單元中包括的兩個單元寫入掃描線WSL* (ρ)和WSL* (p+1)。即,掃描線驅(qū)動電路24對Vth校正同時選擇驅(qū)動單元中包括的所有像素11 (例如,子像素行:n、n+1、n+2和n+3中包括的所有像素11)。
[0112]進一步,掃描線驅(qū)動電路24在信號寫入時在掃描方向按順序選擇一個驅(qū)動單元中包括的單元寫入掃描線WSL*,其中,掃描方向是對驅(qū)動單元進行掃描的方向。因此,與同時掃描指定驅(qū)動單元的所有單元寫入掃描線WSL*的Vth校正操作相反,對于信號寫入操作,按順序單獨掃描指定驅(qū)動單元的單元寫入掃描線WSL*。驅(qū)動單元掃描方向是,例如,與從顯示面板10的上端到下端的方向平行的方向。但是,可替代地,驅(qū)動單元掃描方向可為與從顯示面板10的下端到上端的方向平行的方向。
[0113]在圖6的示例中,對于信號寫入操作,掃描線驅(qū)動電路24按單元寫入掃描線WSL*(P)第一、單元寫入掃描線WSL* (p+1)第二的順序選擇一個驅(qū)動單元中包括的兩個單元寫入掃描線WSL* (ρ)和WSL* (p+1)。由此,掃描線驅(qū)動電路24在信號寫入時通過單元寫入掃描線WSL* (ρ)同時選擇第η個子像素行中包括的多個像素11和第(n+2)個子像素行中包括的多個像素11,隨后通過單元寫入掃描線WSL* (p+1)同時選擇第η個子像素行中包括的多個像素11和第(n+3)個子像素行中包括的多個像素11。
[0114]掃描線驅(qū)動電路24能輸出例如兩種電壓(Von和Voff)。具體地,掃描線驅(qū)動電路24提供兩種電壓(Von和Vof f),以通過掃描線WSL驅(qū)動目標像素11,從而對寫入晶體管Tr2進行開關控制。此處,Von不低于寫入晶體管Tr2的導通電壓。Von是下文所述的“Vth校正準備期間的后半部分”、“Vth校正期間”、“信號寫入和μ校正期間”等中從掃描線驅(qū)動電路24輸出的寫入脈沖的峰值。Voff是低于寫入晶體管Tr2的導通電壓并低于Von的值。Voff是下文所述的“Vth校正準備期間的前半部分”、“發(fā)光期間”等中從掃描線驅(qū)動電路24輸出的寫入脈沖的峰值。
[0115]電源線驅(qū)動電路25例如響應于控制信號21A的輸入(同步)按順序?qū)γ總€預定單元選擇單元電源線DSL*。電源線驅(qū)動電路25能輸出例如兩種電壓(Vcc和Vss)。具體地,電源線驅(qū)動電路25將兩種電壓(Vcc和Vss)提供給包括由掃描線驅(qū)動電路24通過單元電源線DSL*選擇的像素11的整個驅(qū)動單元(即,一個驅(qū)動單元中包括的所有像素11)。此處,Vss是低于有機EL元件13的閾值電壓Vel和有機EL元件13的陰極電壓Vcath的總電壓(Vel+Vcath)的電壓值。Vcc是不低于電壓(Vel+Vcath)的電壓值。
[0116]操作
[0117]接下來將對根據(jù)本實施方式的顯示裝置I的操作(從不發(fā)光到發(fā)光的操作)進行說明。在本實施方式中,即使有機EL元件13的1-V特性隨時間變化,或驅(qū)動晶體管Trl的閾值電壓或遷移率隨時間變化,為了不受到這些變化的影響,并將有機EL元件13的亮度保持在一定值,將有機EL元件13的1-V特性變化的校正操作和驅(qū)動晶體管Trl的閾值電壓和遷移率變化的校正操作相結合。
[0118]圖8示出了顯示裝置I中的各種波形段示例。圖8示出了掃描線WSL、電源線DSL和信號線DTL中時刻發(fā)生二進制電壓變化的狀態(tài)。進一步,圖8示出了驅(qū)動晶體管Trl的柵極電壓Vg和源極電壓Vs響應于掃描線WSL、電源線DSL和信號線DTL中的電壓變化而時刻發(fā)生變化的狀態(tài)。
[0119]Vth校正準備期間
[0120]首先,驅(qū)動電路20進行Vth校正的準備工作,Vth校正使驅(qū)動晶體管Trl的柵極-源極電壓Vgs接近驅(qū)動晶體管Trl的閾值電壓。具體地,當掃描線WSL的電壓為Voff、信號線DTL的電壓為Vofs以及電源線DSL的電壓為Vcc時(S卩,有機EL元件13發(fā)光時),電源線驅(qū)動電路25響應于控制信號21A而將電源線DSL的電壓從Vcc下降到Vss (Tl)。隨后,源極電壓Vs下降為Vss,有機EL元件13不發(fā)光。此時,由于經(jīng)由保持電容器Cs的耦接,柵極電壓Vg下降。
[0121]接下來,在電源線DSL的電壓為Nss并且信號線DTL的電壓為Vofs時,掃描線驅(qū)動電路24響應于控制信號21A而將掃描線WSL的電壓從Voff提高到Von (T2)。隨后,柵極電壓Vg下降為Vofs。此時,柵極電壓Vg與源極電壓Vs之間的電位差Vgs可小于、等于或大于驅(qū)動晶體管Tr2的閾值電壓。
[0122]Vth校正期間
[0123]接下來,驅(qū)動電路20進行Vth校正。具體地,當信號線DTL的電壓為Vofs以及掃描線WSL的電壓為Von時,電源線驅(qū)動電路25根據(jù)控制信號2IA將電源線DSL的電壓從Nss提高到Vcc (T3)。隨后,電流Ids在驅(qū)動晶體管Trl的漏極與源極之間流動,源極電壓Vs增加。此時,如果源極電壓Vs低于(Vofs-Vth)(如果尚未完成Vth校正),電流Ids在驅(qū)動晶體管Trl的漏極與源極之間流動,直到驅(qū)動晶體管Trl關閉(直到電位差Vgs變成Vth)。因此,柵極電壓Vg變成Vofs,而源極電壓Vs增加。因此,保持電容器Cs充電到Vth,而電位差Vgs變成Vth。[0124]隨后,在信號線驅(qū)動電路23響應于控制信號21A將信號線DTL的電壓從Vofs變?yōu)閂sig之前,掃描線驅(qū)動電路24響應于控制信號21A將掃描線WSL的電壓從Von下降到Voff (T4)。隨后,驅(qū)動晶體管Trl的柵極變成浮動電極,因此,無論信號線DTL的電壓值如何,都可將電位差Vgs保持在Vth。這樣,通過將電位差Vgs設為Vth,即使驅(qū)動晶體管Trl的閾值電壓Vth對每個像素電路12都有變化,也可防止有機EL元件13的亮度產(chǎn)生變化。
[0125]Vth校正暫停期間
[0126]隨后,在Vth校正的暫停期間內(nèi),信號線驅(qū)動電路23將信號線DTL的電壓從Vofs變?yōu)閂sig。
[0127]信號寫入和μ校正期間
[0128]Vth校正暫停期間結束之后(即,Vth期間結束),驅(qū)動電路20根據(jù)圖像信號20Α進行信號電壓寫入和μ校正。具體地,在信號線DTL的電壓為Vsig以及電源線DSL的電壓為Vcc時,掃描線驅(qū)動電路24響應于控制信號2IA將掃描線WSL的電壓從Voff提高到Von(Τ5),并將驅(qū)動晶體管Trl的柵極與信號線DTL連接。隨后,驅(qū)動晶體管Trl的柵極電壓Vg變成信號線DTL的電壓Vsig。此時,有機EL元件13的陽極電壓在該階段仍低于有機EL元件13的閾值電壓Vel,有機EL元件13關閉。由此,電流Ids流經(jīng)有機EL元件13的元件電容器Coled,因此,對元件電容器Coled進行了充電。因此,源極電壓Vs增加了Λ Vs,不久電位差Vgs變成(Vsig+Vth-Λ Vs)。這樣,寫入和μ校正同時進行。此處,驅(qū)動晶體管Trl的遷移率μ越大,Δ Vs變得越大,因此,可在發(fā)光之前將電位差Vgs降低Λ V,從而消除每個像素11的遷移率μ的變化。
[0129]發(fā)光
[0130]最后,掃描線驅(qū)動電路24響應于控制信號2IA將掃描線WSL的電壓從Von下降到VoffCΤ6)0隨后,驅(qū)動晶體管Trl的柵極變成浮動,電流Ids在驅(qū)動晶體管Trl的漏極與源極之間流動,源極電壓Vs增加。因此,將高于閾值電壓Vel的電壓施加給有機EL元件13,有機EL元件13在預期亮度下發(fā)光。
[0131 ] 接下來,將參照圖8和圖9對根據(jù)本實施方式的顯示裝置I進行的Vth校正和信號寫入和μ校正的掃描的示例進行說明。關于這一點,圖9示出了兩個相鄰驅(qū)動單元,S卩,四個連續(xù)顯示像素單元行,即,與單元寫入掃描線WSL* (p)、WSL* (p+1),WSL* (p+2)和WSL*(P+3)連接的八個子像素行內(nèi)的Vth校正和信號寫入和μ校正的掃描的示例。
[0132]關于這一點,下文假定一個驅(qū)動單元內(nèi)的所有像素11都分組成分別與單元寫入掃描線WSL*連接的組。在本實施方式中,一個驅(qū)動單元內(nèi)的所有像素I IR和所有像素IlW分為一組,一個驅(qū)動單元內(nèi)的所有像素IlG和所有像素IlB分為另一組。因此,在下文中,假定與單元寫入掃描線WSL* (P)連接的第一驅(qū)動單元內(nèi)的所有像素IlR和所有像素IlW分為第一組,與單元寫入掃描線WSL* (p+1)連接的第一驅(qū)動單元內(nèi)的所有像素IlG和所有像素IlB分為第二組。進一步,在下文中,假定與單元寫入掃描線WSL* (p+2)連接的第二驅(qū)動單元內(nèi)的所有像素IlR和所有像素IlW分為第三組,與單元寫入掃描線WSL (n+3)連接的第二驅(qū)動單元內(nèi)的所有像素IlG和所有像素IlB分為第四組。
[0133]驅(qū)動電路20在同一期間內(nèi)對第一驅(qū)動單元內(nèi)的所有組(第一和第二組)進行Vth校正,隨后對第一驅(qū)動單元內(nèi)的所有組(第一和第二組)按順序?qū)γ總€組進行信號電壓寫入(以及μ校正)。隨后,驅(qū)動電路20在同一期間內(nèi)對第二驅(qū)動單元內(nèi)的所有組(第三和第四組)進行Vth校正,隨后對第二驅(qū)動單元內(nèi)的所有組(第三和第四組)按順序?qū)γ總€組進行信號電壓寫入(以及μ校正)。此時,驅(qū)動電路20在一個水平期間(IH)內(nèi)對一個驅(qū)動單元進行Vth校正,隨后在一個水平期間(IH)內(nèi)進行信號電壓寫入(以及μ校正)。S卩,驅(qū)動電路20連續(xù)利用兩個水平期間(2Η)對一個驅(qū)動單元進行Vth校正和信號電壓寫入(以及μ校正)。
[0134]進一步,驅(qū)動電路20對每個組進行信號寫入時,驅(qū)動電路20同時對該組包括的所有像素11進行信號寫入。具體地,選擇單元寫入掃描線WSL* (P)時,驅(qū)動電路20將上述電壓V (P)輸出給每個信號線DTL。即,選擇單元寫入掃描線WSL* (ρ)時,驅(qū)動電路20將Vsig (n,m)和 Vsig (n,m+2)輸出給偶數(shù)信號線 DTL (DTL (m)和 DTL (m+2)),同時,將 Vsig(n+2,m+Ι)和 Vsig (n+2,m+3)輸出給奇數(shù)信號線(DTL (m+Ι)和 DTL (m+3))。進一步,選擇單元寫入掃描線WSL* ((p+1)時,驅(qū)動電路20將Vsig (n+l,m)和Vsig (n+l,m+2)輸出給偶數(shù)信號線 DTL (DTL (m)和 DTL (m+2)),同時,將 Vsig (n+3, m+1), Vsig (n+3, m+3)輸出給奇數(shù)信號線(DTL (m+1)和DTL (m+3))。
[0135]因此,在具有相同發(fā)光顏色的各像素I IR中,從Vth校正結束到信號電壓寫入(以及μ校正)開始的期間(稱為等待時間Atl)—致,因此,對于每個像素行,多個像素IlR中的等待時間Λ tl —致。在本實施方式中,每個像素IlW的等待時間Λ t2等于每個像素IlR的等待時間Atl。由此,在具有相同發(fā)光顏色的各像素IlW中,等待時間At2—致,對于每個像素行,多個像素IlW中的等待時間Λ t2 一致。進一步,在具有相同發(fā)光顏色的各像素IlG中,等待時間Λ t3 一致,對于每個像素行,多個像素IlG中的等待時間Λ t3 一致。在本實施方式中,每個像素IlB的等待時間Λ t4等于每個像素IlG的等待時間Λ t3。由此,在具有相同發(fā)光顏色的各像素IlB中,等待時間Λ t4 —致,對于每個像素行,多個像素IlB中的等待時間Λ t4 一致。關于這一點,像素IlR和IlB的等待時間Λ tl和Λ t2與像素IlG和IlB的等待時間Λ t3和Λ t4互不相同。這對顏色再現(xiàn)性有輕微影響,但對顏色不均勻性沒有影響。
[0136]優(yōu)點
[0137]接下來,將對根據(jù)本實施方式的顯示裝置I的優(yōu)點進行說明。
[0138]圖10示出了相關技術一般使用的像素設置的示例。在相關技術中,顯示像素140中包括的各像素110R、IlOG和IlOB與共用掃描線WSL (η)和電源線DSL (η)連接。在這種像素設置中,例如,如圖11所示,對每個IH期間進行Vth校正和信號寫入時,難以縮短IH期間,因此難以縮短IF的掃描期間(S卩,在高速下驅(qū)動)。由此,例如,如圖12所示,在共用IH期間內(nèi)對兩條線一起進行Vth校正,隨后在下一個IH期間內(nèi)對每條線進行信號寫入。在該驅(qū)動方法中,Vth校正捆綁進行,因此該驅(qū)動方法適用于高速驅(qū)動。但是,從Vth校正結束到信號寫入開始的等待期間Λ t對每條線都不同。由此,即使對各線的驅(qū)動晶體管的柵極施加具有相同灰度的信號電壓,每條線的亮度也會變得不同,因此,存在亮度不均勻的問題。
[0139]另一方面,在本實施方式中,用于選擇每個像素11的每個單元寫入掃描線WSL*與在一個驅(qū)動單元內(nèi)具有相同發(fā)光顏色的多個像素11連接。進一步,用于向每個像素11提供驅(qū)動電流的每個單元電源線DSL*與一個驅(qū)動單元內(nèi)的所有像素11連接。因此,如上所述,可在基本相同的時間下對一個驅(qū)動單元內(nèi)的所有組進行Vth校正,隨后對一個驅(qū)動單元內(nèi)的所有組每個組地進行信號電壓寫入。因此,在具有相同發(fā)光顏色的每個像素11中,從Vth校正結束到μ校正開始的等待時間一致,因此,對于每條線,具有相同發(fā)光顏色的像素11的等待時間一致。由此,可通過捆綁Vth校正減少亮度不均勻的發(fā)生。
[0140]圖13示出了根據(jù)比較例的像素設置的示例。在該比較例中,在在一個驅(qū)動單元內(nèi)處于不同行并且彼此相鄰的兩個顯示像素單元14中,像素11中具有相同發(fā)光顏色的寫入晶體管Tr2的布局(特別地,柵極(G)、源極(S)和漏極(D)的設置)互不相同。例如,如圖13所示,像素IlR的寫入晶體管Tr2的柵極、源極和漏極的布置方向在第η個子像素行的像素IlR和第(n+2)個像素行的像素IlR中互不相同。由此,在制造過程中,形成源極和漏極時掩模偏離(mask misalignment)造成的源極和漏極相對于柵極的相對位置的偏離的影響在第η個像素行的像素IlR和第(n+2)個像素行的像素IlR中互不相同。
[0141]例如,如圖14B所示,如果掩模輕微偏移到圖14B中的右側,在第η個像素行的像素電路120R中的寫入晶體管Tr2中,位于柵極正上方的漏極的面積變得大于位于柵極正上方的源極的面積,寫入晶體管Tr2的柵極與源極之間的寄生電容增加。另一方面,在第(n+2)個像素行的像素電路120R中的寫入晶體管Tr2中,位于柵極正上方的漏極的面積變得小于位于柵極正上方的源極的面積,因此,寫入晶體管Tr2的柵極與源極之間的寄生電容減小。
[0142]此處,寫入晶體管Tr2的柵極與源極之間的寄生電容大大影響在信號寫入的上升時間(時間T6)驅(qū)動晶體管Trl的柵極15A上產(chǎn)生的負稱合(minus coupling)的大小。具體地,如果寫入晶體管Tr2的柵極與源極之間的寄生電容較大,驅(qū)動晶體管Trl的柵極15A上產(chǎn)生的負耦合增加,驅(qū)動晶體管Trl的柵極-源極電壓Vgs減小。另一方面,如果寫入晶體管Tr2的柵極與源極之間的寄生電容較小,驅(qū)動晶體管Trl的柵極15A上產(chǎn)生的負耦合減小,驅(qū)動晶體管Trl的柵極-源極電壓Vgs增力卩。這樣,寫入晶體管Tr2的柵極與源極之間的寄生電容變化時,驅(qū)動晶體管Trl的柵極-源極電壓Vgs隨之變化。因此,第η個像素行的像素IlR的亮度減小,第(n+2)個像素行的像素IlR的亮度增加,因此,發(fā)生圖15所示的條狀亮度不均勻現(xiàn)象。
[0143]另一方面,在本實施方式中,在在一個驅(qū)動單元內(nèi)處于不同行并且互相相鄰的兩個顯示像素單元14中,像素11中具有相同發(fā)光顏色的寫入晶體管Tr2的布局(具體地,柵極(G)、源極(S)和漏極(D)的設置)互相相同。由此,例如,在制造過程中,形成源極和漏極時掩模偏離造成的源極和漏極相對于柵極的相對位置的偏離的影響在第η個像素行的像素IlR和第(n+2)個像素行的像素IlR中互相相同。因此,例如,第η個像素行的像素IlR的亮度和第(n+2)個像素行的像素IlR的亮度變得互相相同,因此,不會發(fā)生圖15所示的條狀亮度不均勻現(xiàn)象。
[0144]2.變形例
[0145]接下來將對根據(jù)本實施方式的顯示裝置I的各種變形例進行說明。關于這一點,下文中,與根據(jù)本實施方式的顯示裝置I共同的部件用相同參考符號表示。進一步,將適當?shù)厥÷詫Ω鶕?jù)本實施方式的顯示裝置I共同的部件的說明。
[0146]變形例I
[0147]在上述實施方式中,每I個驅(qū)動單元分配兩個單元寫入掃描線WSL*。然而,盡管圖中未示出,但也為每I個驅(qū)動單元分配與一個驅(qū)動單元內(nèi)包括的顯示像素單元行數(shù)量相同的單元寫入掃描線WSL*。
[0148]變形例2
[0149]在上述實施方式中,為每I個驅(qū)動單元分配的單元電源線DSL*具有分支結構。然而,盡管圖中未示出,但可為每I個驅(qū)動單元分配與一個驅(qū)動單元內(nèi)包括的顯示像素單元行數(shù)量相同的單獨的電源線DSL。但是,這種情況下,應對每個單元的電源線DSL施加相同電壓。
[0150]變形例3
[0151]上述實施方式對在驅(qū)動晶體管Trl和寫入晶體管Tr2中,柵極、源極和漏極的設置在與信號線DTL的延伸方向平行的方向延伸的情況的示例進行了說明。然而,盡管圖中未示出,但在驅(qū)動晶體管Trl和寫入晶體管Tr2中,柵極、源極和漏極的設置也可在其他方向延伸,例如,在與掃描線WSL或電源線DTL的延伸方向平行的方向延伸。在這種配置的情況下,不會發(fā)生圖15所示的條狀亮度不均勻現(xiàn)象。
[0152]變形例4
[0153]在上述實施方式中,在在一個單元內(nèi)處于互不相同的行并且互相相鄰的兩個顯示像素單元14中,具有互相相同的發(fā)光顏色的兩個像素11布置在兩個共用信號線DTL之間。但是,在在一個單元內(nèi)處于互不相同的行并且互相相鄰的兩個顯示像素單元14中,具有互相相同的發(fā)光顏色的兩個像素11的其中之一可布置在兩個信號線DTL (m)與DTL (m+1)之間,兩個像素11中的另一個可布置在兩個信號線DTL (m+2)與DTL (m+3)之間。例如,如圖16所示,在在一個單元內(nèi)處于互不相同的行并且互相相鄰的兩個顯示像素單元14中,兩個像素IlR的其中之一可布置在兩個信號線DTL (m)與DTL (m+Ι)之間,像素IlR中的另一個可布置在兩個信號線DTL (m+2)與DTL (m+3)之間。
[0154]變形例5
[0155]上文對每個像素顯示單元具有紅色、綠色、藍色和白色像素電路的實施方式進行了說明,但本公開并不限于該示出配置。例如,每個像素顯示單元包括少于四個的像素電路的實施方式以及每個像素顯示單元包括多于四個的像素電路的實施方式可在一個或多個權利要求的范圍內(nèi)。另外,圖中所示的像素電路看似具有均勻尺寸,但本公開并不限于該示出配置。例如,某些像素電路的顯示元件可與其他像素電路的顯示元件具有不同尺寸或不同形狀。
[0156]3.應用
[0157]下文將對上述實施方式及其變形例(下文稱為“實施方式等”)中所述的顯示裝置I的應用例進行說明。可將根據(jù)本實施方式的顯示裝置I應用于從外部輸入的圖像信號或在內(nèi)部生成的圖像信號顯示為圖像或視頻圖像的各種領域的電子系統(tǒng)的顯示裝置。例如,電子系統(tǒng)包括電視機、數(shù)字照相機、筆記本式個人計算機、移動終端裝置(例如移動電話等)、或攝像機等。
[0158]應用例I
[0159]圖17示出了應用了根據(jù)本實施方式等的顯示裝置I的電視機的外觀。該電視機包括,例如,包括前面板310和濾光玻璃320的圖像顯示屏幕部分300。圖像顯示屏幕部分300還包括根據(jù)本實施方式的顯示裝置I。
[0160]應用例2[0161]圖18A和圖18B示出了應用了根據(jù)本實施方式的顯示裝置I的數(shù)字照相機的外觀。該數(shù)字照相機包括,例如,閃光發(fā)光部分410、顯示部分420、菜單開關430和快門按鈕440。顯示部分420包括根據(jù)本實施方式等的顯示裝置I。
[0162]應用例3
[0163]圖19示出了應用了根據(jù)本實施方式的顯示裝置I的筆記本式個人計算機的外觀。該筆記本式個人計算機包括,例如,本體510、用于字符等的輸入操作的鍵盤520和顯示圖像的顯示部分530。顯示部分530包括根據(jù)本實施方式等的顯示裝置I。
[0164]應用例4
[0165]圖20示出了應用了根據(jù)本實施方式等的顯示裝置I的攝像機的外觀。該攝像機包括,例如,主體部分610、布置在主體部分610的正面表面的物體拍攝透鏡620、拍攝起止開關630和顯示部分640。顯示部分640包括根據(jù)本實施方式等的顯示裝置I。
[0166]應用例5
[0167]圖21A至圖21G示出了應用了根據(jù)本實施方式等的顯示裝置I的移動電話的外觀。該移動電話具有(例如)上殼710和下殼720由連接部分(鉸鏈部分)730連接的配置。移動電話包括顯示器740、副顯示器750、畫面燈760和照相機770。顯示器740或副顯示器750包括根據(jù)本實施方式等的顯示裝置I。
[0168]上文通過實施方式和應用例對本技術進行了說明。但是,本技術并不限于上述實施方式等,可進行各種變化。
[0169]例如,用于主動矩陣尋址的像素電路12的配置并不限于每個實施方式等所述的配置,可根據(jù)需要增加電容元件或晶體管。這種情況下,除上述信號線驅(qū)動電路23、掃描線驅(qū)動電路24和電源線驅(qū)動電路25等之外,還可根據(jù)像素電路12的變形例增加必要驅(qū)動電路。
[0170]另外,在上述實施方式等中,信號線驅(qū)動電路23、掃描線驅(qū)動電路24和電源線驅(qū)動電路25的驅(qū)動由定時生成電路21和圖像信號處理電路22控制。但是,這些電路也可由其他電路控制。另外,信號線驅(qū)動電路23、掃描線驅(qū)動電路24和電源線驅(qū)動電路25可由硬件(電路)或軟件(程序)控制。
[0171]另外,在上述實施方式等的說明中,寫入晶體管Tr2的源極和漏極以及驅(qū)動晶體管Trl的源極和漏極固定。毫無疑問,可根據(jù)電流流動方向使源極與漏極之間的相對關系相反。此時,在上述實施方式等中,源極可用漏極代替,漏極可用源極代替。
[0172]另外,在上述實施方式等的說明中,假定寫入晶體管Tr2和驅(qū)動晶體管Trl由η溝道MOS型TFT構成。但是,寫入晶體管Tr2和驅(qū)動晶體管Trl的至少其中之一可由ρ溝道MOS型TFT構成。關于這一點,在上述實施方式等中,如果驅(qū)動晶體管Trl由ρ溝道MOS型TFT構成,有機EL元件13的陽極用陰極代替,有機EL元件13的陰極用陽極代替。另外,在上述實施方式等中,寫入晶體管Tr2和驅(qū)動晶體管Trl并不一定總是非晶態(tài)TFT或微型硅TFT,例如,可為低溫多晶硅TFT或氧化物半導體TFT。
[0173]另外,例如,可將本技術配置如下。
[0174](I) 一種顯示單元,包括:
[0175]多個寫入掃描線;
[0176]多個信號線;以及[0177]多個像素電路,以包括多行和多列像素電路的矩陣形式布置,所述多個像素電路中的每個包括:[0178]顯示元件,
[0179]第一晶體管,被配置為在掃描脈沖被施加給所述多個寫入掃描線中的一個寫入掃描線時對所述多個信號線中的一個信號線上承載的電位進行采樣,所述一個寫入掃描線與所述第一晶體管連接,
[0180]具有第一端子的電容器,被配置為保持所述第一晶體管采樣的電位,以及
[0181]第二晶體管,被配置為向所述顯示元件提供驅(qū)動電流,所述驅(qū)動電流的大小與所述電容器的所述第一端子與所述電容器的第二端子之間的電壓對應,
[0182]其中,所述多個像素電路中的每個與N種顯示顏色中的一種對應,并且所述多個像素電路被分組成顯示像素單元,每個顯示像素單元包括分別與N種顯示顏色對應的所述多個像素電路中的N個像素電路,所述N個像素電路連續(xù)布置在R個連續(xù)行上,2 < N,并且
[0183]所述顯示像素單元中的第一顯示像素單元中包括的所述多個像素電路的一個指定像素電路的第一晶體管布置在與所述顯示像素單元中的第二顯示像素單元中包括的所述多個像素電路的一個像素電路的所述第一晶體管相同的布局方向上,所述顯示像素單元中的所述第二顯示像素單元在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述多個像素電路中的所述一個指定像素電路的相同顏色。
[0184]( 2 )根據(jù)(I)所述的顯示單元,
[0185]其中,對于所述顯示像素單元中的所述第一顯示像素單元和在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰的所述顯示單元中的所述第二顯示像素單元包括的所述多個像素電路中的每個,對應于彼此具有相同顏色的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
[0186]( 3 )根據(jù)(I)所述的顯示單元,進一步包括:
[0187]多個電源線,每個電源線與所述多個像素電路的兩個分別對應的相鄰行連接,
[0188]其中,所述多個寫入掃描線各自與所述多個像素電路中的布置在像素電路的對應行中的像素電路連接,
[0189]所述多個信號線各自與所述多個像素電路中的布置在像素電路的對應列中的像素電路連接,
[0190]所述多個像素電路被分組成驅(qū)動單元,每個驅(qū)動單元包括與對應單元電源線連接的K > 4個連續(xù)行的像素電路,所述對應單元電源線由被配置為共用線的所述多個電源線中的K/2個電源線構成,
[0191]所述驅(qū)動單元中的每個包括L > 2個單元寫入掃描線,每個單元寫入掃描線包括被配置為共用線的所述多個寫入掃描線中的R ^ 2個寫入掃描線,其中,K=L.R,并且
[0192]每個單元寫入掃描線與所述顯示顏色中的至少一種對應,并與和各個單元寫入掃描線對應的任何所述顯示顏色對應的、并且包括在各個單元寫入掃描線所屬的所述驅(qū)動單元內(nèi)的所有像素電路連接。
[0193](4)根據(jù)(3)所述的顯示單元,[0194]其中,對于一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
[0195](5)根據(jù)(4)所述的顯示單元,
[0196]其中,對于所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第二晶體管布置在彼此相同的布局方向上。
[0197](6)根據(jù)(5)所述的顯示單元,
[0198]進一步包括驅(qū)動控制部,被配置為通過控制所述多個寫入掃描線、所述多個信號線和所述多個電源線的驅(qū)動而使所述多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀,
[0199]其中,所述多個像素電路被配置為在所述驅(qū)動控制部的控制下進行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中的各個像素電路的所述第二晶體管的閾值電壓存儲在所述多個像素電路中的各個像素電路的電容器中,并且
[0200]所述驅(qū)動控制部被配置為使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路中的每個像素電路在指定圖像幀周期內(nèi)同時進行閾值校正操作。
[0201](7)根據(jù)(6)所述的顯示單元,
[0202]其中,所述驅(qū)動控制部被配置為通過在基準電位被承載于與各個像素電路連接的所述信號線上時以及在驅(qū)動電壓被施加給各個像素電路的所述第二晶體管時使各個像素電路的所述第一晶體管處于導通狀態(tài),從而使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路進行所述閾值校正操作。
[0203](8)根據(jù)(6)所述的顯示單元,
[0204]其中,所述驅(qū)動控制部被配置為在視頻信號電位被施加給與各個像素電路連接的所述信號線時將各個像素電路的所述第一晶體管置于導通狀態(tài),從而使所述多個像素電路進行對視頻信號電位進行采樣的信號寫入操作,
[0205]其中,對于所述多個像素電路中的與相同單元寫入掃描線連接的那些像素電路,所述信號寫入操作在所述指定圖像幀周期內(nèi)同時進行,并且
[0206]其中,對于與互不相同的單元寫入掃描線連接的像素電路,所述信號寫入操作在所述指定圖像幀周期內(nèi)在各個不同的時刻進行。
[0207](9)根據(jù)(3)所述的顯示單元,
[0208]其中,N=4,R=2, K=4,并且所述顯示顏色包括紅色、綠色和藍色。
[0209](10)根據(jù)(9)所述的顯示單元,
[0210]其中,所述顯示顏色進一步包括白色。
[0211]( 11)根據(jù)(9 )所述的顯示單元,
[0212]其中,所述顯示顏色進一步包括白色。
[0213](12)—種顯示單元,包括:
[0214]多個寫入掃描線;
[0215]多個信號線;以及
[0216]多個像素電路,以包括多行和多列像素電路的矩陣形式布置,所述多個像素電路中的每個包括:[0217]顯示元件,
[0218]第一晶體管,被配置為在掃描脈沖被施加給所述多個寫入掃描線中的一個寫入掃描線時對所述多個信號線中的一個信號線上承載的電位進行采樣,所述一個寫入掃描線與所述第一晶體管連接,
[0219]具有第一端子的電容器,被配置為保持所述第一晶體管采樣的電位,以及
[0220]第二晶體管,被配置為向所述顯示元件提供驅(qū)動電流,所述驅(qū)動電流的大小與所述電容器的所述第一端子與所述電容器的第二端子之間的電壓對應,
[0221 ] 其中,所述多個像素電路中的每個與四種顯示顏色的一種對應,并且所述多個像素電路被分組成顯示像素單元,每個顯示像素單元包括分別與四種顯示顏色對應的所述多個像素電路中的四個像素電路,所述四個像素電路連續(xù)布置在兩個相鄰行上,并且
[0222]所述顯示像素單元中的第一顯示像素單元中包括的所述多個像素電路的一個指定像素電路的所述第一晶體管布置在與所述顯示像素單元中的第二顯示像素單元中包括的所述多個像素電路的一個像素電路的所述第一晶體管相同的布局方向上,所述顯示像素單元中的所述第二顯示像素單元在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述多個像素電路中的所述一個指定像素電路的相同顏色。
[0223](13)根據(jù)(12)所述的顯示單元,
[0224]其中,對于所述顯示像素單元中的所述第一顯示像素單元和在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰的所述顯示單元中的所述第二顯示像素單元包括的所述多個像素電路中的每個,對應于彼此具有相同顏色的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
[0225](14)根據(jù)(12)所述的顯示單元,進一步包括:
[0226]多個電源線,每個電源線與所述多個像素電路的兩個分別對應的相鄰行連接,
[0227]其中,所述多個寫入掃描線各自與所述多個像素電路中的布置在像素電路的對應行中的像素電路連接,
[0228]所述多個信號線各自與所述多個像素電路中的布置在像素電路的對應列中的像素電路連接,
[0229]所述多個像素電路被分組成驅(qū)動單元,每個驅(qū)動單元包括與對應單元電源線連接的四個連續(xù)行的像素電路,所述對應單元電源線由被配置為共用線的所述多個電源線中的兩個電源線構成,
[0230]所述驅(qū)動單元中的每個包括兩個單元寫入掃描線,每個單元寫入掃描線包括被配置為共用線的所述多個寫入掃描線中的兩個寫入掃描線,并且
[0231]每個單元寫入掃描線與所述顯示顏色中的至少一種對應,并與和各個單元寫入掃描線對應的任何所述顯示顏色對應的、并且包括在各個單元寫入掃描線所屬的所述驅(qū)動單元內(nèi)的所有像素電路連接。
[0232](15)根據(jù)(14)所述的顯示單元,
[0233]其中,對于一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。[0234](16)根據(jù)(15)所述的顯示單元,
[0235]其中,對于所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第二晶體管布置在彼此相同的布局方向上。
[0236](17)根據(jù)(16)所述的顯示單元,
[0237]進一步包括驅(qū)動控制部,被配置為通過控制所述多個寫入掃描線、所述多個信號線和所述多個電源線的驅(qū)動而使所述多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀,
[0238]其中,所述多個像素電路被配置為在所述驅(qū)動控制部的控制下進行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中的各個像素電路的所述第二晶體管的閾值電壓存儲在所述多個像素電路中的各個像素電路的電容器中,并且
[0239]所述驅(qū)動控制部被配置為使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路中的每個像素電路在指定圖像幀周期內(nèi)同時進行閾值校正操作。
[0240](18)根據(jù)(17)所述的顯示單元,
[0241]其中,所述驅(qū)動控制部被配置為通過在基準電位被承載于與各個像素電路連接的所述信號線上時以及在驅(qū)動電壓被施加給各個像素電路的所述第二晶體管時使各個像素電路的所述第一晶體管處于導通狀態(tài),從而使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路進行所述閾值校正操作。
[0242](19)根據(jù)(17)所述的顯示單元,
[0243]其中,所述驅(qū)動控制部被配置為在視頻信號電位被施加給與各個像素電路連接的所述信號線時將各個像素電路的所述第一晶體管置于導通狀態(tài),從而使所述多個像素電路進行對視頻信號電位進行采樣的信號寫入操作,
[0244]其中,對于所述多個像素電路中的與相同單元寫入掃描線連接的那些像素電路,所述信號寫入操作在所述指定圖像幀周期內(nèi)同時進行,并且
[0245]其中,對于與互不相同的單元寫入掃描線連接的像素電路,所述信號寫入操作在所述指定圖像幀周期內(nèi)在各個不同的時刻進行。
[0246](20)根據(jù)(14)所述的顯示單元,
[0247]其中,所述顯示顏色包括紅色、綠色、藍色和白色。
[0248](21) —種顯示面板,包括:
[0249]多個像素,被配置為包括具有互相不同的發(fā)光顏色的多種子像素,布置在矩陣內(nèi);
[0250]第一信號線和第二信號線,被配置為在行方向?qū)⒌谝幌袼匦兄邪ǖ牡谝幌袼貖A在中間;以及
[0251]第三信號線和第四信號線,被配置為在行方向?qū)⒃谛蟹较蛏吓c第一像素行相鄰的第二像素行中包括的并且與第一像素具有相同發(fā)光顏色的第二像素夾置,
[0252]其中,第一像素和第二像素各自包括發(fā)光元件和驅(qū)動發(fā)光元件的像素電路,
[0253]像素電路包括第一晶體管,第一晶體管包括柵極、源極和漏極,
[0254]在第一像素中包括的像素電路中,第一晶體管的源極或漏極與第一信號線和第二信號線中的左側信號線連接,
[0255]在第二像素中包括的像素電路中,第一晶體管的源極或漏極與第三信號線和第四信號線中的右側信號線連接,并且
[0256]在第一像素中包括的像素電路中的第一晶體管和第二像素中包括的像素電路中的第一晶體管中,柵極、源極和漏極的布置方向和設置順序互相相同。
[0257](22)根據(jù)(21)所述的顯示面板,
[0258]其中,像素電路包括
[0259]第一晶體管,
[0260]第二晶體管,包括柵極、源極和漏極,并且被配置為驅(qū)動發(fā)光元件,以及
[0261]保持電容器,被配置為保持第二晶體管的柵極-源極電壓,
[0262]在第一像素中包括的像素電路中的第二晶體管和第二像素中包括的像素電路中的第二晶體管中,柵極、源極和漏極的布置方向和設置順序互相相同。
[0263](23)根據(jù)(22)所述的顯示面板,
[0264]其中,在第一像素中包括的像素電路中的第一晶體管、第一像素中包括的像素電路中的第二晶體管、第二像素中包括的像素電路中的第一晶體管和第二像素中包括的像素電路中的第二晶體管中,柵極、源極和漏極的設置順序互相相同。
[0265](24)根據(jù)(21)所述的顯示面板,
[0266]其中,第一信號線和第三信號線為同一信號線,第二信號線和第四信號線為同一信號線。
[0267](25)根據(jù)(24)所述的顯示面板,
[0268]其中,第一信號線和第二信號線包括第一分支,第一分支被配置為在分別與第一信號線和第二信號線的主線的延伸方向相交的方向上延伸,并且
[0269]第一晶體管的源極或漏極與第一分支連接。
[0270](26)根據(jù)(25)所述的顯示面板,
[0271]其中,在第一晶體管中,柵極、源極和漏極的設置順序與第一信號線和第二信號線的主線的延伸方向平行。
[0272](27)根據(jù)(26)所述的顯示面板,
[0273]其中,發(fā)光顏色的種類數(shù)量和每個像素中包括的子像素的數(shù)量均為四,
[0274]四個子像素構成四-方形設置,并且
[0275]四個子像素中左側或右側的兩個子像素由第一信號線和第二信號線在行方向上夾置。
[0276](28)根據(jù)(27)所述的顯示面板,進一步包括:
[0277]當假定兩個像素行處于一個單元內(nèi)時,多個掃描線中的兩個被配置為分配給所述一個單元,并用于選擇各像素;并且
[0278]多個電源線的其中之一用于分配給所述一個單元,并被配置為給各像素提供驅(qū)動電流,
[0279]其中,每個掃描線與在一個單元內(nèi)具有相同發(fā)光顏色的多個子像素連接,并且
[0280]每個電源線與一個單元內(nèi)的所有子像素連接。
[0281](29)根據(jù)(28)所述的顯示面板,
[0282]其中,每個掃描線包括兩個第二分支,并且
[0283]每個第二分支穿過四-方形設置的中央。[0284](30)根據(jù)(29)所述的顯示面板,
[0285]其中,第一晶體管的柵極與第二分支連接。
[0286](31)根據(jù)(30)所述的顯示面板,
[0287]其中,每個電源線包括兩個第三分支,并且
[0288]每個第三分支穿過四-方形設置的中央。
[0289](32)根據(jù)(31)所述的顯示面板,
[0290]其中,像素電路包括
[0291]第一晶體管,
[0292]第二晶體管,包括柵極、源極和漏極,并且被配置為驅(qū)動發(fā)光元件,以及
[0293]保持電容器,被配置為保持第二晶體管的柵極-源極電壓,
[0294]其中,在第一像素中包括的像素電路中的第一晶體管、第一像素中包括的像素電路中的第二晶體管、第二像素中包括的像素電路中的第一晶體管和第二像素中包括的像素電路中的第二晶體管中,柵極、源極和漏極的設置順序互相相同。
[0295](33)根據(jù)(21)所述的顯示面板,
[0296]其中,第一信號線、第二信號線、第三信號線和第四信號線在行方向上按該順序平行布置。
[0297](34)根據(jù)(33)所述的顯示面板,
[0298]其中,第一信號線和第二信號線包括第一分支,第一分支被配置為在分別與第一信號線和第二信號線的主線的延伸方向相交的方向上延伸,并且
[0299]第一晶體管的源極或漏極與第一分支連接。
[0300](35)根據(jù)(34)所述的顯示面板,
[0301]其中,在第一晶體管中,柵極、源極和漏極的設置順序與第一信號線和第二信號線的主線的延伸方向平行。
[0302](36)根據(jù)(35)所述的顯示面板,
[0303]其中,發(fā)光顏色的種類數(shù)量和每個像素中包括的子像素的數(shù)量均為四,
[0304]四個子像素構成四-方形設置,
[0305]四個子像素中左側的兩個子像素由第一信號線和第二信號線在行方向上夾置,并且
[0306]四個子像素中右側的兩個子像素由第三信號線和第四信號線在行方向上夾置。
[0307](37) 一種顯示裝置,包括:
[0308]顯示面板;以及
[0309]驅(qū)動電路,被配置為驅(qū)動顯示面板,
[0310]其中,顯示面板包括
[0311]多個像素,被配置為包括具有互相不同的發(fā)光顏色的多種子像素,布置在矩陣內(nèi),
[0312]第一信號線和第二信號線,被配置為在行方向?qū)⒌谝幌袼匦兄邪ǖ牡谝幌袼貖A在中間,以及
[0313]第三信號線和第四信號線,被配置為在行方向?qū)⒃谛蟹较蛏吓c第一像素行相鄰的第二像素行中包括的并且與第一像素具有相同發(fā)光顏色的第二像素夾在中間,
[0314]其中,第一像素和第二像素各自包括發(fā)光元件和驅(qū)動發(fā)光元件的像素電路,[0315]像素電路包括第一晶體管,第一晶體管包括柵極、源極和漏極,
[0316]在第一像素中包括的像素電路中,第一晶體管的源極或漏極與第一信號線和第二信號線中的左側信號線連接,
[0317]在第二像素中包括的像素電路中,第一晶體管的源極或漏極與第三信號線和第四信號線中的右側信號線連接,并且
[0318]在第一像素中包括的像素電路中的第一晶體管和第二像素中包括的像素電路中的第一晶體管中,柵極、源極和漏極的布置方向和設置順序互相相同。
[0319](38) 一種電子系統(tǒng),包括
[0320]顯示裝置,
[0321]所述顯示裝置包括
[0322]顯示面板,以及
[0323]驅(qū)動電路,被配置為驅(qū)動顯示面板,
[0324]其中,顯示面板包括
[0325]多個像素,被配置為包括具有互相不同的發(fā)光顏色的多種子像素,布置在矩陣內(nèi),
[0326]第一信號線和第二信號線,被配置為在行方向?qū)⒌谝幌袼匦兄邪ǖ牡谝幌袼貖A在中間,以及
[0327]第三信號線和第四信號線,被配置為在行方向?qū)⒃谛蟹较蛏吓c第一像素行相鄰的第二像素行中包括的并且與第一像素具有相同發(fā)光顏色的第二像素夾在中間,
[0328]其中,第一像素和第二像素各自包括發(fā)光元件和驅(qū)動發(fā)光元件的像素電路,
[0329]像素電路包括第一晶體管,第一晶體管包括柵極、源極和漏極,
[0330]在第一像素中包括的像素電路中,第一晶體管的源極或漏極與第一信號線和第二信號線中的左側信號線連接,
[0331]在第二像素中包括的像素電路中,第一晶體管的源極或漏極與第三信號線和第四信號線中的右側信號線連接,并且
[0332]在第一像素中包括的像素電路中的第一晶體管和第二像素中包括的像素電路中的第一晶體管中,柵極、源極和漏極的布置方向和設置順序互相相同。
[0333]本公開包含與2012年7月31在日本專利局提交的日本在先專利申請JP2012-170305中公開的內(nèi)容相關的主題,日本在先專利申請JP2012-170305的全部內(nèi)容通過引用結合到本文中。
【權利要求】
1.一種顯示單元,包括: 多個寫入掃描線; 多個信號線;以及 多個像素電路,以包括多行和多列像素電路的矩陣形式布置,所述多個像素電路中的每個包括: 顯示元件, 第一晶體管,被配置為在掃描脈沖被施加給所述多個寫入掃描線中的與所述第一晶體管連接的一個寫入掃描線時對所述多個信號線中的一個信號線上承載的電位進行采樣, 具有第一端子的電容器,被配置為保持由所述第一晶體管采樣的電位,以及第二晶體管,被配置為向所述顯示元件提供驅(qū)動電流,所述驅(qū)動電流的大小與所述電容器的所述第一端子和所述電容器的第二端子之間的電壓對應, 其中,所述多個像素電路中的每個與N種顯示顏色中的一種對應,并且所述多個像素電路被分組成顯示像素單元,每個顯示像素單元包括分別與N種顯示顏色對應的所述多個像素電路中的N個像素電路,所述N個像素電路連續(xù)布置在R個連續(xù)行上,2 < RS N,并且所述顯示像素單元中的第一顯示像素單元中包括的所述多個像素電路的一個指定像素電路的第一晶體管布置在與所述顯示像素單元中的第二顯示像素單元中包括的所述多個像素電路的一個像素電路的所述第一晶體管相同的布局方向上,所述顯示像素單元中的所述第二顯示像素單元在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述多個像素電路中的所述一個指定像素電路的相同顏色。
2.根據(jù)權利要求1所述的顯示單元, 其中,對于所述顯示像素單元中的所述第一顯示像素單元和在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰的所述顯示單元中的所述第二顯示像素單元包括的所述多個像素電路中的每個,彼此對應于相同顏色的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
3.根據(jù)權利要求1所述的顯示單元,進一步包括: 多個電源線,每個電源線與所述多個像素電路的兩個分別對應的相鄰行連接, 其中,所述多個寫入掃描線各自與所述多個像素電路中的布置在像素電路的對應行中的各個像素電路連接, 所述多個信號線各自與所述多個像素電路中的布置在像素電路的對應列中的各個像素電路連接, 所述多個像素電路被分組成驅(qū)動單元,每個驅(qū)動單元包括與對應單元電源線連接的K > 4個連續(xù)行的像素電路,所述對應單元電源線由被配置為共用線的所述多個電源線中的K/2個電源線構成, 所述驅(qū)動單元中的每個包括L > 2個單元寫入掃描線,每個單元寫入掃描線包括被配置為共用線的所述多個寫入掃描線中的R > 2個寫入掃描線,其中,K=L.R,并且 每個單元寫入掃描線與所述顯示顏色中的至少一種對應,并與和各個單元寫入掃描線對應的任何所述顯示顏色對應的、并且包括在各個單元寫入掃描線所屬的所述驅(qū)動單元內(nèi)的所有像素電路連接。
4.根據(jù)權利要求3所述的顯示單元,其中,對于一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
5.根據(jù)權利要求4所述的顯示單元, 其中,對于所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第二晶體管布置在彼此相同的布局方向上。
6.根據(jù)權利要求5所述的顯示單元, 進一步包括驅(qū)動控制部,被配置為通過控制所述多個寫入掃描線、所述多個信號線和所述多個電源線的驅(qū)動而使所述多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀, 其中,所述多個像素電路被配置為在所述驅(qū)動控制部的控制下進行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中的各個像素電路的所述第二晶體管的閾值電壓存儲在所述多個像素電路中的各個像素電路的電容器中,并且 所述驅(qū)動控制部被配置為使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路中的每個像素電路在指定圖像幀周期期間同時進行閾值校正操作。
7.根據(jù)權利要求6所述的顯示單元, 其中,所述驅(qū)動控制部被配置為通過在基準電位被承載于與各個像素電路連接的所述信號線上時以及在驅(qū)動電壓被施加給各個像素電路的所述第二晶體管時使各個像素電路的所述第一晶體管處于導通狀態(tài),從而使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路進行所述閾值校正操作。
8.根據(jù)權利要求6所述的顯示單元, 其中,所述驅(qū)動控制部被配置為在視頻信號電位被施加給與各個像素電路連接的所述信號線時將各個像素電路的所述第一晶體管置于導通狀態(tài),從而使所述多個像素電路進行對視頻信號電位進行采樣的信號寫入操作, 其中,對于所述多個像素電路中的與相同單元寫入掃描線連接的那些像素電路,所述信號寫入操作在所述指定圖像幀周期期間同時進行,并且 其中,對于與互不相同的單元寫入掃描線連接的像素電路,所述信號寫入操作在所述指定圖像幀周期期間在各個不同的時刻進行。
9.根據(jù)權利要求3所述的顯示單元, 其中,N=4,R=2, K=4,并且所述顯示顏色包括紅色、綠色和藍色。
10.根據(jù)權利要求9所述的顯示單元, 其中,所述顯示顏色進一步包括白色。
11.根據(jù)權利要求9所述的顯示單元, 其中,所述顯示顏色進一步包括白色。
12.—種顯示單元,包括: 多個寫入掃描線; 多個信號線;以及 多個像素電路,以包括多行和多列像素電路的矩陣形式布置,所述多個像素電路中的每個包括:顯示元件,第一晶體管,被配置為在掃描脈沖被施加給所述多個寫入掃描線中的一個寫入掃描線時對所述多個信號線中的與所述第一晶體管連接的一個信號線上承載的電位進行采樣,具有第一端子的電容器,被配置為保持由所述第一晶體管采樣的電位,以及第二晶體管,被配置為向所述顯示元件提供驅(qū)動電流,所述驅(qū)動電流的大小與所述電容器的所述第一端子與所述電容器的第二端子之間的電壓對應,其中,所述多個像素電路中的每個與四種顯示顏色的一種對應,并且所述多個像素電路被分組成顯示像素單元,每個顯示像素單元包括分別與四種顯示顏色對應的所述多個像素電路中的四個像素電路,所述四個像素電路連續(xù)布置在兩個相鄰行上,并且所述顯示像素單元中的第一顯示像素單元中包括的所述多個像素電路的一個指定像素電路的所述第一晶體管布置在與所述顯示像素單元中的第二顯示像素單元中包括的所述多個像素電路的一個像素電路的所述第一晶體管相同的布局方向上,所述顯示像素單元中的所述第二顯示像素單元在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰,所述一個像素電路對應于與所述多個像素電路中的所述一個指定像素電路的相同顏色。
13. 根據(jù)權利要求12所述的顯示單元,其中,對于所述顯示像素單元中的所述第一顯示像素單元和在列方向上與所述顯示像素單元中的所述第一顯示像素單元相鄰的所述顯示單元中的所述第二顯示像素單元包括的所述多個像素電路中的每個,彼此對應于相同顏色的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
14.根據(jù)權利要求12所述的顯示單元,進一步包括:多個電源線,每個電源線與所述多個像素電路的兩個分別對應的相鄰行連接,其中,所述多個寫入掃描線各自與所述多個像素電路中的布置在像素電路的對應行中的各個像素電路連接,所述多個信號線各自與所述多個像素電路中的布置在像素電路的對應列中的各個像素電路連接,所述多個像素電路被分組成驅(qū)動單元,每個驅(qū)動單元包括與對應單元電源線連接的四個連續(xù)行的像素電路,所述對應單元電源線由被配置為共用線的所述多個電源線中的兩個電源線構成,所述驅(qū)動單元中的每個包括兩個單元寫入掃描線,每個單元寫入掃描線包括被配置為共用線的所述多個寫入掃描線中的兩個寫入掃描線,并且每個單元寫入掃描線與所述顯示顏色中的至少一種對應,并與和各個單元寫入掃描線對應的任何所述顯示顏色對應的、并且包括在各個單元寫入掃描線所屬的所述驅(qū)動單元內(nèi)的所有像素電路連接。
15.根據(jù)權利要求14所述的顯示單元,其中,對于一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第一晶體管布置在彼此相同的布局方向上。
16.根據(jù)權利要求15所述的顯示單元,其中,對于所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路,與彼此相同的單元寫入掃描線連接的那些像素電路的所述第二晶體管布置在彼此相同的布局方向上。
17.根據(jù)權利要求16所述的顯示單元,進一步包括驅(qū)動控制部,被配置為通過控制所述多個寫入掃描線、所述多個信號線和所述多個電源線的驅(qū)動而使所述多個像素電路顯示與輸入圖像數(shù)據(jù)對應的圖像幀,其中,所述多個像素電路被配置為在所述驅(qū)動控制部的控制下進行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中的各個像素電路的所述第二晶體管的閾值電壓存儲在所述多個像素電路中的各個像素電路的電容器中,并且 所述驅(qū)動控制部被配置為使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路中的每個像素電路在指定圖像幀周期期間同時進行閾值校正操作。
18.根據(jù)權利要求17所述的顯示單元,其中,所述驅(qū)動控制部被配置為通過在基準電位被承載于與各個像素電路連接的所述信號線上時以及在驅(qū)動電壓被施加給各個像素電路的所述第二晶體管時使各個像素電路的所述第一晶體管處于導通狀態(tài),從而使所述一個指定驅(qū)動單元內(nèi)包括的所述多個像素電路的每個像素電路進行所述閾值校正操作。
19.根據(jù)權利要求17所述的顯示單元,其中,所述驅(qū)動控制部被配置為在視頻信號電位被施加給與各個像素電路連接的所述信號線時將各個像素電路的所述第一晶體管置于導通狀態(tài),從而使所述多個像素電路進行對視頻信號電位進行采樣的信號寫入操作,其中,對于所述多個像素電路中的與相同單元寫入掃描線連接的那些像素電路,所述信號寫入操作在所述指定圖像幀周期期間同時進行,并且其中,對于與互不相同的單元寫入掃描線連接的像素電路,所述信號寫入操作在所述指定圖像幀周期期間在各個不同的時刻進行。
20.根據(jù)權利要求14所述的顯示單元,其中,所述顯示顏色包括紅色、綠色、藍色和白色。
【文檔編號】G09G3/32GK103578424SQ201310320907
【公開日】2014年2月12日 申請日期:2013年7月26日 優(yōu)先權日:2012年7月31日
【發(fā)明者】豐村直史, 山下淳一, 田上智士 申請人:索尼公司