一種柵極驅(qū)動(dòng)電路和顯示裝置制造方法
【專利摘要】本發(fā)明公開了一種柵極驅(qū)動(dòng)電路及顯示裝置,用以在柵極驅(qū)動(dòng)電路被配置了多個(gè)時(shí)鐘信號的情況下,避免由于柵極驅(qū)動(dòng)器的輸出端輸出電壓的交疊而導(dǎo)致的能量消耗。所述柵極驅(qū)動(dòng)電路包括:多條柵極掃描線;級聯(lián)的N級柵極驅(qū)動(dòng)器;其中,所述第m級柵極驅(qū)動(dòng)器的輸出端與所述第m級柵級掃描線的一端相連,用于提供柵極掃描信號;所述第m級柵極驅(qū)動(dòng)器的輸出端還與所述第m-1級柵極驅(qū)動(dòng)器的復(fù)位端相連,用于提供復(fù)位信號,N、m均為正整數(shù),且m<N。
【專利說明】一種柵極驅(qū)動(dòng)電路和顯示裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示【技術(shù)領(lǐng)域】,尤其涉及一種柵極驅(qū)動(dòng)電路和顯示裝置。
【背景技術(shù)】
[0002]薄膜晶體管液晶顯不器(ThinFilm Transistor Liquid Crystal Display,TFT-LCD)驅(qū)動(dòng)器主要包括柵極驅(qū)動(dòng)器和數(shù)據(jù)驅(qū)動(dòng)器,其中,柵極驅(qū)動(dòng)器將輸入的時(shí)鐘信號通過移位寄存器轉(zhuǎn)換后加在液晶顯示面板的柵線上。
[0003]如圖1所示,現(xiàn)有技術(shù)的非晶娃柵極驅(qū)動(dòng)電路(Amorphous Silicon Gate,ASG)包括級聯(lián)的多個(gè)柵極驅(qū)動(dòng)器,其中,每個(gè)柵極驅(qū)動(dòng)器的輸出端均連接到相應(yīng)的柵極線以輸出柵極驅(qū)動(dòng)信號,對于圖1中由四相時(shí)鐘信號控制的柵極驅(qū)動(dòng)電路,第η級柵極驅(qū)動(dòng)器中的復(fù)位(Reset)信號輸入端均與第n+2級柵極驅(qū)動(dòng)器的輸出端相連,如:第一級柵極驅(qū)動(dòng)器中的Reset信號輸入端與第三級柵極驅(qū)動(dòng)器的輸出端G3相連。對于圖2中由八相時(shí)鐘信號控制的柵極驅(qū)動(dòng)電路,第η級柵極驅(qū)動(dòng)器中的Reset信號輸入端均與第n+4級柵極驅(qū)動(dòng)器的輸出端相連。
[0004]如圖3所示,當(dāng)ASG電路由八相時(shí)鐘信號控制時(shí),每一級柵極驅(qū)動(dòng)器在Reset信號復(fù)位前,相鄰四級的柵極驅(qū)動(dòng)器的輸出端Gate n-3> Gate n_2、Gate n_l和Gate n輸出的電壓如圖所示,柵極驅(qū)動(dòng)器的輸出端Gate n-3> Gate n_2、Gate n_l和Gate n輸出的電壓之間存在交疊區(qū)域,而當(dāng)電壓之間存在交疊時(shí)會出現(xiàn)不必要的像素充電30,其中31為正常的像素充電。由于當(dāng)ASG電路打開時(shí),液晶分子會被充電和放電,而充電和放電的過程是需要消耗能量的,因此,不必要的充電和放電會導(dǎo)致能量的消耗。
[0005]綜上所述,現(xiàn)有技術(shù)中當(dāng)柵極驅(qū)動(dòng)電路被配置了多個(gè)時(shí)鐘信號時(shí),柵極驅(qū)動(dòng)器的輸出端輸出的電壓之間存在交疊區(qū)域,會導(dǎo)致不必要的像素充電,從而導(dǎo)致能量的消耗。
【發(fā)明內(nèi)容】
[0006]有鑒于此,本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)電路和顯示裝置。
[0007]—種柵極驅(qū)動(dòng)電路,所述柵極驅(qū)動(dòng)電路包括:多條柵極掃描線;級聯(lián)的N級柵極驅(qū)動(dòng)器;其中,所述第m級柵極驅(qū)動(dòng)器的輸出端與所述第m級柵級掃描線的一端相連,用于提供柵極掃描信號;所述第m級柵極驅(qū)動(dòng)器的輸出端還與所述第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位端相連,用于提供復(fù)位信號,N、m均為正整數(shù),且m〈N。
[0008]本發(fā)明實(shí)施例還提供了 一種顯示裝置,包括上述的柵極驅(qū)動(dòng)電路。
[0009]由本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路,由于所述第m級柵極驅(qū)動(dòng)器的輸出端與所述第m級柵級掃描線的一端相連,用于提供柵極掃描信號;所述第m級柵極驅(qū)動(dòng)器的輸出端還與所述第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位端相連,用于提供復(fù)位信號,因此本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路在柵極驅(qū)動(dòng)電路被配置了多個(gè)時(shí)鐘信號的情況下,可以有效的避免由于柵極驅(qū)動(dòng)器的輸出端輸出電壓的交疊而導(dǎo)致的能量消耗?!緦@綀D】
【附圖說明】
[0010]圖1為現(xiàn)有技術(shù)中柵極驅(qū)動(dòng)器組成的四相ASG電路的連接示意圖;
[0011]圖2為現(xiàn)有技術(shù)中柵極驅(qū)動(dòng)器組成的八相ASG電路的連接示意圖;
[0012]圖3為現(xiàn)有技術(shù)中八相ASG電路中相鄰的柵極驅(qū)動(dòng)器的輸出端輸出的電壓信號示意圖;
[0013]圖4為本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)器組成的四相ASG電路的連接示意圖;
[0014]圖5為本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)器組成的八相ASG電路的連接示意圖;
[0015]圖6為本發(fā)明實(shí)施例提供的一種八相ASG電路中相鄰的柵極驅(qū)動(dòng)器的輸出端輸出的電壓信號示意圖;
[0016]圖7為本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)器的結(jié)構(gòu)示意圖;
[0017]圖8為圖7的柵極驅(qū)動(dòng)器的時(shí)序圖;
[0018]圖9為本發(fā)明實(shí)施例提供的一種顯示裝置示意圖。
【具體實(shí)施方式】
[0019]本發(fā)明實(shí)施例提供了一種柵極驅(qū)動(dòng)電路、顯示裝置,用以在柵極驅(qū)動(dòng)電路被配置了多個(gè)時(shí)鐘信號的情況下,避免由于柵極驅(qū)動(dòng)器的輸出端輸出電壓的交疊而導(dǎo)致的功耗。
[0020]本發(fā)明提供了一種柵極驅(qū)動(dòng)電路,所述柵極驅(qū)動(dòng)電路包括:多條柵極掃描線;級聯(lián)的N級柵極驅(qū)動(dòng)器;其中,所述第m級柵極驅(qū)動(dòng)器的輸出端與所述第m級柵級掃描線的一端相連,用于提供柵極掃描信號;所述第m級柵極驅(qū)動(dòng)器的輸出端還與所述第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位端相連,用于提供復(fù)位信號,N、m均為正整數(shù),且m〈N。
[0021]下面給出本發(fā)明實(shí)施例提供的技術(shù)方案的詳細(xì)介紹。
[0022]如圖4所示,本發(fā)明具體實(shí)施例提供的柵極驅(qū)動(dòng)電路配置兩個(gè)時(shí)鐘信號控制器,四條時(shí)鐘信號線。四條時(shí)鐘信號線分別為第一時(shí)鐘信號線CK1L、第二時(shí)鐘信號線CKB1L、第三時(shí)鐘信號線CK2L和第四時(shí)鐘信號線CKB2L。其中,第一時(shí)鐘信號線CKlL和第二時(shí)鐘信號線CKBlL為連接第一時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;第三時(shí)鐘信號線CK2L和第四時(shí)鐘信號線CKB2L為連接第二時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線。
[0023]如圖4所示,本發(fā)明具體實(shí)施例中將與第一時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器定義為第一柵極驅(qū)動(dòng)器集合;將與第二時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器定義為第二柵極驅(qū)動(dòng)器集合。本發(fā)明具體實(shí)施例提供的柵極驅(qū)動(dòng)電路中的N級柵極驅(qū)動(dòng)器包括第一柵極驅(qū)動(dòng)器集合,其輸出端分別與奇數(shù)級柵極掃描線的一端電連接,如G1、G3等,和第二柵極驅(qū)動(dòng)器集合,其輸出端分別與偶數(shù)級柵極掃描線的一端電連接,如G2、G4等,以及第一觸發(fā)信號線STPlL和第二觸發(fā)信號線STP2L ;其中,第一柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器41的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第一觸發(fā)信號線STP1L,第二柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器42的觸發(fā)信號輸入端連接?xùn)艠O驅(qū)動(dòng)電路的第二觸發(fā)信號線STP2L ;從圖中可以看出,ASG電路的第m級柵極驅(qū)動(dòng)器的輸出端與第m+2級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接,第m級柵極驅(qū)動(dòng)器的輸出端還與第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接,如:第二級柵極驅(qū)動(dòng)器42的輸出端與第一級柵極驅(qū)動(dòng)器41的復(fù)位信號輸入端連接,第三級柵極驅(qū)動(dòng)器43的輸出端與第二級柵極驅(qū)動(dòng)器42的復(fù)位信號輸入端連接,第四級柵極驅(qū)動(dòng)器44的輸出端與第三級柵極驅(qū)動(dòng)器43的復(fù)位信號輸入端連接,所述柵極驅(qū)動(dòng)電路還包括預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器,所述柵極驅(qū)動(dòng)器中的最后一級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器的輸出端,其中,虛擬柵極驅(qū)動(dòng)器參見圖5所示。
[0024]如圖4所示,第一柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器,如第一級柵極驅(qū)動(dòng)器41的第一時(shí)鐘信號輸入端CK連接第一時(shí)鐘信號線CK1L,第二時(shí)鐘信號輸入端CKB連接第二時(shí)鐘信號線CKB1L,偶數(shù)級柵極驅(qū)動(dòng)器,如第二級柵極驅(qū)動(dòng)器43的第一時(shí)鐘信號輸入端CK連接第二時(shí)鐘信號線CKB1L,第二時(shí)鐘信號輸入端CKB連接第一時(shí)鐘信號線CK1L。本發(fā)明具體實(shí)施例并不對第一柵極驅(qū)動(dòng)器集合中的柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端和第二時(shí)鐘信號輸入端與第一時(shí)鐘信號線CKlL和第二時(shí)鐘信號線CKBlL的連接作限定,如:第一柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器41的第一時(shí)鐘信號輸入端CK連接第二時(shí)鐘信號線CKB1L,第二時(shí)鐘信號輸入端CKB連接第一時(shí)鐘信號線CKlL ;第二級柵極驅(qū)動(dòng)器43的第一時(shí)鐘信號輸入端CK連接第一時(shí)鐘信號線CK1L,第二時(shí)鐘信號輸入端CKB連接第二時(shí)鐘信號線CKB1L。本發(fā)明具體實(shí)施例中的第一柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0025]第二柵柵極驅(qū)動(dòng)器集合中的奇數(shù)級,如第一級柵極驅(qū)動(dòng)器42的第一時(shí)鐘信號輸入端CK連接第三時(shí)鐘信號線CK2L,第二時(shí)鐘信號輸入端CKB連接第四時(shí)鐘信號線CKB2L,偶數(shù)級,如第二級柵極驅(qū)動(dòng)器44的第一時(shí)鐘信號輸入端CK連接第四時(shí)鐘信號線CKB2L,第二時(shí)鐘信號輸入端CKB連接第三時(shí)鐘信號線CK2L。同理,本發(fā)明具體實(shí)施例并不對第二柵極驅(qū)動(dòng)器集合中的柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端和第二時(shí)鐘信號輸入端與第三時(shí)鐘信號線CK2L和第四時(shí)鐘信號線CKB2L的連接作限定。本發(fā)明具體實(shí)施例中的第二柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0026]如圖5所示,本發(fā)明具體實(shí)施例提供的柵極驅(qū)動(dòng)電路配置四個(gè)時(shí)鐘信號控制器,八條時(shí)鐘信號線。八條時(shí)鐘信號線包括第一時(shí)鐘信號線CK1L、第二時(shí)鐘信號線CKB1L、第三時(shí)鐘信號線CK1R、第四時(shí)鐘信號線CKB1R、第五時(shí)鐘信號線CK2L、第六時(shí)鐘信號線CKB2L、第七時(shí)鐘信號線CK2R、第八時(shí)鐘信號線CKB2R。其中,第一時(shí)鐘信號線CKlL和第二時(shí)鐘信號線CKBlL為連接第一時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第三時(shí)鐘信號線CKlR和第四時(shí)鐘信號線CKBlR為連接第二時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第五時(shí)鐘信號線CK2L和第六時(shí)鐘信號線CKB2L為連接第三時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第七時(shí)鐘信號線CK2R和第八時(shí)鐘信號線CKB2R為連接第四時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線。
[0027]如圖5所示,本發(fā)明具體實(shí)施例中將與第一時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器命名為第一柵極驅(qū)動(dòng)器集合;將與第二時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器命名為第二柵極驅(qū)動(dòng)器集合;將與第三時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器命名為第三柵極驅(qū)動(dòng)器集合;將與第四時(shí)鐘信號控制器控制的時(shí)鐘信號線連接的柵極驅(qū)動(dòng)器命名為第四柵極驅(qū)動(dòng)器集合。本發(fā)明具體實(shí)施例提供的柵極驅(qū)動(dòng)電路中的N級柵極驅(qū)動(dòng)器包括第一柵極驅(qū)動(dòng)器集合,其輸出端分別與第一組柵極掃描線的一端電連接,如Gl、G5等、第二柵極驅(qū)動(dòng)器集合,其輸出端分別與第二組柵極掃描線的一端電連接,如G2、G6等、第三柵極驅(qū)動(dòng)器集合,其輸出端分別與第三組柵極掃描線的一端電連接,如G3、G7等、第四柵極驅(qū)動(dòng)器集合,其輸出端分別與第四組柵極掃描線的一端電連接,如G4、G8等,以及第一觸發(fā)信號線STP1L、第二觸發(fā)信號線STP1R、第三觸發(fā)信號線STP2L、第四觸發(fā)信號線STP2R ;其中,第一柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器51的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第一觸發(fā)信號線STP1L,第二柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器52的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第二觸發(fā)信號線STP1R,第三柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器53的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第三觸發(fā)信號線STP2L,第四柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器54的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第四觸發(fā)信號線STP2R。
[0028]如圖5所示,ASG電路的第m級柵極驅(qū)動(dòng)器的輸出端與第m+4級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接,第m級柵極驅(qū)動(dòng)器的輸出端還與第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接,如:第一級柵極驅(qū)動(dòng)器51的復(fù)位信號輸入端連接第二級柵極驅(qū)動(dòng)器52的輸出端,第二級柵極驅(qū)動(dòng)器52的復(fù)位信號輸入端連接第三級柵極驅(qū)動(dòng)器53的輸出端,第三級柵極驅(qū)動(dòng)器53的復(fù)位信號輸入端連接第四級柵極驅(qū)動(dòng)器54的輸出端。所述柵極驅(qū)動(dòng)電路還包括預(yù)先設(shè)置的虛擬Du_y柵極驅(qū)動(dòng)器,柵極驅(qū)動(dòng)器中的最后一級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器的輸出端。
[0029]如圖5所示,第一柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器,如第一級柵極驅(qū)動(dòng)器51的第一時(shí)鐘信號輸入端CK連接第一時(shí)鐘信號線CK1L,第二時(shí)鐘信號輸入端CKB連接第二時(shí)鐘信號線CKB1L,偶數(shù)級柵極驅(qū)動(dòng)器,如第二級柵極驅(qū)動(dòng)器55的第一時(shí)鐘信號輸入端CK連接第二時(shí)鐘信號線CKB1L,第二時(shí)鐘信號輸入端CKB連接第一時(shí)鐘信號線CK1L。本發(fā)明具體實(shí)施例中的第一柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0030]第二柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器,如第一級柵極驅(qū)動(dòng)器52的第一時(shí)鐘信號輸入端CK連接第三時(shí)鐘信號線CK1R,第二時(shí)鐘信號輸入端CKB連接第四時(shí)鐘信號線CKB1R,偶數(shù)級柵極驅(qū)動(dòng)器,如第二級柵極驅(qū)動(dòng)器56的第一時(shí)鐘信號輸入端CK連接第四時(shí)鐘信號線CKB1R,第二時(shí)鐘信號輸入端CKB連接第三時(shí)鐘信號線CK1R。本發(fā)明具體實(shí)施例中的第二柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0031]第三柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器,如第一級柵極驅(qū)動(dòng)器53的第一時(shí)鐘信號輸入端CK連接第五時(shí)鐘信號線CK2L,第二時(shí)鐘信號輸入端CKB連接第六時(shí)鐘信號線CKB2L,偶數(shù)級柵極驅(qū)動(dòng)器,如第二級柵極驅(qū)動(dòng)器57的第一時(shí)鐘信號輸入端CK連接第六時(shí)鐘信號線CKB2L,第二時(shí)鐘信號輸入端CKB連接第五時(shí)鐘信號線CK2L。本發(fā)明具體實(shí)施例中的第三柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0032]第四柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器,如第一級柵極驅(qū)動(dòng)器54的第一時(shí)鐘信號輸入端CK連接第七時(shí)鐘信號線CK2R,第二時(shí)鐘信號輸入端CKB連接第八時(shí)鐘信號線CKB2R,偶數(shù)級柵極驅(qū)動(dòng)器,如第二級柵極驅(qū)動(dòng)器58的第一時(shí)鐘信號輸入端CK連接第八時(shí)鐘信號線CKB2R,第二時(shí)鐘信號輸入端CKB連接第七時(shí)鐘信號線CK2R。本發(fā)明具體實(shí)施例中的第四柵極驅(qū)動(dòng)器集合中相鄰兩級柵極驅(qū)動(dòng)器中的第一時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線,第二時(shí)鐘信號輸入端分別連接周期相同相位相反的時(shí)鐘信號線。
[0033]由圖5可以看到,第一級柵極驅(qū)動(dòng)器51的復(fù)位端與第二級柵極驅(qū)動(dòng)器52的輸出端相連,第二級柵極驅(qū)動(dòng)器52的復(fù)位端與第三級柵極驅(qū)動(dòng)器53的輸出端相連,依此類推,每一級柵極驅(qū)動(dòng)器的復(fù)位端均與下一級柵極驅(qū)動(dòng)器的輸出端相連,這樣下一級柵極驅(qū)動(dòng)器能夠?qū)ι弦患墫艠O驅(qū)動(dòng)器進(jìn)行復(fù)位,故此時(shí)每一級柵極驅(qū)動(dòng)器輸出的電壓信號不存在交疊區(qū)域,如圖6所示,由于被復(fù)位的柵極驅(qū)動(dòng)器關(guān)閉,不會對像素進(jìn)行充電,因此消除了不必要的像素充電,降低了柵極驅(qū)動(dòng)電路的能量消耗。
[0034]如圖7所示,本發(fā)明具體實(shí)施例提供的柵極驅(qū)動(dòng)器包括第一晶體管Ml、第二晶體管M2、第三晶體管M3、第四晶體管M4、第五晶體管M5、第六晶體管M6、第七晶體管M7、第八晶體管M8、第九晶體管M9、第十晶體管M10、第一電容Cl和第二電容C2。第一晶體管Ml的柵極與觸發(fā)信號輸入端STP連接,源極與第二晶體管M2的漏極連接,漏極與高電平信號VGH輸入端連接;第二晶體管M2的柵極與第一復(fù)位信號2_Reset輸入端連接,源極與低電平VGL信號輸入端連接;第三晶體管M3的柵極與第六晶體管M6的柵極連接,漏極與第二晶體管M2的漏極連接,源極與低電平VGL信號輸入端連接;第四晶體管M4的柵極與第一復(fù)位信號2_Reset輸入端連接,源極與低電平VGL信號輸入端連接,漏極與輸出端Gout連接;第五晶體管M5的柵極與第二電下一級柵極驅(qū)動(dòng)器對上一級柵極驅(qū)動(dòng)器進(jìn)行復(fù)位容C2連接,源極與第六晶體管M6的漏極連接,漏極與第一時(shí)鐘信號CLKB輸入端連接;第六晶體管M6的柵極與第三晶體管M3的柵極連接,源極與低電平VGL信號輸入端連接,漏極與第七晶體管M7的漏極連接;第七晶體管M7的柵極與第二時(shí)鐘信號CLK輸入端連接,源極與低電平VGL信號輸入端連接;第八晶體管M8的柵極與第二復(fù)位信號G-reset輸入端連接,源極與低電平VGL信號輸入端連接,漏極與第二電容C2連接;第九晶體管M9的柵極與第二復(fù)位信號G-reset輸入端連接,源極與低電平VGL信號輸入端連接,漏極與第五晶體管M5的柵極連接;第十晶體管MlO的柵極與第一晶體管Ml的源極連接,源極與低電平VGL信號輸入端連接,漏極與第一電容Cl連接。其中,圖中的實(shí)心圓點(diǎn)表示兩條相交線相交,曲線表示兩條相交線不相交。
[0035]其中,第m級柵極驅(qū)動(dòng)器的輸出端電連接第m-Ι級柵極驅(qū)動(dòng)器的第一復(fù)位信號2_Reset輸入端,第二復(fù)位信號G-reset在一幀時(shí)間內(nèi)為整個(gè)柵極驅(qū)動(dòng)電路同時(shí)提供復(fù)位信號。
[0036]圖8為圖5和圖7所示電路的時(shí)序圖,由于圖5的柵極驅(qū)動(dòng)電路配置四個(gè)時(shí)鐘信號控制器,八條時(shí)鐘信號線,故每一個(gè)時(shí)鐘周期包括四個(gè)水平時(shí)間的高電平和四個(gè)水平時(shí)間的低電平,其中,以第一柵極驅(qū)動(dòng)器集合和第二柵極驅(qū)動(dòng)器集合中的相鄰兩級柵極驅(qū)動(dòng)器為例說明下一級柵極驅(qū)動(dòng)器對上一級柵極驅(qū)動(dòng)器進(jìn)行復(fù)位的過程。第一觸發(fā)信號線STPlL對應(yīng)的信號為高電平,第一時(shí)鐘信號線CKlL對應(yīng)的信號為高電平VGH,第一晶體管Ml和第七晶體管M7打開,此時(shí)對第二電容C2進(jìn)行充電,即上拉信號Q被第一次充電;第一觸發(fā)信號線STPlL對應(yīng)的信號為低電平VGL,第一時(shí)鐘信號線CKlL對應(yīng)的信號為低電平,第一晶體管Ml和第七晶體管M7關(guān)閉,由于上拉信號Q電壓仍為VGH,故第五晶體管M5打開,第二時(shí)鐘信號線CKBlL對應(yīng)的信號為高電平VGH,通過第五晶體管M5對第二電容C2兩端再次充電,此時(shí)上拉信號Q再次充電,第一柵極驅(qū)動(dòng)器集合中的第η級柵極驅(qū)動(dòng)器的輸出端Gateη輸出高電平。在第二個(gè)時(shí)鐘周期的第二水平時(shí)間內(nèi),第四時(shí)鐘信號線CKBlR對應(yīng)的信號為高電平VGH,第二柵極驅(qū)動(dòng)器集合中的第η+1級柵極驅(qū)動(dòng)器的輸出端Gaten+Ι輸出高電平VGH,由于柵極驅(qū)動(dòng)電路中第η+1級柵極驅(qū)動(dòng)器的輸出端連接第η級柵極驅(qū)動(dòng)器提供復(fù)位端,當(dāng)?shù)讦?1級柵極驅(qū)動(dòng)器的輸出端Gate η+1輸出高電平VGH,對應(yīng)圖7中的第一復(fù)位信號2_Reset為高電平信號,此時(shí)圖7中的第二晶體管M2和第四晶體管M4打開,由于第二晶體管M2的源極與低電平VGL信號輸入端相連,故上拉信號Q被拉為低電平,與上拉信號Q連接的第二電容C2的電壓降低,同時(shí),由于第四晶體管M4的源極也與低電平VGL信號輸入端相連,這時(shí)與第二電容C2和第四晶體管M4的漏極連接的第η級柵極驅(qū)動(dòng)器的輸出端Gateη輸出低電壓,這樣,實(shí)現(xiàn)了下一級柵極驅(qū)動(dòng)器對上一級柵極驅(qū)動(dòng)器的復(fù)位。
[0037]本發(fā)明具體實(shí)施例還提供了一種顯示裝置,該顯示裝置包括上面所述的柵極驅(qū)動(dòng)電路,本發(fā)明具體實(shí)施例提供的顯示裝置可以是手機(jī),如圖9所示,也可以是電腦、液晶電視等顯示裝置。
[0038]顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
【權(quán)利要求】
1.一種柵極驅(qū)動(dòng)電路,其特征在于,所述柵極驅(qū)動(dòng)電路包括: 多條柵極掃描線; 級聯(lián)的N級柵極驅(qū)動(dòng)器; 其中,所述第m級柵極驅(qū)動(dòng)器的輸出端與所述第m級柵級掃描線的一端相連,用于提供柵極掃描信號;所述第m級柵極驅(qū)動(dòng)器的輸出端還與所述第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位端相連,用于提供復(fù)位信號,其中n、m均為正整數(shù)’且m<n。
2.根據(jù)權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其特征在于,所述N級柵極驅(qū)動(dòng)器包括第一柵極驅(qū)動(dòng)器集合和第二柵極驅(qū)動(dòng)器集合、時(shí)鐘信號線、以及第一觸發(fā)信號線和第二觸發(fā)信號線;其中,第一柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的所述第一觸發(fā)信號線,第二柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第二觸發(fā)信號線;第m級柵極驅(qū)動(dòng)器的輸出端與第m+2級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接,第m級柵極驅(qū)動(dòng)器的輸出端還與第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接,所述柵極驅(qū)動(dòng)電路還包括預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器,所述柵極驅(qū)動(dòng)器中的最后一級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器的輸出端。
3.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述時(shí)鐘信號線包括第一時(shí)鐘信號線、第二時(shí)鐘信號線、第三時(shí)鐘信號線、第四時(shí)鐘信號線; 所述第一柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第一時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第二時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第二時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第一時(shí)鐘信號線; 所述第二柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第三時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第四時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第四時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第三時(shí)鐘信號線。
4.根據(jù)權(quán)利要求3所述的柵極驅(qū)動(dòng)電路,其特征在于,所述第一時(shí)鐘信號線和第二時(shí)鐘信號線為連接第一時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第三時(shí)鐘信號線和第四時(shí)鐘信號線為連接第二時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線。
5.根據(jù)權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其特征在于,所述N級柵極驅(qū)動(dòng)器包括第一柵極驅(qū)動(dòng)器集合、第二柵極驅(qū)動(dòng)器集合、第三柵極驅(qū)動(dòng)器集合、第四柵極驅(qū)動(dòng)器集合、時(shí)鐘信號線、以及第一觸發(fā)信號線、第二觸發(fā)信號線、第三觸發(fā)信號線、第四觸發(fā)信號線;其中,第一柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的所述第一觸發(fā)信號線,第二柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第二觸發(fā)信號線,第三柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第三觸發(fā)信號線,第四柵極驅(qū)動(dòng)器集合中的第一級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接所述柵極驅(qū)動(dòng)電路的第四觸發(fā)信號線;第m級柵極驅(qū)動(dòng)器的輸出端與第m+4級柵極驅(qū)動(dòng)器的觸發(fā)信號輸入端連接,第m級柵極驅(qū)動(dòng)器的輸出端還與第m-Ι級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接,所述柵極驅(qū)動(dòng)電路還包括預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器,所述柵極驅(qū)動(dòng)器中的最后一級柵極驅(qū)動(dòng)器的復(fù)位信號輸入端連接預(yù)先設(shè)置的虛擬柵極驅(qū)動(dòng)器的輸出端。
6.根據(jù)權(quán)利要求5所述的柵極驅(qū)動(dòng)電路,其特征在于,所述時(shí)鐘信號線包括第一時(shí)鐘信號線、第二時(shí)鐘信號線、第三時(shí)鐘信號線、第四時(shí)鐘信號線、第五時(shí)鐘信號線、第六時(shí)鐘信號線、第七時(shí)鐘信號線、第八時(shí)鐘信號線; 所述第一柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第一時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第二時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第二時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第一時(shí)鐘信號線; 所述第二柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第三時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第四時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第四時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第三時(shí)鐘信號線; 所述第三柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第五時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第六時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第六時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第五時(shí)鐘信號線; 所述第四柵極驅(qū)動(dòng)器集合中的奇數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第七時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第八時(shí)鐘信號線,偶數(shù)級柵極驅(qū)動(dòng)器的第一時(shí)鐘信號輸入端連接第八時(shí)鐘信號線,第二時(shí)鐘信號輸入端連接第七時(shí)鐘信號線。
7.根據(jù)權(quán)利要求6所述的柵極驅(qū)動(dòng)電路,其特征在于,所述第一時(shí)鐘信號線和第二時(shí)鐘信號線為連接第一時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第三時(shí)鐘信號線和第四時(shí)鐘信號線為連接第二時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第五時(shí)鐘信號線和第六時(shí)鐘信號線為連接第三時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線;所述第七時(shí)鐘信號線和第八時(shí)鐘信號線為連接第四時(shí)鐘信號控制器的周期相同相位相反的時(shí)鐘信號線。
8.根據(jù)權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其特征在于,所述柵極驅(qū)動(dòng)器包括第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管、第九晶體管、第十晶體管、第一電容和第二電容; 所述第一晶體管的柵極與觸發(fā)信號輸入端連接,源極與第二晶體管的漏極連接,漏極與高電平信號輸入端連接; 所述第二晶體管的柵極與第一復(fù)位信號輸入端連接,源極與低電平信號輸入端連接;所述第三晶體管的柵極與第六晶體管的柵極連接,漏極與第二晶體管的漏極連接,源極與低電平信號輸入端連接; 所述第四晶體管的柵極與第一復(fù)位信號輸入端連接,源極與低電平信號輸入端連接,漏極與輸出端連接; 所述第五晶體管的柵極與第二電容連接,源極與第六晶體管的漏極連接,漏極與第一時(shí)鐘信號輸入端連接; 所述第六晶體管的柵極與第三晶體管的柵極連接,源極與低電平信號輸入端連接,漏極與第七晶體管的漏極連接; 所述第七晶體管的柵極與第二時(shí)鐘信號輸入端連接,源極與低電平信號輸入端連接;所述第八晶體管的柵極與第二復(fù)位信號輸入端連接,源極與低電平信號輸入端連接,漏極與第二電容連接; 所述第九晶體管的柵極與第二復(fù)位信號輸入端連接,源極與低電平信號輸入端連接,漏極與第五晶體管的柵極連接;所述第十晶體管的柵極與第一晶體管的源極連接,源極與低電平信號輸入端連接,漏極與第一電容連接。
9.根據(jù)權(quán)利要求8所述的柵極驅(qū)動(dòng)電路,其特征在于,第m級柵極驅(qū)動(dòng)器的輸出端電連接第m-Ι級柵極驅(qū)動(dòng)器的 第一復(fù)位信號輸入端。
10.一種顯示裝置,其特征在于,所述裝置包括權(quán)利要求1-9任一權(quán)項(xiàng)所述的柵極驅(qū)動(dòng)電路。
【文檔編號】G09G3/36GK103928001SQ201310754474
【公開日】2014年7月16日 申請日期:2013年12月31日 優(yōu)先權(quán)日:2013年12月31日
【發(fā)明者】任虎男 申請人:上海天馬微電子有限公司, 天馬微電子股份有限公司