柵極驅(qū)動電路、tft陣列基板、顯示面板及顯示裝置制造方法
【專利摘要】本發(fā)明提供一種柵極驅(qū)動電路,包括m級串聯(lián)的移位寄存器;每級移位寄存器包括:第一復(fù)位端、第一輸入端和輸出端;m級移位寄存器中第1級移位寄存器的第一復(fù)位端接收復(fù)位信號,以使第1級移位寄存器在掃描前復(fù)位;第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位;第n級移位寄存器的第一復(fù)位端電連接于第n-i級移位寄存器的輸出端,接收第n-i級移位寄存器的輸出端的輸出信號,第n-i級移位寄存器輸出端的輸出信號控制第n級移位寄存器在掃描前復(fù)位,其中i、m和n均為正整數(shù),且m>3,2≤i≤m/2,i<n≤m。本發(fā)明提供的柵極驅(qū)動電路,減少或消除了高溫抖動及開機(jī)花屏等不良顯示現(xiàn)象,從而提高了顯示效果。
【專利說明】柵極驅(qū)動電路、TFT陣列基板、顯示面板及顯示裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示【技術(shù)領(lǐng)域】,尤其涉及一種柵極驅(qū)動電路、TFT陣列基板、顯示面板及顯示裝置。
【背景技術(shù)】
[0002]液晶顯示裝置(LCD,Liquid Crystal Display)、有機(jī)發(fā)光顯示裝置(OLED,Organic Light Emitting Diode Display)等顯示裝置的TFT陣列基板通常包括柵極驅(qū)動電路,柵極驅(qū)動電路提供TFT陣列基板的柵極驅(qū)動信號。柵極驅(qū)動電路包括多級移位寄存器。實際使用中,發(fā)現(xiàn),移位寄存器的輸出電位在掃描前會漂移至高電位,造成顯示裝置中出現(xiàn)高溫抖動及開機(jī)花屏等現(xiàn)象,從而影響了顯示裝置的顯示效果。
【發(fā)明內(nèi)容】
[0003]本發(fā)明實施例提供了一種柵極驅(qū)動電路、TFT陣列基板、顯示面板和顯示裝置。
[0004]在第一方面,本發(fā)明實施例提供了一種柵極驅(qū)動電路,包括:
[0005]m級串聯(lián)的移位寄存器;其中,所述移位寄存器包括:第一復(fù)位端、第一輸入端和輸出端;
[0006]所述m級移 位寄存器中第I級移位寄存器的第一輸入端接收初始信號,第一復(fù)位端接收復(fù)位信號,以使第I級移位寄存器在掃描前復(fù)位;
[0007]第2級移位寄存器至第i級移位寄存器的第一復(fù)位端接收第一信號;以使第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位;
[0008]第η級移位寄存器的第一復(fù)位端電連接于第n-1級移位寄存器的輸出端,接收第n-1級移位寄存器輸出端的輸出信號,所述第n-1級移位寄存器輸出端的輸出信號控制所述第η級移位寄存器在掃描前復(fù)位;
[0009]其中1、m 和 η 均為正整數(shù),且 m>3, 2 ^ i ^ m/2, i〈n ^ m。
[0010]在第二方面,本發(fā)明實施例提供了一種TFT陣列基板,包括如上所述的柵極驅(qū)動電路。
[0011]在第三方面,本發(fā)明實施例提供了一種顯示面板,包括如上所述的TFT陣列基板。
[0012]在第四方面,本發(fā)明實施例提供了一種顯示裝置,包括如上所述的顯示面板。
[0013]本發(fā)明實施例提供的柵極驅(qū)動電路、TFT陣列基板、顯示面板及顯示裝置至少能達(dá)到以下的效果之一:
[0014]本發(fā)明實施例提供的柵極驅(qū)動電路包括m級級聯(lián)的移位寄存器;每級移位寄存器在掃描前復(fù)位,其中,對于第η級移位寄存器的掃描前復(fù)位通過第n-1級移位寄存器輸出端的輸出信號實現(xiàn)。因此,本發(fā)明實施例提供的柵極驅(qū)動電路,第η級移位寄存器的掃描前復(fù)位,通過第n-1級移位寄存器輸出端的輸出信號實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象。
【專利附圖】
【附圖說明】
[0015]此處所說明的附圖用來提供對本發(fā)明的進(jìn)一步理解,構(gòu)成本發(fā)明的一部分,并不構(gòu)成對本發(fā)明的限定。在附圖中:
[0016]圖1示出的是本發(fā)明實施例一中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0017]圖1a示出的是本發(fā)明實施例一中柵極驅(qū)動電路中一可選的移位寄存器結(jié)構(gòu)示意圖;
[0018]圖1b示出的本發(fā)明實施例一中柵極驅(qū)動電路驅(qū)動中第η級移位寄存器工作時序示意圖;
[0019]圖2示出的是本發(fā)明實施例二中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0020]圖3示出的是本發(fā)明實施例三中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0021]圖4示出的是本發(fā)明實施例四中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0022]圖5示出的是本發(fā)明實施例五中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0023]圖6示出的是本發(fā)明實施例六中柵極驅(qū)動電路結(jié)構(gòu)示意圖;
[0024]圖7示出的是本發(fā)明實施例七中TFT陣列基板結(jié)構(gòu)示意圖;
[0025]圖7a示出的是本發(fā)明實施例七中TFT陣列基板的另一種優(yōu)選實施方式結(jié)構(gòu)示意圖;
[0026]圖8示出的是本發(fā)明實施例八中顯示面板結(jié)構(gòu)示意圖;
[0027]圖9示出的是本發(fā)明實施例九中顯示裝置結(jié)構(gòu)示意圖。
【具體實施方式】
[0028]下面結(jié)合附圖及具體實施例對本發(fā)明進(jìn)行更加詳細(xì)與完整的說明。可以理解的是,此處所描述的具體實施例僅用于解釋本發(fā)明,而非對本發(fā)明的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與本發(fā)明相關(guān)的部分而非全部內(nèi)容。
[0029]柵極驅(qū)動電路通常包括多級級聯(lián)的移位寄存器,在每一幀的掃描周期內(nèi),各級移位寄存器依次掃描,且各級移位寄存器順序輸出一輸出信號(柵極驅(qū)動信號),以控制TFT陣列基板中的柵極線接收相應(yīng)的柵極驅(qū)動信號;以及當(dāng)各級移位寄存器未掃描時,移位寄存器輸出一低電位的輸出信號。
[0030]需要說明的是:在柵極驅(qū)動電路中每一幀掃描過程中,通常需要對每一級移位寄存器進(jìn)行一次掃描前復(fù)位以及掃描后進(jìn)行一次掃描后復(fù)位。掃描前復(fù)位是指在掃描前將移位寄存器的輸出端的電位拉低至低電位,實現(xiàn)對移位寄存器的清零,亦即,掃描前復(fù)位保證移位寄存器的輸出端的電位在掃描到該級移位寄存器前一直保持低電位,如此,可以保證顯示圖像的品質(zhì)。掃描后復(fù)位是指移位寄存器掃描后,也即是在移位寄存器輸出柵極驅(qū)動信號后,將移位寄存器的輸出端的電位拉至低電位,進(jìn)而保證移位寄存器在掃描后保持低電位,避免對圖像顯示的干擾,并為下次掃描做準(zhǔn)備。本發(fā)明以主要對柵極驅(qū)動電路的掃描前復(fù)位為說明重點,下述結(jié)合【具體實施方式】進(jìn)行說明。[0031]圖1示出的是本發(fā)明實施例一中柵極驅(qū)動電路結(jié)構(gòu)示意圖。本實施例中以柵極驅(qū)動電路進(jìn)行正向掃描的方式為例進(jìn)行說明,在其他實施例中,柵極驅(qū)動電路也可進(jìn)行反向掃描的方式,本發(fā)明實施例對此不做限制。
[0032]參考圖1,柵極驅(qū)動電路包括m級串聯(lián)的移位寄存器SRl、SR2…SR1...SRn-1、SRn、SRr^pHSRm-KSRm, 1、m 和 η 均為正整數(shù),移位寄存器 SR (shifter register),且 m>3,2≤i≤m/2,i〈n ( m ;其中,每一級移位寄存器包括:第一復(fù)位端RESET1、第一輸入端IN、輸出端OUT ;每級移位寄存器的輸出端OUT的輸出信號用于驅(qū)動與其相連接的柵極線,該輸出信號即為柵極驅(qū)動信號。
[0033]同時,圖1中還示出了復(fù)位線Rl、R2...Ri,分別連接于移位寄存器SRl、SR2-SRi的第一復(fù)位端RESETl,以提供第一信號,以使移位寄存器SRl、SR2-SRi在掃描前復(fù)位;柵極線Gl至Gm,接收每級移位寄存器的輸出信號;初始信號線11,提供初始信號STV。
[0034]具體的,第I級移位寄存器SRl的第一輸入端IN連接于初始信號線11,以接收初始信號STV ;第I級移位寄存器SRl的第一復(fù)位端RESETl連接于復(fù)位線Rl,以接收復(fù)位信號,以使第I級移位寄存器SRl在掃描前復(fù)位。第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl接收第一信號,以使第2級移位寄存器SR2至第i級移位寄存器SRi在掃描前復(fù)位。第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第n_i級移位寄存器SRn-1的輸出端0UT,接收第n-1級移位寄存器SRn_i輸出端OUT的輸出信號,第n-1級移位寄存器SRn-1輸出端OUT的輸出信號控制第η級移位寄存器SRn在掃描前復(fù)位。
[0035]進(jìn)一步的,本實施例中,第一信號為來自于復(fù)位線R1、R2…Ri的復(fù)位信號,在一幀掃描開始前,復(fù)位線Rl施加復(fù)位信號至第I級移位寄存器SRl。第I級移位寄存器SRl的第一復(fù)位端RESETl接收復(fù)位信號,以使第I級移位寄存器SRl在掃描前復(fù)位,進(jìn)而使得第I級移位寄存器SRl在進(jìn)入一工作周期前清零,使得第I級移位寄存器SRl的輸出端OUT保持低電位。在第I級移位寄存器SRl清零后,初始信號線11提供一初始信號STV至第I級移位寄存器SRl的第一輸入端IN ;第I級移位寄存器SRl的第一輸入端IN接收初始信號STV,以開啟柵極驅(qū)動電路一幀的掃描周期,進(jìn)而柵極驅(qū)動電路中各級移位寄存器順序輸出柵極驅(qū)動信號,以驅(qū)動TFT陣列基板中的柵極線進(jìn)行掃描。并且第I級移位寄存器SRl輸出端OUT的輸出信號(即柵極驅(qū)動信號),第I級移位寄存器SRl輸出端OUT的輸出信號還施加于第Ι+i級移位寄存器的第一復(fù)位端,以使第Ι+i級移位寄存器(未示出)在掃描前復(fù)位。
[0036]第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl接收第一信號,以使第2級移位寄存器SR2至第i級移位寄存器SRi在掃描前復(fù)位;其中第一信號為復(fù)位信號或初始信號,通常,復(fù)位信號來自于復(fù)位信號總線R,初始信號STV來自于初始信號線11,復(fù)位信號總線R與初始信號線11均連接于驅(qū)動IC (未圖示),驅(qū)動IC通常位于TFT陣列基板臺階(未圖示)上。
[0037]具體的,復(fù)位線R2至Ri分別連接于第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl,以提供第一信號,使得第2級移位寄存器SR2至第i級移位寄存器SRi完成掃描前復(fù)位。比如,復(fù)位線R2提供第一信號至第2級移位寄存器SR2的第一復(fù)位端RESETl ;其中,第一信號可以為初始信號線11提供的初始信號,也可以為復(fù)位信號總線R提供的復(fù)位信號。第2級移位寄存器SR2接收復(fù)位信號,實現(xiàn)掃描前復(fù)位,使得第2級移位寄存器SR2在掃描前,第2級移位寄存器SR2的輸出端OUT保持低電位,同理,第3級移位寄存器SR3至第i級移位寄存器SRi也相應(yīng)完成掃描前復(fù)位。并且當(dāng)?shù)?級移位寄存器SR2完成掃描前復(fù)位后,第2級移位寄存器SR2輸出端OUT的輸出信號還施加于第2+i級移位寄存器的第一復(fù)位端,以使第2+i級移位寄存器在掃描前復(fù)位,同理,第3+i級移位寄存器SR3至第m級移位寄存器SRm也相應(yīng)完成掃描前復(fù)位;亦即,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第n-1級移位寄存器SRn-1的輸出端0UT,接收第n_i級移位寄存器SRn-1輸出端OUT的輸出信號,第n-1級移位寄存器SRn_i輸出端OUT的輸出信號控制第η級移位寄存器SRn在掃描前復(fù)位。
[0038]更進(jìn)一步的,第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm的掃描前復(fù)位,具體如下:以第η級移位寄存器SRn為例,在柵極驅(qū)動電路掃描到第n-1級移位寄存器SRn-1時,第n-1級移位寄存器SRn-1輸出端OUT的輸出信號,第n_i級移位寄存器SRn_i輸出端OUT的輸出信號施加于與第n-1級移位寄存器連接的柵極線;同時,第n-1級移位寄存器SRn-1輸出端OUT的輸出信號傳輸給第η級移位寄存器SRn的第一復(fù)位端RESETl,使得第η級移位寄存器SRn實現(xiàn)掃描前復(fù)位,亦即使第η級移位寄存器SRn的輸出端OUT在掃描前保持低電位。例如,當(dāng)η的值為m時,則第m級移位寄存器SRm的第一復(fù)位端RESETl電連接于第m-1級移位寄存器SRm-1的輸出端0UT,接收第m_i級移位寄存器輸出端OUT的輸出信號,使得第m級移位寄存器SRm在掃描前復(fù)位,實現(xiàn)清零,第m級移位寄存器SRm的輸出端OUT保持低電位;以及當(dāng)η的值為m-Ι時,則第m_l級移位寄存器SRm-1的第一復(fù)位端RESETl電連接于第m-1-1級移位寄存器SRm-1-1的輸出端0UT,接收輸出信號,使得第m-Ι級移位寄存器SRm-1在掃描前復(fù)位,第m_l級移位寄存器SRm-1的輸出端OUT在第m_l級移位寄存器SRm-1掃描前保持低電位。
[0039]進(jìn)一步的,參考圖1,本實施例中,柵極驅(qū)動電路還包括第一時鐘信號線12、第二時鐘信號線13、第一電平信號線(未示出)和第二電平信號線(未示出)和多條柵極線(Gl-Gm),每一級移位寄存器(SRl-SRm)包括第一時鐘信號輸入端CK1,第二時鐘信號輸入端CK2和第二復(fù)位端RESET2,各級移位寄存器(SRl-SRm)對應(yīng)連接于相應(yīng)的柵極線(Gl-Gm)0
[0040]具體的,每一級移位寄存器(SRl-SRm)的第一時鐘信號端CKl分別電連接于第一時鐘信號線12,接收第一時鐘信號線12提供的第一時鐘信號;每一級移位寄存器(SRl-SRm)的第二時鐘信號輸入端CK2分別電連接于第二時鐘信號線13,接收第二時鐘信號。第一時鐘信號線12和第二時鐘信號線13分別提供第一時鐘信號和第二時鐘信號。
[0041]第一電平信號線和第二電平信號線提供每一級移位寄存器所需的第一電平信號和第二電平信號。
[0042]進(jìn)一步的,第k級移位寄存器SRk輸出端OUT的輸出信號同時傳輸至第k+Ι級移位寄存器SRk+Ι的第一輸入端IN,用于驅(qū)動第k+Ι級移位寄存器SRk+Ι進(jìn)行掃描(即進(jìn)行工作),亦即是使第k+Ι級移位寄存器SRk+Ι開啟(即工作),第k+Ι級移位寄存器SRk+Ι進(jìn)入一工作周期,進(jìn)而第k+Ι級移位寄存器SRk+Ι的輸出端OUT輸出相應(yīng)的柵極驅(qū)動信號。具體的,通過將第k級移位寄存器SRk的輸出端輸出的柵極驅(qū)動信號傳輸至第k+Ι級移位寄存器SRk+Ι的第一輸入端IN,使得k+Ι級移位寄存器SRk+Ι開啟,如此,移位寄存器逐級開啟(工作),其中,k為正整數(shù),且k滿足:1《k〈m。[0043]具體的,以第I級移位寄存器SRl為例,第I級移位寄存器SRl的輸出信號,傳輸至第2級移位寄存器SR2的第一輸入端IN,以使第2級移位寄存器SR2啟動而工作,進(jìn)而第2級移位寄存器SR2的輸出端OUT輸出的輸出信號給柵極線G2和第3級移位寄存器SR3的第一輸入端IN。
[0044]進(jìn)一步的,第k+Ι級移位寄存器SRk+Ι的輸出端OUT與第k級移位寄存器SRk的第二復(fù)位端RESET2相連接。第k級移位寄存器SRk的第二復(fù)位端RESET2接收第k+Ι級移位寄存器SRk+Ι輸出端OUT的輸出信號,以使第k級移位寄存器SRk在掃描后復(fù)位,進(jìn)而在掃描后復(fù)位后保持輸出端OUT電位為低電位。具體的,在柵極驅(qū)動電路掃描到第k+Ι級移位寄存器SRk+Ι時,第k+Ι級移位寄存器SRk+Ι輸出端OUT的輸出信號施加于柵極線Gk+Ι ;同時,第k+Ι級移位寄存器SRk+Ι的輸出端OUT的輸出信號施加于第k級移位寄存器SRk的第二復(fù)位端RESET2,并控制第k級移位寄存器SRk在掃描后復(fù)位。具體的,以第2級移位寄存器為SR2例,第2級移位寄存器SR2輸出端OUT輸出柵極驅(qū)動信號,并將柵極驅(qū)動信號傳輸至第I級移位寄存器SRl的第二復(fù)位端RESET2,以使第I級移位寄存器SRl在掃描后復(fù)位,其他級的移位寄存器,也同理按此進(jìn)行掃描后復(fù)位。
[0045]參考圖la,圖1a示出的是本實施例一中柵極驅(qū)動電路中一可選的移位寄存器內(nèi)部結(jié)構(gòu)的不意圖,移位寄存器包括:第一晶體管Tl,第一晶體管Tl的柵極電連接于第一輸入端IN,源極連接于第一電平信號線VGH以接收第一電平信號。
[0046]第二晶體管T2,所述第二晶體管T2的柵極電連接于第二復(fù)位端RESET2,漏極電連接于所述第一晶體管Tl的漏極,源極連接于第二電平信號線VGL以接收第二電平信號。
[0047]第三晶體管T3,所述第三晶體管T3的柵極電連接于所述第一晶體管Tl的漏極,所述第三晶體管T3的柵極還通過一第一電容Cl連接于所述輸出端0UT,漏極電連接于輸出端0UT,源極連接于第二時鐘信號端CK2以接收來自第二時鐘信號線CK2的第二時鐘信號。
[0048]第四晶體管T4,所述第四晶體管T4的漏極電連接于所述第一晶體管Tl的漏極,源極連接于第二電平信號線VGL以接收第二電平信號。
[0049]第五晶體管T5,所述第五晶體管T5的柵極電連接于所述第一晶體管Tl的漏極,源極通過一第二電容C2連接于所述連接于第二時鐘信號輸入端CK2,即源極通過一第二電容C2連接于第二時鐘信號線,漏極連接于第二電平信號線VGL以接收第二電平信號。
[0050]第六晶體管T6,所述第六晶體管T6的柵極電連接于所述第四晶體管T4的柵極和所述第五晶體管T5的源極,源極電連接于輸出端0UT,漏極連接于第二電平信號線VGL以接收第二電平信號。
[0051]第七晶體管T7,所述第七晶體管T7的柵極電連接于第一時鐘信號輸入端CKl以接收第一時鐘信號,漏極電連接于所述輸出端0UT,源極連接于第二電平信號線VGL以接收第
二電平信號。
[0052]第八晶體管T8,所述第八晶體管T8的柵極電連接于第一復(fù)位端RESET1,漏極電連接于第一晶體管Tl的漏極,源極連接于第二電平信號線VGL以接收第二電平信號。
[0053]第九晶體管T9,所述第九晶體管T9的柵極電連接于第一復(fù)位端RESETl和所述第八晶體管的柵極T8,源極電連接于輸出端0UT,漏極連接于第二電平信號線VGL以接收第二電平信號。
[0054]具體的,參考圖1和圖la,本實施例中,第η級移位寄存器SRn在掃描前復(fù)位,具體如下:第η級移位寄存器SRn的第一復(fù)位端RESETl接收第n_i級移位寄存器SRn_i輸出端OUT的輸出信號,從而第η級移位寄存器SRn的第八晶體管Τ8和第九晶體管T9的柵極均被施加來自第一復(fù)位端RESETl所接收的所述輸出信號,所述輸出信號控制所述第八晶體管Τ8和第九晶體管T9的導(dǎo)通或關(guān)閉。
[0055]當(dāng)所述第η級移位寄存器SRn的第八晶體管Τ8和第九晶體管T9導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管Τ8和所述第九晶體管T9,將所述第η級移位寄存器SRn的第一晶體管Tl的漏極的電位和輸出端的電位均下拉至一低電位,如此,使得第η級移位寄存器SRn實現(xiàn)掃描前復(fù)位,其中,下拉至一低電位即是下拉至第二電平信號的電位。更具體的,第n-1級移位寄存器SRn-1輸出的柵極驅(qū)動信號(即第n-1級移位寄存器SRn_i的輸出信號)施加至第η級移位寄存器SRn的第八晶體管Τ8的柵極和第九晶體管T9的柵極,以控制第八晶體管Τ8和第九晶體管T9均導(dǎo)通,第八晶體管Τ8的導(dǎo)通使得第二電平信號傳輸至P點,進(jìn)而將P點電位拉至低電位,亦即是,將第一晶體管Tl的漏極的電位拉至低電位,而第九晶體管T9得導(dǎo)通使得輸出端OUT的電位被下拉至一低電位,因此,第八晶體管Τ8和第九晶體管T9均導(dǎo)通將第一晶體管Tl的漏極和輸出端的電位均拉至低電位,如此,使得第η級移位寄存器SRn實現(xiàn)掃描前復(fù)位。
[0056]具體的,參考圖1和圖la,本實施例中,第I級移位寄存器SRl在掃描前復(fù)位時,第I級移位寄存器SRl的第一復(fù)位端RESETl接收復(fù)位信號,復(fù)位信號控制第I級移位寄存器SRl的第八晶體管T8和第九晶體管T9的導(dǎo)通或關(guān)閉。當(dāng)所述第I級移位寄存器SRl的第八晶體管T8和第九晶體管T9導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管T8和所述第九晶體管T9,將所述第I級移位寄存器SRl的第一晶體管Tl的漏極和輸出端OUT的電位下拉至一低電位,其中,下拉至一低電位即是下拉至第二電平信號的電位,實現(xiàn)掃描前復(fù)位。
[0057]具體的,參考圖1和圖la,本實施例中,第2級移位寄存器SR2至第i級移位寄存器SRi完成掃描前復(fù)位的過程如下:第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl接收第一信號(第一信號可為初始信號或復(fù)位信號,本實施例中,以第一信號為復(fù)位信號為例僅為舉例,而非限定),所述第一信號控制所述第2級移位寄存器SR2至第i級移位寄存器SRi的第八晶體管T8和第九晶體管T9的導(dǎo)通或關(guān)閉。當(dāng)所述第2級移位寄存器SR2至第i級移位寄存器SRi的第八晶體管T8和第九晶體管T9導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管T8和所述第九晶體管T9,將所述第2級移位寄存器SR2至第i級移位寄存器SRi的第一晶體管Tl的漏極和輸出端OUT的電位下拉至低電位,第2級移位寄存器SR2至第i級移位寄存器SRi實現(xiàn)掃描前復(fù)位,其中,下拉至低電位即是下拉至第二電平信號的電位。
[0058]圖1b示出的本實施例中柵極驅(qū)動電路驅(qū)動中移位寄存器的工作時序示意圖。
[0059]參考圖1、圖1a和圖lb,移位寄存器的第一輸入端IN接收信號(第I級移位寄存器SRl接收初始信號,第k級移位寄存器SRk接收第k+Ι級移位寄存器SRk+Ι的輸出信號),移位寄存器進(jìn)入工作;具體的,以第2級移位寄存器SR2為例,第2級移位寄存器SR2的一工作周期可包括:
[0060]上拉階段:第I級移位寄存器SRl的輸出信號控制第2移位寄存器SR2的第一晶體管Tl導(dǎo)通,第一電平信號經(jīng)導(dǎo)通的所述第一晶體管Tl將第一晶體管Tl的漏極的電位(即P點電位)上拉至第一電位,如此,使得第三晶體管T3導(dǎo)通;第二時鐘信號經(jīng)導(dǎo)通的第三晶體管T3傳輸至輸出端OUT,輸出端OUT輸出相應(yīng)的輸出信號。
[0061]具體的,參考圖1和圖1a及圖1b ;第I級移位寄存器SRl的輸出信號控制第2級移位寄存器SR2的第一晶體管Tl導(dǎo)通,第一電平信號經(jīng)第一晶體管Tl將P點抬升至第一電位;并同時控制第三晶體管T3導(dǎo)通,第二時鐘信號經(jīng)導(dǎo)通的第三晶體管T3將P點進(jìn)一步抬升拉至第二電位,亦即是第一晶體管Tl的漏極,以使第2級移位寄存器SR2輸出柵極驅(qū)動信號。P點為第二電位的同時,亦即是第二電平信號電平值時,抑制了 Q點電位的升高,保持第2級移位寄存器SR2輸出端OUT輸出柵極驅(qū)動信號。
[0062]下拉階段:第二時鐘信號經(jīng)導(dǎo)通的第三晶體管T3將第一晶體管Tl的漏極拉至第一電位;以及第二復(fù)位端RESET2接收第3級移位寄存器SR3輸出端OUT的輸出信號,所述輸出信號控制第二晶體管T2導(dǎo)通,導(dǎo)通的第二晶體管T2將第一晶體管Tl的漏極拉至低電位,并使第四晶體管T4和第六晶體管T6導(dǎo)通,輸出端OUT輸出低電位信號,實現(xiàn)第2級移位寄存器SR2掃描后復(fù)位。
[0063]具體的,參考圖1、圖1a及圖1b ;第二時鐘信號電位下降時,經(jīng)第二電容C2的耦合作用,使P點降低至第一電位;同時第3級移位寄存器SR3的柵極驅(qū)動信號施加于第二晶體管T2,第二晶體管T2導(dǎo)通;第二電平信號經(jīng)第二晶體管T2將P點再次下拉至低電位,失去對Q點抑制;第二時鐘信號再次跳轉(zhuǎn)為高電位,并將Q點拉至高電位,打開第四晶體管T4與第六晶體管T6,使P點和輸出端OUT恢復(fù)至低電位,實現(xiàn)第2級移位寄存器SR2掃描后復(fù)位。
[0064]可選的,本實施例中,第一時鐘信號和第二時鐘信號為脈沖信號;且第一時鐘信號的高電位為12V至15V,低電位為-8V至-12V ;第二時鐘信號的高電位為12V至15V,低電位為-8V至-12V ;以及本 實施例中第一時鐘信號和第二時鐘信號互為反相信號。
[0065]可選的,本實施例中,初始信號為脈沖信號,初始信號的高電位為12V至15V,低電位為-8V至-12V。
[0066]可選的,本實施例中,第一電平信號電位為12V至15V,通常,第一電平信號為恒定的高電平信號;所述第二電平信號的電位為-8V至-12V,通常,第一電平信號為恒定的低電平?目號。
[0067]需要說明的是本實施例中柵極驅(qū)動電路可以應(yīng)用TFT陣列基板的單邊驅(qū)動,亦即是柵極驅(qū)動電路只位于TFT陣列基板顯示區(qū)的一側(cè);同時也能應(yīng)用于雙邊驅(qū)動,亦即是,柵極驅(qū)動電路位于TFT陣列基板顯示區(qū)的兩側(cè)。對于單邊驅(qū)動或雙邊驅(qū)動,本實施例中柵極驅(qū)動電路也可以適用于正向掃描和反向掃描。本實施例中,第一晶體管Tl至第第九晶體管T9為NMOS管,但在其他實施例中第一晶體管Tl至第九晶體管T9也可以為PMOS管,當(dāng)?shù)谝痪w管Tl和第九晶體管T9為PMOS管時,施加或提供的信號,比如復(fù)位信號、初始信號,第一時鐘信號、第二時鐘信號、第一電平信號和第二電平信號等皆與本實施例正好相反。
[0068]本實施例提供的柵極驅(qū)動電路、TFT陣列基板及顯示裝置,包括m級級聯(lián)的移位寄存器,每級移位寄存器均在掃描前復(fù)位;其中,第n-1級移位寄存器的輸出端的輸出信號控制第η級移位寄存器進(jìn)行掃描前復(fù)位。因此,本實施例提供的柵極驅(qū)動電路,第η級移位寄存器的掃描前復(fù)位,通過第n-1級移位寄存器輸出端的輸出信號實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,實現(xiàn)了各級移位寄存器的掃描前復(fù)位,并且,由于i滿足:1《i《m/2,避免了各級移位寄存器的掃描前復(fù)位(開啟前復(fù)位)與開啟之間的時間間隔拉的太長,亦即減小了各級移位寄存器的掃描前復(fù)位與開啟之間的時間間隔;例如,現(xiàn)有技術(shù)中每級移位寄存器的掃描時間大約為16ms,以第m級移位寄存器(即最后一級移位寄存器)為例,則最后一級移位寄存器的掃描前復(fù)位和開啟(掃描)之間的時間間隔為(m-l)*16ms,而本實施例中,以i為2為例,貝U最后一級移位寄存器的掃描前復(fù)位和開啟(掃描)之間的時間間隔為2*16ms,在其他實施例中,最后一級移位寄存器的掃描前復(fù)位和開啟(掃描)之間的時間間隔也是小于(m-l)*16ms ;如此,極大縮減了最后一級移位寄存器的掃描前復(fù)位時刻和掃描時刻之間的時間間隔,而對其他級移位寄存器來說,也是如此,即每級移位寄存器的掃描前復(fù)位和開啟(掃描)之間的時間間隔都是小于(m-l)*16ms,如此,解決了在掃描過程中柵極驅(qū)動電路中移位寄存器輸出端電位的漂移的問題(尤其解決了在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移的問題),使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃描前(開啟前)能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果O
[0069]圖2示出的是本發(fā)明實施例二中柵極驅(qū)動電路結(jié)構(gòu)示意圖;本實施例中柵極驅(qū)動電路與實施例一中柵極驅(qū)動電路基本相同,本實施例二與實施例一的區(qū)別在于:參考圖2,在本實施例中柵極驅(qū)動電路的復(fù)位線Rl施加復(fù)位信號于第I級移位寄存器SRl的第一復(fù)位端RESETl,以使第I級移位寄存器SRl的完成掃描前復(fù)位,復(fù)位線R2至復(fù)位線Ri均連接于初始信號線11,并分別將來自初始信號線11的初始信號STV施加于第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl,以使第2級移位寄存器SR2至第i級移位寄存器SRi的完成掃描前復(fù)位。
[0070]具體的,第I級移位寄存器SRl的第一復(fù)位端RESETl連接于復(fù)位線Rl,以接收來自復(fù)位線Rl的復(fù)位信號,以使第I級移位寄存器SRl在掃描前復(fù)位。
[0071]而第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl接收所述初始信號STV,以使第2級移位寄存器SR2至第i級移位寄存器SRi在掃描前復(fù)位。具體的,第2級移位寄存器SR2至第i級移位寄存器SRi的第一復(fù)位端RESETl均連接于初始信號線11以接收所述初始信號,以使第2級移位寄存器SR2至第i級移位寄存器SRi在掃描前復(fù)位。
[0072]第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm在掃描前復(fù)位,具體為:以第η級移位寄存器SRn為例,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第n_i級移位寄存器SRn-1的輸出端0UT,接收第n-1級移位寄存器SRn_i輸出端OUT的輸出信號,第n-1級移位寄存器SRn-1輸出端OUT的輸出信號控制第η級移位寄存器在掃描前復(fù)位,同理,第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm依次完成掃描前復(fù)位。
[0073]本實施例中,每級移位寄存器在掃描前復(fù)位,其中,第2級移位寄存器SR2至第i級移位寄存器SRi各自均通過初始信號線提供的初始信號完成掃描前復(fù)位,以此使得第2級移位寄存器SR2至第i級移位寄存器SRi的復(fù)位只需一條初始信號線就能實現(xiàn),減少了初始信號線的數(shù)量;進(jìn)而減小了柵極驅(qū)動電路在TFT陣列基板中的面積開銷,通常,這些復(fù)位線和初始信號線位于TFT陣列基板的邊框區(qū)域,因此,減少了復(fù)位線的數(shù)量的可以減小邊框的寬度,從而達(dá)到窄邊框的效果。
[0074]圖3示出的是本發(fā)明實施例三中柵極驅(qū)動電路結(jié)構(gòu)示意圖。參考圖3,在本實施例中,復(fù)位線R1、R2至Ri連接于同一復(fù)位信號總線R ;復(fù)位信號總線R接收驅(qū)動IC (未示出,通常驅(qū)動IC位于TFT陣列基板的臺階區(qū)域)提供的復(fù)位信號;進(jìn)而通過復(fù)位線R1、R2至Ri施加復(fù)位信號至第1級移位寄存器SRl至第i級移位寄存器SRi。
[0075]具體的,第1級移位寄存器SRl至第i級移位寄存器SRi在掃描前復(fù)位,第1級移位寄存器SRl至第i級移位寄存器SRi的第一復(fù)位端RESETl均連接于復(fù)位信號總線R以接收所述復(fù)位信號,以使第1級移位寄存器SRl至第i級移位寄存器SRi在掃描前復(fù)位。
[0076]具體的,第I級移位寄存器SRl至第i級移位寄存器SRi中的第一復(fù)位端RESETl接收驅(qū)動IC施加至復(fù)位信號總線R的復(fù)位信號,以使第I級移位寄存器SRl至第i級移位寄存器SRi在掃描前復(fù)位;具體的,第I級移位寄存器SRl至第i級移位寄存器SRi的第一復(fù)位端RESETl均連接于復(fù)位信號總線R以接收所述復(fù)位信號,以使第I級移位寄存器SRl至第i級移位寄存器SRi在掃描前復(fù)位。
[0077]第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm在掃描前復(fù)位,具體為:以第η級移位寄存器SRn為例,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第n_i級移位寄存器SRn-1的輸出端0UT,接收第n-1級移位寄存器SRn_i輸出端OUT的輸出信號,第n-1級移位寄存器SRn-1輸出端OUT的輸出信號控制第η級移位寄存器在掃描前復(fù)位,同理,第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm依次完成掃描前復(fù)位。
[0078]本實施例中,第I級移位寄存器SRl至第i級移位寄存器SRi各自均通過復(fù)位信號總線R提供的復(fù)位信號完成掃描前復(fù)位,以此使得第I級移位寄存器SRl至第i級移位寄存器SRi的復(fù)位只需 一條復(fù)位線就能實現(xiàn),而第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm的復(fù)位不需要通過連接到復(fù)位信號總線R來完成,因為,第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm的復(fù)位可以通過來自第I級移位寄存器SRl至第m_i級移位寄存器SRm-1的輸出信號來完成復(fù)位,如此,省略了第i+Ι級移位寄存器SRi+Ι至第m級移位寄存器SRm相應(yīng)的復(fù)位線,亦即,從第I級移位寄存器SRl至第m級移位寄存器SRm來看,減少了復(fù)位線的數(shù)量;進(jìn)而減小了柵極驅(qū)動電路在TFT陣列基板中的面積開銷,通常,這些復(fù)位線和復(fù)位信號總線位于TFT陣列基板的邊框區(qū)域,因此,減少了復(fù)位線的數(shù)量的可以減小邊框的寬度,從而達(dá)到窄邊框的效果。
[0079]圖4示出的是本發(fā)明實施例四中柵極驅(qū)動電路結(jié)構(gòu)示意圖。本實施例中柵極驅(qū)動電路為實施例一中柵極驅(qū)動電路的一更具體的實施方式,當(dāng)實施例一中i的值為2時為本實施例的【具體實施方式】;下述結(jié)合實施例一進(jìn)行詳細(xì)說明。
[0080]參考圖4,本實施例中柵極驅(qū)動電路同樣包括m級串聯(lián)的移位寄存器SR1、SR2...SRn、SRn-l、SRn-2…SRm,m和η均為正整數(shù),且m>3,3≤η≤m ;其中,每一級移位寄存器包括:第一復(fù)位端RESETl、第一輸入端IN和輸出端OUT。同時,第I級移位寄存器SRl的第一復(fù)位端RESETl和第二級移位寄存器SR2的第一復(fù)位端RESETl同時連接于復(fù)位信號總線R,復(fù)位信號總線R提供復(fù)位信號,復(fù)位信號由TFT陣列基板中的驅(qū)動IC提供,使移位寄存器SRl和SR2在掃描前復(fù)位;以及初始信號線21,提供初始信號。
[0081]具體的,在本實施例中,在一幀掃描開始前復(fù)位信號總線R輸出復(fù)位信號至第I級移位寄存器SRl和第2級移位寄存器SR2,以使第I級移位寄存器SRl和第二移位寄存器SR2在掃描前復(fù)位。在第I級移位寄存器SRl和第二級移位寄存器SR2完成掃描前復(fù)位后,初始信號線21提供一初始信號至第I級移位寄存器SRl的第一輸入端IN,以開啟柵極驅(qū)動電路的掃描周期,進(jìn)而柵極驅(qū)動電路中各級移位寄存器順序產(chǎn)生柵極驅(qū)動信號。并且第I級移位寄存器SRl輸出端OUT的輸出信號還施加于與其間隔I級的第3級移位寄存器SR3的第一復(fù)位端RESET1,以使第3級移位寄存器SR3的第一輸入端IN在接收輸入的信號前,第3級移位寄存器SR3的第一復(fù)位端RESETl就已經(jīng)接收來自第I級移位寄存器SRl輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第3級移位寄存器SR3接收來自第I級移位寄存器SRl輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位。同理,依次類推,第2級移位寄存器SR2輸出端OUT的輸出信號還施加于與其間隔I級的第4級移位寄存器SR4的第一復(fù)位端RESETl,以使第4級移位寄存器SR4的第一輸入端IN在接收輸入的信號前,第4級移位寄存器SR4的第一復(fù)位端RESETl就已經(jīng)接收來自第2級移位寄存器SR2輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第4級移位寄存器SR4接收來自第2級移位寄存器SR2輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;其他級的移位寄存器(第5級移位寄存器SR5至第m級移位寄存器SRm)也按此規(guī)律進(jìn)行掃描前復(fù)位,本實施例在此不再一一贅述,只需滿足以下條件即可:第η-2級移位寄存器SRn-2輸出端OUT的輸出信號施加于與其間隔I級的第η級移位寄存器SRn的第一復(fù)位端RESETl,以使第η級移位寄存器SRn的第一輸入端IN在接收輸入的信號前,第η級移位寄存器SRn的第一復(fù)位端RESETl就已經(jīng)接收來自第η_2級移位寄存器SRn-2輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第η級移位寄存器SRn接收來自第η-2級移位寄存器SRn_2輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位,其中,m和η均為正整數(shù),且m>3,3≤n≤m ;如此,使得每一級的移位寄存器皆實現(xiàn)掃描前復(fù)位。
[0082]換句話說,對于第3級移位寄存器SR3至第m移位寄存器SRm的掃描前復(fù)位。以第η級為例,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第η_2級移位寄存器SRn_2的輸出端0UT,接收第η-2級移位寄存器SRn-2輸出端OUT的輸出信號,第n_2級移位寄存器SRn-2輸出端OUT的輸出信號控制第η級移位寄存器SRn在掃描前復(fù)位,保持輸出端OUT在掃描前輸出低電位。具體的,當(dāng)?shù)讦堑闹禐?時,則第5級移位寄存器SR5的第一復(fù)位端RESETl電連接于第3級移位寄存器SR3的輸出端0UT,接收第3級移位寄存器SR3的輸出端OUT的輸出信號,使得第5級移位寄存器SR5在掃描前復(fù)位,實現(xiàn)清零,亦即在第5級移位寄存器SR5的第一輸入端IN接收信號前,第5級移位寄存器SR5的輸出端OUT保持低電位;以及當(dāng)η的值為8時,則第8級移位寄存器SR8的第一復(fù)位端RESETl電連接于第6級移位寄存器SR6的輸出端OUT的輸出信號,當(dāng)接收第6級移位寄存器SR6輸出端OUT輸出的輸出信號后,第8級移位寄存器SR8實現(xiàn)掃描前復(fù)位,亦即在第8級移位寄存器SR8的第一輸入端IN接收信號前,第8級移位寄存器SR8的輸出端OUT保持低電位。
[0083]進(jìn)一步的,參考圖4,本實施例中,柵極驅(qū)動電路還包括第一時鐘信號線22、第二時鐘信號線23、第一電平信號線(未示出)和第二電平信號線(未示出),每級移位寄存器還包括第一時鐘信號輸入端CKl,第二時鐘信號輸入端CK2和第二復(fù)位端RESET2。
[0084]第一時鐘信號輸入端CK1,接收來自第一時鐘信號線22的第一時鐘信號;第二時鐘信號輸入端CK2,接收來自第二時鐘信號線23的第二時鐘信號。
[0085]第η級移位寄存器SRn第二復(fù)位端RESET2與第η+1級移位寄存器SRn+Ι的輸出端OUT相連接,接收所述第η+1級移位寄存器SRk+Ι輸出端OUT的輸出信號,以使所述第η級移位寄存器SRn在掃描后復(fù)位;以及第η級移位寄存器的輸出端的輸出信號傳輸至第η+1級移位寄存器SRn+Ι 的第一輸入端IN。具體的,以第I級移位寄存器SRl為例,第I級移位寄存器SRl的輸出信號,亦即是柵極驅(qū)動信號,傳輸至第2級移位寄存器SR2的第一輸入端IN,以使第2級移位寄存器SR2開啟,進(jìn)入一工作周期,進(jìn)而在輸出端OUT產(chǎn)生柵極驅(qū)動信號。
[0086]第一電平信號線和第二電平信號線提供每級移位寄存器所需的第一電平信號和第二電平信號。
[0087]本實施例提供的柵極驅(qū)動電路,第I級移位寄存器和第2級移位寄存器的掃描前復(fù)位采用TFT陣列基板中驅(qū)動IC提供的復(fù)位信號,第3級移位寄存器至第m級移位寄存器的掃描前復(fù)位,通過與其間隔I級的移位寄存器輸出端的輸出信號控制下實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。因間隔I級的方式在掃描前復(fù)位,移位寄存器的掃描時刻和掃描前復(fù)位時刻間隔極短,避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中移位寄存器輸出端電位的漂移;使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果。
[0088]同時,本實施例中,只需提供2根復(fù)位線給第I級移位寄存器和第2級移位寄存器即可使得所有移位寄存器皆完成掃描前復(fù)位,如此,使得柵極驅(qū)動電路中復(fù)位線的布局面積大大的減小,進(jìn)一步實現(xiàn)TFT陣列基板的窄邊框效果。
[0089]圖5示出的是本發(fā)明實施例五中柵極驅(qū)動電路結(jié)構(gòu)示意圖;本實施例中柵極驅(qū)動電路為實施例一中柵極驅(qū)動電路的一更具體的實施方式,當(dāng)實施例一中i的值為4時為本實施例的【具體實施方式】。 下述結(jié)合實施例一對本實施例詳細(xì)說明。
[0090]參考圖5,本實施例中,柵極驅(qū)動電路同樣包括m級串聯(lián)的移位寄存器SRl、SR2...SRn…SRm,m和η均為正整數(shù),且m>3,5≤η≤m ;其中,每一級移位寄存器包括:第一復(fù)位端RESET、第一輸入端IN和輸出端OUT。同時,圖5中還示出了,復(fù)位線R1、R2、R3和R4,復(fù)位線R1、R2、R3和R4同時連接于復(fù)位信號總線R,復(fù)位信號總線R以提供復(fù)位信號,使移位寄存器SRl、SR2、SR3和SR4在掃描前復(fù)位;以及初始信號線31,提供初始信號。
[0091 ] 具體的,在本實施例中,在一幀掃描開始前復(fù)位信號總線R提供TFT陣列基板驅(qū)動IC產(chǎn)生的復(fù)位信號至第I級移位寄存器SRl、第2級移位寄存器SR2、第3級移位寄存器SR3和第4級移位寄存器SR4,以使第I級移位寄存器SRl、第2級移位寄存器SR2、第3級移位寄存器SR3和第4級移位寄存器SR4在掃描前復(fù)位。在第I級移位寄存器SRl至第4級移位寄存器SR4掃描前復(fù)位后,初始信號線31提供一初始信號STV至第I級移位寄存器SRl的第一輸入端IN,以開啟柵極驅(qū)動電路的掃描周期,進(jìn)而柵極驅(qū)動電路中各級移位寄存器順序產(chǎn)生柵極驅(qū)動信號。并且當(dāng)?shù)贗級移位寄存器SRl輸出端OUT的輸出信號為柵極驅(qū)動信號時,所述柵極驅(qū)動信號同時施加于與其間隔3級的第5級移位寄存器SR5的第一復(fù)位端RESETl,以使第5級移位寄存器SR5的第一輸入端IN在接收輸入的信號前,第5級移位寄存器SR5的第一復(fù)位端RESETl就已經(jīng)接收來自第I級移位寄存器SRl輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第5級移位寄存器SR5接收來自第I級移位寄存器SRl輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位。同理,依次類推,第2級移位寄存器SR2輸出端OUT的輸出信號還施加于與其間隔3級的第6級移位寄存器SR6的第一復(fù)位端RESET1,以使第6級移位寄存器SR6的第一輸入端IN在接收輸入的信號前,第6級移位寄存器SR6的第一復(fù)位端RESETl就已經(jīng)接收來自第2級移位寄存器SR2輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第6級移位寄存器SR6接收來自第2級移位寄存器SR2輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;第3級移位寄存器SR3輸出端OUT的輸出信號還施加于與其間隔3級的第7級移位寄存器SR7的第一復(fù)位端RESET1,以使第7級移位寄存器SR7的第一輸入端IN在接收輸入的信號前,第7級移位寄存器SR7的第一復(fù)位端RESETl就已經(jīng)接收來自第3級移位寄存器SR3輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第7級移位寄存器SR7接收來自第3級移位寄存器SR3輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;第4級移位寄存器SR4輸出端OUT的輸出信號還施加于與其間隔3級的第8級移位寄存器SR8的第一復(fù)位端RESET1,以使第8級移位寄存器SR8的第一輸入端IN在接收輸入的信號前,第8級移位寄存器SR8的第一復(fù)位端RESETl就已經(jīng)接收來自第4級移位寄存器SR4輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第8級移位寄存器SR8接收來自第4級移位寄存器SR2輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;其他級的移位寄存器(第9級移位寄存器SR9至第m級移位寄存器SRm)也按此規(guī)律進(jìn)行掃描前復(fù)位,本實施例在此不再一一贅述,只需滿足以下條件即可:第n-4級移位寄存器SRn-4輸出端OUT的輸出信號施加于與其間隔3級的第η級移位寄存器SRn的第一復(fù)位端RESET1,以使第η級移位寄存器SRn的第一輸入端IN在接收輸入的信號前,第η級移位寄存器SRn的第一復(fù)位端RESETl就已經(jīng)接收來自第n-4級移位寄存器SRn-4輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第η級移位寄存器SRn接收來自第n-4級移位寄存器SRn_4輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位,其中,m和η均為正整數(shù),且m>3,5≤η≤m ;如此,使得每一級的移位寄存器皆實現(xiàn)掃描前復(fù)位。[0092]換句話說,對于第5級移位寄存器SR5至第m移位寄存器SRm的掃描前復(fù)位。以第η級為例,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第η_4級移位寄存器SRn-4的輸出端,接收第n-4級移位寄存器SRn_4的輸出端OUT的輸出信號,第n_4級移位寄存器SRn-4輸出端OUT的輸出信號控制第η級移位寄存器SRn在掃描前復(fù)位,保持輸出端OUT在掃描前輸出低電位。當(dāng)?shù)讦堑闹禐?時,則第9級移位寄存器SR9的第一復(fù)位端RESETl電連接于第5級移位寄存器SR5的輸出端0UT,接收第5級移位寄存器SR5輸出端OUT的柵極驅(qū)動信號,使得第9級移位寄存器SR9在掃描前復(fù)位,實現(xiàn)清零,亦即在第9級移位寄存器SR9的第一輸入端IN接收信號前,第9級移位寄存器SR9的輸出端OUT保持低電位;以及當(dāng)η的值為8時,則第8級移位寄存器SR8的第一復(fù)位端RESETl電連接于第4級移位寄存器SR4的輸出端OUT的輸出信號,當(dāng)接收第4級移位寄存器SR4輸出端OUT輸出的柵極驅(qū)動信號后,使得第8級移位寄存器實現(xiàn)掃描前復(fù)位,亦即在第8級移位寄存器SR8的第一輸入端IN接收信號前,第8級移位寄存器SR8的輸出端OUT保持低電位。
[0093]進(jìn)一步的,參考圖5,本實施例中,柵極驅(qū)動電路還包括第一時鐘信號線32、第二時鐘信號線33、第一電平信號線(未示出)和第二電平線(未示出),以及每級移位寄存器還包括第一時鐘信號輸入端CKl,第二時鐘信號輸入端CK2和第二復(fù)位端RESET2。
[0094]第一時鐘信號輸入端CK1,接收來自第一時鐘信號線32的第一時鐘信號;第二時鐘信號輸入端CK2,接收來自第二時鐘信號線33的第二時鐘信號。
[0095]第η級移位寄存器SRn第二復(fù)位端RESET2與第η+1級移位寄存器SRn+Ι的輸出端OUT相連接,接收所述第η+1級移位寄存器SRn+Ι的輸出端OUT的輸出信號,以使所述第η級移位寄存器SRn在掃描后復(fù)位;以及第η級移位寄存器SRn的輸出端OUT的輸出信號傳輸至第η+1級移位寄存器SRn+Ι的第一輸入端IN。
[0096]第一電平信號線和第二電平信號線提供柵極驅(qū)動電路中每級移位寄存器所需的的第一電平信號和第二電平信號。
[0097]本實施例提供的柵極驅(qū)動電路,第I級移位寄存器SRl、第2級移位寄存器SR2、第3級移位寄存器SR3和第4級移位寄存器SR4的掃描前復(fù)位,通過復(fù)位總線R提供,第5級移位寄存器SR5至第m級移位寄存器SRm的復(fù)位通過與其間隔3級的移位寄存器輸出端的輸出信號控制下實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果O
[0098]圖6示出的是本發(fā)明實施例六中柵極驅(qū)動電路結(jié)構(gòu)示意圖;本實施例中柵極驅(qū)動電路為實施例一中柵極驅(qū)動電路的一更具體的實施方式,當(dāng)實施例一中i的值為3時為本實施例的【具體實施方式】。下述結(jié)合實施例一對本實施例詳細(xì)說明。
[0099]參考圖6,本實施例中,柵極驅(qū)動電路同樣包括m級串聯(lián)的移位寄存器SRl、SR2...SRn…SRm,m和η均為正整數(shù),且m>3,4≤η≤m ;其中,每一級移位寄存器包括:第一復(fù)位端RESET、第一輸入端IN和輸出端OUT。同時,圖6中還示出了,復(fù)位線Rl、R2和R3,復(fù)位線Rl、R2和R3同時連接于 復(fù)位信號總線R,復(fù)位信號總線R以提供復(fù)位信號,使移位寄存器SR1、SR2和SR3在掃描前復(fù)位;以及初始信號線41,提供初始信號。
[0100]具體的,在本實施例中,在一幀掃描開始前復(fù)位信號總線R提供TFT陣列基板驅(qū)動IC產(chǎn)生的復(fù)位信號至第I級移位寄存器SR1、第2級移位寄存器SR2和第3級移位寄存器SR3,以使第I級移位寄存器SRl、第2級移位寄存器SR2和第3級移位寄存器SR3掃描前復(fù)位。在第I級移位寄存器SR1、第2級移位寄存器SR2和第3級移位寄存器SR3完成掃描復(fù)位后,初始信號線41提供一初始信號至第I級移位寄存器SRl的第一輸入端IN,以開啟柵極驅(qū)動電路的掃描周期,進(jìn)而柵極驅(qū)動電路中各級移位寄存器順序產(chǎn)生柵極驅(qū)動信號。并且第I級移位寄存器SRl輸出端OUT的輸出信號還施加于與其間隔2級的第4級移位寄存器SR4的第一復(fù)位端RESETl,以使第4級移位寄存器SR4的第一輸入端IN在接收輸入的信號前,第4級移位寄存器SR4的第一復(fù)位端RESETl就已經(jīng)接收來自第I級移位寄存器SRl輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第4級移位寄存器SR4接收來自第I級移位寄存器SRl輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位。同理,依次類推,第2級移位寄存器SR2輸出端OUT的輸出信號還施加于與其間隔2級的第5級移位寄存器SR4的第一復(fù)位端RESETl,以使第5級移位寄存器SR5的第一輸入端IN在接收輸入的信號前,第5級移位寄存器SR5的第一復(fù)位端RESETl就已經(jīng)接收來自第2級移位寄存器SR2輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第5級移位寄存器SR5接收來自第2級移位寄存器SR2輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;第3級移位寄存器SR3輸出端OUT的輸出信號還施加于與其間隔2級的第6級移位寄存器SR6的第一復(fù)位端RESET1,以使第6級移位寄存器SR6的第一輸入端IN在接收輸入的信號前,第6級移位寄存器SR6的第一復(fù)位端RESETl就已經(jīng)接收來自第3級移位寄存器SR3輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第6級移位寄存器SR6接收來自第3級移位寄存器SR3輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位;其他級的移位寄存器(第7級移位寄存器SR7至第m級移位寄存器SRm)也按此規(guī)律進(jìn)行掃描前復(fù)位,本實施例在此不再一一贅述,只需滿足以下條件即可:第n-3級移位寄存器SRn-3輸出端OUT的輸出信號施加于與其間隔2級的第η級移位寄存器SRn的第一復(fù)位端RESETl,以使第η級移位寄存器SRn的第一輸入端IN在接收輸入的信號前,第η級移位寄存器SRn的第一復(fù)位端RESETl就已經(jīng)接收來自第η_3級移位寄存器SRn_3輸出端OUT的輸出信號而進(jìn)行掃描前復(fù)位,亦即使得第η級移位寄存器SRn接收來自第η_3級移位寄存器SRn-3輸出端OUT的輸出信號實現(xiàn)掃描前復(fù)位,其中,m和η均為正整數(shù),且m>3,4 ^ n ^ m ;如此,使得每一級的移位寄存器皆實現(xiàn)掃描前復(fù)位。
[0101]換句話說,對于第4級移位寄存器SR4至第m移位寄存器SRm的掃描前復(fù)位。以第η級為例,第η級移位寄存器SRn的第一復(fù)位端RESETl電連接于第η_3級移位寄存器SRn_3的輸出端,接收第n-3級移位寄存器SRn-4的輸出端OUT的輸出信號,第n_3級移位寄存器SRn-3輸出端OUT的輸出信號控制第η級移位寄存器SRn在掃描前復(fù)位,保持輸出端OUT在掃描前輸出低電位。當(dāng)η的值為9時,則第9級移位寄存器SR9的第一復(fù)位端RESETl電連接于第6級移位寄存器SR6的輸出端0UT,接收第6級移位寄存器SR9輸出端OUT的柵極驅(qū)動信號,使得第9級移位寄存器SR9在掃描前復(fù)位,實現(xiàn)清零,保持輸出端OUT的低電位;以及當(dāng)η的值為8時,則第8級移位寄存器SR8的第一復(fù)位端RESETl電連接于第5級移位寄存器SR5的輸出端OUT的輸出信號,當(dāng)接收第5級移位寄存器SR5輸出端OUT輸出的柵極驅(qū)動信號后,使得第8級移位寄存器在掃描前復(fù)位,保持輸出端OUT低電位。
[0102]進(jìn)一步的,參考圖6,本實施例中,柵極驅(qū)動電路還包括第一時鐘信號線42、第二時鐘信號線43、第一電平信號線(未示出)和第二電平線(未示出),以及每級移位寄存器還包括第一時鐘信號輸入端CKl,第二時鐘信號輸入端CK2和第二復(fù)位端RESETl。
[0103]第一時鐘信號輸入端CK1,接收來自第一時鐘信號線42的第一時鐘信號;第二時鐘信號輸入端CK2,接收來自第二時鐘信號線43的第二時鐘信號。
[0104]第η級移位寄存器SRk第二復(fù)位端RESET2與第η+1級移位寄存器SRn+Ι的輸出端OUT相連接,接收所述第η+1級移位寄存器SRn+Ι的輸出端OUT的輸出信號,以使所述第η級移位寄存器SRn在掃描后復(fù)位;以及第η級移位寄存器SRn的輸出端OUT的輸出信號傳輸至第η+1級移位寄存器SRn+Ι的第一輸入端IN。具體的,以第I級移位寄存器SRl為例,第I級移位寄存器SRl的輸出信號,亦即是柵極驅(qū)動信號,傳輸至第2級移位寄存器SR2的第一輸入端IN,以使第2級移位寄存器SR2開啟,進(jìn)入一工作周期,進(jìn)而在輸出端OUT產(chǎn)生柵極驅(qū)動信號。
[0105]第一電平信號線和第二電平信號線提供每級移位寄存器所需的第一電平信號和第二電平信號。
[0106] 本實施例提供的柵極驅(qū)動電路,每級移位寄存器在掃描前復(fù)位,其中,第I級移位寄存器SR1、第2級移位寄存器SR2和第3級移位寄存器SR3的掃描前復(fù)位,通過復(fù)位線R1-R3提供,第4級移位寄存器SR4至第m級移位寄存器SRm的復(fù)位通過與其間隔2級的移位寄存器輸出端的輸出信號控制下實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。同時掃描前復(fù)位和掃描時刻,因間隔2級,使得掃描時刻和掃描前復(fù)位時刻之間的時間間隔極小,進(jìn)而避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果。
[0107]需要說明的是,本實施例僅以正掃為舉例,而非限定,上述各實施例中的柵極驅(qū)動電路還可以應(yīng)用于反掃方式,反掃方式與正掃方式的基于相同的實施方式,在此不再重述,并且,柵極驅(qū)動電路也不限于是4phases或8phases,本實施例以4phases為例子,其僅為舉例,而非限定。
[0108]圖7示出的是本發(fā)明實施例七中TFT陣列基板結(jié)構(gòu)示意圖;參考圖7,本實施例中TFT陣列基板電路500包括上述實施例中的柵極驅(qū)動電路501。具體的,本實例中TFT陣列基板為單邊驅(qū)動,也即柵極驅(qū)動電路501形成于TFT陣列基板500 —側(cè)。
[0109]參考圖7a,圖7a是本發(fā)明實施例七中TFT陣列基板的一種優(yōu)選實施方式結(jié)構(gòu)不意圖,其應(yīng)用于TFT陣列基板的雙邊驅(qū)動,也即是柵極驅(qū)動電路501位于于TFT陣列基板的兩側(cè)。
[0110]需要說明的是:本實施例中,實施例中,及O體管TFT陣列基板不限于用于LCD(液晶顯示器)的TFT陣列基板,用于OLED (有機(jī)發(fā)光顯示器)的TFT陣列基板或用于電子紙等。以及,本實施例中,TFT陣列基板不限于是非晶硅型TFT陣列基板、LTPS型TFT陣列基板或氧化物型TFT陣列基板。本發(fā)明實施例提供的TFT陣列基板的柵極驅(qū)動電路不限于單邊驅(qū)動和雙邊驅(qū)動兩種形式。
[0111]本實施例提供的TFT陣列基板,每級移位寄存器在掃描前復(fù)位,其中,第Ι+i級移位寄存器至第m級移位寄存器的掃描前復(fù)位,通過與其間隔i級的第n-1級移位寄存器輸出端的輸出信號控制下實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果。
[0112]同時,因柵極驅(qū)動電路中只存在少數(shù)移位寄存器需要提供復(fù)位線進(jìn)行掃描前復(fù)位,極大的減少了柵極驅(qū)動電路中復(fù)位線的數(shù)量;進(jìn)而達(dá)到了 TFT陣列基板窄邊框的效果。
[0113]圖8示出的是本發(fā)明實施例八中顯示面板結(jié)構(gòu)示意圖。參考圖8,本實施例中,顯示面板600包括TFT陣列基板601,通常,顯示面板600還包括與TFT陣列基板601相對設(shè)置的彩膜基板602 ;其中,TFT陣列基板601采用上述任一實施例所述的TFT陣列基板。
[0114]本實施例中提供的顯示面板,顯示面板柵極驅(qū)動電路中每級移位寄存器在掃描前復(fù)位,其中,第ι+i級移位寄存器至第m級移位寄存器的掃描前復(fù)位,通過與其間隔i級的第n-1級移位寄存器輸出端的輸出信號控制下實現(xiàn),使得柵極驅(qū)動電路中的移位寄存器在掃描過程中,順序?qū)崿F(xiàn)各級移位寄存器的掃描前復(fù)位。避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果。
[0115]同時,因柵極驅(qū)動電路中只存在少數(shù)移位寄存器需要提供復(fù)位線進(jìn)行掃描前復(fù)位,極大的減少了柵極驅(qū)動電路中復(fù)位線的數(shù)量;進(jìn)而達(dá)到了顯示面板窄邊框的效果。
[0116]圖9示出的是本發(fā)明實施例九中顯示裝置結(jié)構(gòu)示意圖。
[0117]參考圖9,本實施例中顯示裝置不限于為有機(jī)發(fā)光顯示器(0LED)、液晶顯示器(IXD)或電子紙等顯示裝置;具體的,顯示裝置700包括顯示面板701。其中,顯示面板701采用實施例八中所述的顯示面板。
[0118]本實施例提供的顯示裝置,包括m級級聯(lián)的移位寄存器,每級移位寄存器在掃描前復(fù)位,第I級移位寄存器SRl至第m級移位寄存器SRm依次完成掃描前復(fù)位;其中,第I級移位寄存器SRl至第i級移位寄存器SRi的掃描前復(fù)位通過第一信號(初始信號或復(fù)位信號)來實現(xiàn),而第i+Ι級移位寄存器SR1+1至第m級移位寄存器SRm的掃描前復(fù)位,通過與其間隔i的級移位寄存器輸出端的輸出信號實現(xiàn)。因此,本實施例提供的顯示裝置至少能達(dá)到以下的效果之一:避免了柵極驅(qū)動電路中移位寄存器在一幀掃描開始前同時復(fù)位后,在掃描過程中柵極驅(qū)動電路中掃描順序靠后的移位寄存器輸出端電位的漂移,使得柵極驅(qū)動電路中各級移位寄存器的輸出端在掃面前能夠保持低電位,避免了柵極驅(qū)動電路因移位寄存器輸出端的電位漂移引起的顯示裝置在顯示過程中的屏幕抖動等現(xiàn)象,提高了顯示效果,減小了邊框?qū)挾?,達(dá)到了窄邊框效果。
[0119]以上所述僅為本發(fā)明的優(yōu)選實施例,并不用于限制本發(fā)明,對于本領(lǐng)域技術(shù)人員而言,本發(fā)明可以有各種改動和變化。凡在本發(fā)明的精神和原理之內(nèi)所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種柵極驅(qū)動電路,包括:m級串聯(lián)的移位寄存器;其中,每級所述移位寄存器包括:第一復(fù)位端、第一輸入端和輸出端; 第I級移位寄存器的第一輸入端接收初始信號,第一復(fù)位端接收復(fù)位信號,以使第I級移位寄存器在掃描前復(fù)位; 第2級移位寄存器至第i級移位寄存器的第一復(fù)位端接收第一信號,以使第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位; 第η級移位寄存器的第一復(fù)位端電連接于第n-1級移位寄存器的輸出端,接收第n-1級移位寄存器輸出端的輸出信號,所述第n-1級移位寄存器輸出端的輸出信號控制所述第η級移位寄存器在掃描前復(fù)位; 其中1、m和η均為正整數(shù),且m>3,2≤i ≤ m/2, i〈n≤m。
2.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,所述第一信號為復(fù)位信號或初始信號。
3.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,所述i的值為2; 所述第η級移位寄存器的第一復(fù)位端電連接于第η-2級移位寄存器的輸出端,以接收第η-2級移位寄存器輸出端的輸出信號,其中所述第η-2級移位寄存器輸出端的輸出信號控制所述第η級移位寄存器在掃描前復(fù)位。
4.如權(quán)利要求2所述的柵極驅(qū)動電路,其特征在于,所述第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位;其中,所述第一信號為所述初始信號,第2級移位寄存器至第i級移位寄存器的第一復(fù)位端均連接于初始信號線以接收所述初始信號,以使第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位。
5.如權(quán)利要求2所述的柵極驅(qū)動電路,其特征在于,所述第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位;其中,所述第一信號為所述復(fù)位信號,第2級移位寄存器至第i級移位寄存器的第一復(fù)位端均連接于復(fù)位信號總線以接收所述復(fù)位信號,以使第2級移位寄存器至第i級移位寄存器在掃描前復(fù)位。
6.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,所述初始信號為脈沖信號,所述初始信號的高電位為12V至15V,低電位為-8V至-12V。
7.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,每級所述移位寄存器還包括: 第一時鐘信號輸入端,連接于第一時鐘信號線以接收第一時鐘信號; 第二時鐘信號輸入端,連接于第二時鐘信號線以接收第二時鐘信號。
8.如權(quán)利要求7所述的柵極驅(qū)動電路,其特征在于,所述第一時鐘信號和第二時鐘信號均為脈沖信號; 其中,所述第一時鐘信號的高電位為12V至15V,低電位為-8V至-12V; 所述第二時鐘信號的高電位為12V至15V,低電位為-8V至-12V。
9.如權(quán)利要求7所述的柵極驅(qū)動電路,其特征在于,所述第一時鐘信號和所述第二時鐘信號互為反相信號。
10.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,每級所述移位寄存器還包括: 第二復(fù)位端; 其中,第k級移位寄存器的第二復(fù)位端與第k+Ι級移位寄存器的輸出端相連接,第k級移位寄存器的第二復(fù)位端接收所述第k+Ι級移位寄存器輸出端的輸出信號,以使所述第k級移位寄存器在掃描后復(fù)位; 第k級移位寄存器輸出端的輸出信號傳輸至第k+Ι級移位寄存器的第一輸入端,用于驅(qū)動第k+Ι級移位寄存器進(jìn)行掃描; 其中,k為正整數(shù),1≤k≤m-1。
11.如權(quán)利要求1所述的柵極驅(qū)動電路,其特征在于,每級所述移位寄存器具體包括: 第一晶體管,所述第一晶體管的柵極電連接于第一輸入端,源極接收第一電平信號; 第二晶體管,所述第二晶體管的柵極電連接于第二復(fù)位端,漏極電連接于所述第一晶體管的漏極,源極接收第二電平信號; 第三晶體管,所述第三晶體管的柵極電連接于所述第一晶體管的漏極,所述第三晶體管的柵極還通過一第一電容連接于所述輸出端,漏極電連接于輸出端,源極連接于第二時鐘信號端以接收第二時鐘信號; 第四晶體管,所述第四晶體管的漏極電連接于所述第一晶體管的漏極,源極接收第二電平信號; 第五晶體管,所述第五晶體管的柵極電連接于所述第一晶體管的漏極,源極通過一第二電容連接于所述連接于第二時鐘信號端,漏極接收第二電平信號; 第六晶體管,所述第六晶體管的柵極電連接于所述第四晶體管的柵極和所述第五晶體管的源極,源極電連接于輸出端,漏極接收第二電平信號; 第七晶體管,所述第七晶體管的柵極電連接于第一時鐘信號輸入端以接收第一時鐘信號,漏極電連接于所述輸出端,源極接收第二電平信號; 第八晶體管,所述第八晶體管的柵極電連接于第一復(fù)位端,漏極電連接于第一晶體管的漏極,源極接收第二電平信號; 第九晶體管,所述第九晶體管的柵極電連接于第一復(fù)位端和所述第八晶體管的柵極,源極電連接于輸出端,漏極接收第二電平信號。
12.如權(quán)利要求11所述的柵極驅(qū)動電路,其特征在于,所述第一電平信號的電位為12V至 15V ; 所述第二電平信號的電位為-8V至-12V。
13.如權(quán)利要求11所述的柵極驅(qū)動電路,其特征在于,所述第一晶體管至第九晶體管為NMOS管或PMOS管。
14.如權(quán)利要求11所述的柵極驅(qū)動電路,其特征在于,第η級移位寄存器的第一復(fù)位端將來自第n-1級移位寄存器輸出端的輸出信號施加至第η級移位寄存器的第八晶體管和第九晶體管的柵極,控制所述第八晶體管和第九晶體管的導(dǎo)通或關(guān)閉。
15.如權(quán)利要求14所述的柵極驅(qū)動電路,其特征在于,當(dāng)所述第η級移位寄存器的第八晶體管和第九晶體管導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管和所述第九晶體管,將所述第η級移位寄存器第一晶體管的漏極和輸出端的電位下拉至低電位,實現(xiàn)掃描前復(fù)位。
16.如權(quán)利要求15所述的柵極驅(qū)動電路,其特征在于,第I級移位寄存器的第一復(fù)位端接收復(fù)位信號,所述復(fù)位信號控制所述第I級移位寄存器的第八晶體管和第九晶體管的導(dǎo)通或關(guān)閉;以及 第2級移位寄存器至第i級移位寄存器的第一復(fù)位端接收第一信號,所述第一信號控制所述第2級移位寄存器至第i級移位寄存器的第八晶體管和第九晶體管的導(dǎo)通或關(guān)閉。
17.如權(quán)利要求16所述的柵極驅(qū)動電路,其特征在于,當(dāng)所述第I級移位寄存器的第八晶體管和第九晶體管導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管和所述第九晶體管,將所述第I級移位寄存器第一晶體管的漏極和輸出端的電位下拉至低電位,實現(xiàn)掃描前復(fù)位;以及 當(dāng)所述第2級移位寄存器至第i級移位寄存器的第八晶體管和第九晶體管導(dǎo)通時,第二電平信號經(jīng)導(dǎo)通的所述第八晶體管和所述第九晶體管,將所述第2級移位寄存器至第i級移位寄存器的第一晶體管的漏極和輸出端的電位下拉至低電位,實現(xiàn)掃描前復(fù)位。
18.—種TFT陣列基板,包括權(quán)利要求1-17中任一項所述的柵極驅(qū)動電路。
19.一種顯示面板,包括權(quán)利要求18所述的TFT陣列基板。
20.一種 顯示裝置,包括權(quán)利要求19所述的顯示面板。
【文檔編號】G09G3/20GK103943054SQ201410040341
【公開日】2014年7月23日 申請日期:2014年1月27日 優(yōu)先權(quán)日:2014年1月27日
【發(fā)明者】夏志強(qiáng), 徐鑫, 孫麗娜, 敦棟梁, 金慧俊 申請人:上海中航光電子有限公司, 天馬微電子股份有限公司