本公開一般涉及顯示技術(shù)領(lǐng)域,尤其涉及陣列基板、顯示面板以及顯示裝置。
背景技術(shù):
在現(xiàn)有的面板顯示技術(shù)中,通常在制作完陣列基板后,將用于向陣列基板的顯示區(qū)域提供數(shù)據(jù)信號、掃描信號等信號的集成電路設(shè)置于陣列基板上,在將集成電路設(shè)置于陣列基板上之前,需要對陣列基板的顯示區(qū)域的各顯示像素進(jìn)行顯示測試,以檢測各顯示像素在顯示期間是否均可正常工作。
在進(jìn)行顯示測試時(shí),通常在陣列基板上設(shè)置多個(gè)檢測焊盤,外部電路通過檢測焊盤將測試信號傳輸至陣列基板上的多路選通器以控制各顯示像素的導(dǎo)通與關(guān)斷。在現(xiàn)有的顯示測試技術(shù)中,通常根據(jù)多路選通器的配比確定檢測焊盤的數(shù)量,例如在12路選2路的多路分配器中,在陣列基板上需要設(shè)置12個(gè)檢測焊盤來控制各路開關(guān)的導(dǎo)通與關(guān)斷。這就大大增加了檢測焊盤在陣列基板上所占的比例,從而占用較大的面板空間,難以實(shí)現(xiàn)觸控顯示面板窄邊框的設(shè)計(jì)。
技術(shù)實(shí)現(xiàn)要素:
鑒于現(xiàn)有技術(shù)中的上述缺陷或不足,期望提供一種陣列基板、顯示面板及顯示裝置,以期解決現(xiàn)有技術(shù)中存在的技術(shù)問題。
第一方面,本申請實(shí)施例提供了一種陣列基板,陣列基板包括顯示像素陣列,顯示像素陣列包括多個(gè)陣列排布的顯示像素;選通控制電路,包括至少一個(gè)選通控制單元,選通控制單元用于向顯示像素陣列中的第一色顯示像素提供數(shù)據(jù)選通控制信號;選通控制單元包括選通控制信號輸入端、第一信號輸入端、以及多個(gè)信號輸出端;多個(gè)多路分配控制單元,各多路分配控制單元的選通控制端與各選通控制單元的信號輸出端一一對應(yīng)連接;多個(gè)檢測焊盤,選通控制信號輸入端與第一檢測焊盤電連接,第一信號輸入端與第二檢測焊盤電連接,第一檢測焊盤用于向選通控制信號輸入端提供選通控制信號;第二檢測焊盤用于向第一信號輸入端提供第一信號;多個(gè)數(shù)據(jù)線組,各數(shù)據(jù)線組包括多條數(shù)據(jù)線;各多路分配控制單元包括多個(gè)輸出端,各輸出端與數(shù)據(jù)線組的其中一條數(shù)據(jù)線一一對應(yīng)連接。
在一些實(shí)施例中,選通控制單元還包括第一選擇控制模塊、第二選擇控制模塊以及反向模塊;其中,第一選擇控制模塊的輸入端與第一信號輸入端連接,第一選擇控制模塊的控制端與選通控制信號輸入端連接,第一選擇控制模塊的輸出端分別連接至選通控制單元的第一信號輸出端以及第二信號輸出端;反向模塊的輸入端與第一信號輸入端連接,反向模塊的輸出端連接至第二選擇控制模塊的輸入端;第二選擇控制模塊的控制端與選通控制信號輸入端連接,第二選擇控制模塊的輸出端分別連接至選通控制單元的第三信號輸出端以及第四信號輸出端;第一選擇控制模塊用于在選通控制信號輸入端輸入的選通控制信號的控制下,接收第一信號輸入端輸入的第一信號,并將第一信號分時(shí)傳輸至與其電連接的第一信號輸出端或第二信號輸出端;第二選擇控制模塊與反向模塊在選通控制信號輸入端輸入的選通控制信號以及第一信號輸入端輸入的第一信號的控制下,共同向第三信號輸出端或第四信號輸出端分時(shí)輸出第二信號或第三信號。
在一些實(shí)施例中,選通控制單元還包括第二信號輸入端以及第三信號輸入端,反向模塊的第一輸入端與第二信號輸入端連接,反向模塊的第二輸入端與第三信號輸入端連接。
在一些實(shí)施例中,第一選擇控制模塊包括第一晶體管以及第二晶體管;第一晶體管的第一極與第一信號輸入端連接,第一晶體管的第二極與第一信號輸出端連接,第一晶體管的柵極與選通控制信號輸入端連接;第二晶體管的第一極與第一晶體管的第一極連接,第二晶體管的第二極與第二信號輸出端連接,第二晶體管的柵極與選通控制信號輸入端連接。
在一些實(shí)施例中,第二選擇控制模塊包括第三晶體管以及第四晶體管;第三晶體管的第一極與反向模塊的輸出端連接,第三晶體管的第二極與第三信號輸出端連接,第三晶體管的柵極與選通控制信號輸入端連接;第四晶體管的第一極與第三晶體管的第一極連接,第四晶體管的第二極與第四信號輸出端連接,第四晶體管的柵極與選通控制信號輸入端連接。
在一些實(shí)施例中,反向模塊包括第五晶體管以及第六晶體管;第五晶體管的第一極與第二信號輸入端連接,第五晶體管的第二極與第三晶體管的第一極連接,第五晶體管的柵極與第一信號輸入端連接;第六晶體管的第一極與第五晶體管的第二極連接,第六晶體管的第二極與第三信號輸入端連接,第六晶體管的柵極與第一信號輸入端連接。
在一些實(shí)施例中,第一晶體管為NMOS管或PMOS管,第二晶體管為PMOS管或NMOS管。
在一些實(shí)施例中,第三晶體管為NMOS管或PMOS管,第四晶體管為PMOS管或NMOS管。
在一些實(shí)施例中,第五晶體管為NMOS管或PMOS管,第六晶體管為PMOS管或NMOS管。
在一些實(shí)施例中,陣列基板還包括集成電路,集成電路通過多條數(shù)據(jù)信號線連接至各多路分配控制單元的輸入端;各多路分配控制單元用于通過各數(shù)據(jù)信號線接收集成電路發(fā)送的數(shù)據(jù)信號,并將數(shù)據(jù)信號分時(shí)傳輸至與其電連接的各數(shù)據(jù)線。
在一些實(shí)施例中,陣列基板包括顯示區(qū)以及位于顯示區(qū)周圍的非顯示區(qū),其中,選通控制電路以及各檢測焊盤位于所述非顯示區(qū)。
第二方面,本申請實(shí)施例提供了一種顯示面板,該顯示面板包括如第一方面所述的陣列基板。
第三方面,本申請實(shí)施例提供了一種顯示裝置,該顯示裝置包括如第二方面提供的顯示面板。
按照本申請實(shí)施例的方案,通過在陣列基板上設(shè)置選通控制電路,可以減少陣列基板上位于非顯示區(qū)域的向選通控制單元提供控制信號的檢測焊盤的個(gè)數(shù),提高了面板非顯示區(qū)的空間利用率。
附圖說明
通過閱讀參照以下附圖所作的對非限制性實(shí)施例所作的詳細(xì)描述,本申請的其它特征、目的和優(yōu)點(diǎn)將會(huì)變得更明顯:
圖1示出了本申請實(shí)施例提供的一種陣列基板的平面結(jié)構(gòu)示意圖;
圖2示出了本申請實(shí)施例提供的一個(gè)選通控制單元的結(jié)構(gòu)示意圖;
圖3示出了本申請實(shí)施例提供的又一個(gè)選通控制單元的結(jié)構(gòu)示意圖;
圖4示出了本申請實(shí)施例提供的再一個(gè)選通控制單元的結(jié)構(gòu)示意圖;
圖5示出了本申請實(shí)施例提供的多路分配控制單元與選通控制單元之間的連接結(jié)構(gòu)示意圖;
圖6示出了本申請實(shí)施例提供的選通控電路的工作時(shí)序圖;
圖7示出了本申請實(shí)施例提供的顯示裝置的結(jié)構(gòu)示意圖。
具體實(shí)施方式
下面結(jié)合附圖和實(shí)施例對本申請作進(jìn)一步的詳細(xì)說明??梢岳斫獾氖?,此處所描述的具體實(shí)施例僅僅用于解釋相關(guān)實(shí)用新型,而非對該實(shí)用新型的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與實(shí)用新型相關(guān)的部分。
需要說明的是,在不沖突的情況下,本申請中的實(shí)施例及實(shí)施例中的特征可以相互組合。下面將參考附圖并結(jié)合實(shí)施例來詳細(xì)說明本申請。
請參考圖1,圖1示例性的示出了本申請的陣列基板的平面結(jié)構(gòu)圖。該陣列基板10包括顯示區(qū)域a以及非顯示區(qū)域b。其中,顯示區(qū)域a設(shè)置有顯示像素陣列,其中顯示像素陣列包括多個(gè)呈陣列排布的顯示像素110,顯示像素110包括R(red,紅色)、G(green,綠色)以及B(blue,藍(lán)色)三色顯示像素。
在陣列基板10的非顯示區(qū)域b設(shè)置有選通控制電路120,該選通控制電路120包含至少一個(gè)選通控制單元,選通控制單元用于向顯示區(qū)域a中的顯示像素陣列中的第一色顯示像素提供數(shù)據(jù)選通控制信號。在圖1中,選通控制電路120包含選通控制單元121、122、123…12M、12M+1、12M+2…,其中,選通控制單元121用于向顯示像素陣列中的R像素提供數(shù)據(jù)選通控制信號,選通控制單元122用于向顯示像素陣列中的B像素提供數(shù)據(jù)選通控制信號,選通控制單元123用于向顯示像素陣列中的G像素提供選通控制信號。選通控制單元121、122、123…12M、12M+1、12M+2…包括選通控制信號輸入端IN_1、第一信號輸入端IN_2、以及多個(gè)信號輸出端OUT。
在陣列基板10的非顯示區(qū)域b還設(shè)置有多個(gè)多路分配控制單元130,其中,各多路分配控制單元130包括選通控制端131、輸入端132以及多個(gè)輸出端133。其中,多路分配控制單元130的多個(gè)輸出端133分別與顯示區(qū)域a的顯示像素110一一對應(yīng)連接。選通控制端131分別與選通控制單元121、122、123…12M、12M+1、12M+2…的各信號輸出端OUT一一對應(yīng)連接。也即是說,在圖1中,各多路分配控制單元130的每一選通控制端131在選通控制單元121、122、123…12M、12M+1、12M+2…中均有相應(yīng)的輸出端OUT與其對應(yīng)連接,多路分配控制單元130的各輸入端132用于向顯示像素110提供數(shù)據(jù)信號。在圖1中,可以將選通控制單元分成多組,每一組均包含相同個(gè)數(shù)的選通控制單元,其中,在同一組中的選通控制單元均與同一個(gè)多路分配控制單元連接。每一組選通控制單元與多路分配控制單元之間的連接關(guān)系均相同。
在這里值得注意的是,圖1中與每一個(gè)多路分配控制單元相連接的選通控制單元的個(gè)數(shù)僅為示意性數(shù)目,可以根據(jù)應(yīng)用場景的需要調(diào)整與同一多路分配控制單元相連接的選通控制單元的數(shù)量。
在陣列基板10的非顯示區(qū)域b還設(shè)置有多個(gè)檢測焊盤141、142、143、144…14N、14N+1、14N+2、14N+3…。其中,選通控制單元121、122、123的第一信號輸入端IN_2均與第一檢測焊盤141連接,選通控制單元121的選通控制信號輸入端IN_1與第二檢測焊盤142連接,選通控制單元122的選通控制信號輸入端IN_1與第二檢測焊盤143連接,選通控制單元123的選通控制信號輸入端IN_1與第二檢測焊盤144連接。第一檢測焊盤141用于向選通控制單元121、122、123…的第一信號輸入端提供第一信號,該第一信號用于控制多路分配控制單元130中各開關(guān)的開啟或關(guān)斷;各第二檢測焊盤142、143、144分別用于向選通控制單元121、122、123提供選通控制信號。各檢測焊盤14N、14N+1、14N+2、14N+3的作用與檢測焊盤141、142、143、144的作用相同,在此不再贅述
在陣列基板10上還設(shè)置有多個(gè)數(shù)據(jù)線組,每一數(shù)據(jù)線組均包括多條數(shù)據(jù)線150。多路分配控制單元130中每一個(gè)輸出端133與數(shù)據(jù)線組的其中一條數(shù)據(jù)線150一一對應(yīng)連接。同一多路分配控制單元可以分別向不同顏色的顯示像素分時(shí)傳輸數(shù)據(jù)信號,例如,可以將每三個(gè)顯示像素R、G、B設(shè)置為一組,并分別通過數(shù)據(jù)線連接至同一個(gè)多路分配控制單元,以分時(shí)向R、G、B顯示像素傳輸數(shù)據(jù)信號。上述多路分配控制單元可以為3選1結(jié)構(gòu)的多路分配控制單元,可以為6選1結(jié)構(gòu)的多路分配控制單元,也可以為12選2結(jié)構(gòu)的多路分配控制單元。
在本實(shí)施例中,通過在陣列基板上的檢測焊盤與多路分配控制單元之間設(shè)置選通控制電路,同時(shí)同一個(gè)檢測焊盤通過選通控制電路向同一色顯示像素提供數(shù)據(jù)選通控制信號,減少了檢測焊盤的數(shù)量,從而提高了面板非顯示區(qū)域的利用率。
繼續(xù)參考圖2,圖2示例性的示出了本申請實(shí)施例提供的選通控制單元的結(jié)構(gòu)圖。以一個(gè)選通控制單元為例,對選通控制單元的結(jié)構(gòu)進(jìn)行進(jìn)一步的闡述。在圖2中,選通控制單元200包括第一選擇控制模塊210、第二選擇控制模塊220以及反向模塊230。
其中,第一選擇控制模塊210包括輸入端、輸出端以及控制端,第一選擇控制模塊210的控制端連接至選通控制單元200的選通控制信號輸入端IN_1,第一選擇控制模塊210的輸入端與選通控制單元200的第一信號輸入端IN_2連接,第一選擇控制模塊210的輸出端連接至選通控制單元200的第一信號輸出端OUT1以及第二信號輸出端OUT2。
第二選擇控制模塊220包括輸入端、輸出端以及控制端,第二選擇控制模塊220的控制端連接至選通控制單元200的選通控制信號輸入端IN_1,第二選擇控制模塊220的輸入端連接至反向模塊230的輸出端,第二選擇控制模塊220的輸出端連接至選通控制單元200的第三信號輸出端OUT3以及第四信號輸出端OUT4。
反向模塊230包括輸入端以及輸出端,反向模塊230的輸入端連接至選通控制單元的200的第一信號輸入端IN_2,反向模塊230的輸出端與第二選擇控制模塊220的輸入端連接。
上述第一選擇控制模塊210用于在選通控制單元200的選通控制信號輸入端IN_1輸入的選通控制信號的控制下,接收選通控制單元200的第一信號輸入端IN_2輸入的第一信號,并將第一信號分時(shí)傳輸至第一信號輸出端OUT1以及第二信號輸出端OUT2。
第二選擇控制模塊220與反向模塊230用于在選通控制單元200的選通控制信號輸入端IN_1以及第一信號輸入端IN_2輸入的第一信號控制下,共同向第三信號輸出端OUT3以及第四信號輸出端OUT4分時(shí)輸出第二信號。
繼續(xù)參考圖3,圖3示例性的示出了本申請又一個(gè)實(shí)施例提供的選通控制單元的結(jié)構(gòu)圖。
本實(shí)施例進(jìn)一步對選通控制單元的電路結(jié)構(gòu)進(jìn)行了示意性的具體描述。
在本實(shí)施例中,選通控制單元300的第一選通控制模塊310包括第一晶體管M1以及第二晶體管M2。其中,第一晶體管M1的第一極與選通控制單元300的第一信號輸入端IN_2連接,第一晶體管M1的第二極連接至第一信號輸出端OUT1,第一晶體管M1的柵極連接至選通控制單元300的選通控制信號輸入端IN_1;第二晶體管M2的第一極與第一晶體管M1的第一極連接,第二晶體管M2的第二極連接至第二信號輸出端OUT2,第二晶體管M2的柵極連接至選通控制單元300的選通控制信號輸入端IN_1。
在本實(shí)施例中,選通控制單元300的第二選通控制模塊320包括第三晶體管M3以及第四晶體管M4。其中,第三晶體管M3的第一極與反向模塊330的輸出端連接,第三晶體管M3的第二極連接至第三信號輸出端OUT3,第三晶體管M3的柵極連接至選通控制單元300的選通控制信號輸入端IN_1;第四晶體管M4的第一極與第三晶體管M3的第一極連接,第四晶體管M4的第二極連接至第四信號輸出端OUT4,第四晶體管M4的柵極連接至選通控制單元300的選通控制信號輸入端IN_1。
在本實(shí)施例中,選通控制單元300的反向模塊330包括反相器Q1,其中,反相器Q1的輸入端連接至選通控制單元300的第一信號輸入端IN_2,反向器Q1的輸出端連接至第三晶體管M3的第一極。反相器Q1可以為一個(gè)反相器,也可以為奇數(shù)個(gè)反相器級聯(lián)得到反向器組。在本實(shí)施例中,第一晶體管M1與第二晶體管M2具有不同的溝道類型,第三晶體管與第四晶體管具有不同的溝道類型。
可選地,第一晶體管M1、第二晶體管M2、第三晶體管M3以及第四晶體管M4可以為NMOS晶體管,也可以為PMOS晶體管。其中,當(dāng)?shù)谝痪w管M1以及第三晶體管M3為NMOS晶體管時(shí),第二晶體管M2與第四晶體管M4為PMOS晶體管,當(dāng)?shù)谝痪w管M1以及第三晶體管M3為PMOS晶體管時(shí),第二晶體管M2與第四晶體管M4為NMOS晶體管。
從本實(shí)施例可以看出,在同一選通控制單元中,將控制信號輸出的各晶體管的柵極連接至同一選通控制信號輸入端,并利用同一條數(shù)據(jù)傳輸線將輸出信號傳輸至各輸出端,減少了信號輸入的端口的數(shù)量,從而減少了檢測焊盤的數(shù)量。
繼續(xù)參考圖4,圖4示例性地示出了本申請?jiān)僖粋€(gè)實(shí)施例提供的選通控制單元的結(jié)構(gòu)圖。
本實(shí)施例示例性地示出了選通控制電路的三個(gè)選通控制單元410、420、430的結(jié)構(gòu)示意圖,值得注意的是,本申請的選通控制電路的選通控制單元的數(shù)目并不止于此,可以根據(jù)應(yīng)用場景的需要調(diào)整選通控制單元的數(shù)量。與圖3所示的實(shí)施例不同的是,在本實(shí)施例中,選通控制電路的各選通控制單元410、420、430還包括第二信號輸入端IN_3以及第三信號輸入端IN_4,各選通控制單元的反向模塊413、423、433為CMOS反相器,以選通控制單元410為例來具體闡述各結(jié)構(gòu)之間的連接關(guān)系。選通控制單元410包括第一選擇控制模塊411、第二選擇控制模塊412以及反向模塊413,CMOS反相器包括第五晶體管M5以及第六晶體管M6,其中,第五晶體管M5的第一極與選通控制單元410的第二信號輸入端IN_3連接,第五晶體管M5第二極與第二選擇控制模塊412的輸入端連接,第五晶體管M5的柵極與選通控制單元410的第一信號輸入端IN_2連接;第六晶體管M6的第一極與第五晶體管M5的第二極連接,第六晶體管M6的第二極與第三信號輸入端IN_4連接,第六晶體管M6的柵極與第五晶體管的柵極連接。
在圖4中,選通控制單元410的第一選擇控制模塊411的第一晶體管M1的第一極與第二晶體管M2的第一極連接在一起共同連接至節(jié)點(diǎn)A1,第一信號輸入端IN_2輸入的信號通過節(jié)點(diǎn)A1傳輸至第一選擇控制模塊411。選通控制單元410的第二選擇控制模塊412的第二晶體管M3的第一極與第四晶體管M4的第一極連接在一起共同連接至節(jié)點(diǎn)A2,第一信號輸入端IN_2輸入的信號通過反向模塊413反向后經(jīng)過節(jié)點(diǎn)A2傳輸至第二選擇控制模塊412。
可選的,第五晶體管M5可以為NMOS晶體管也可以為PMOS晶體管,第六晶體管可以為PMOS晶體管,也可以為NMOS晶體管。在這里,當(dāng)?shù)谖寰w管為NMOS晶體管時(shí),第六晶體管為PMOS晶體管,第二信號輸入端IN_3輸入低電平信號,第三信號輸入端IN_4輸入高電平信號;當(dāng)?shù)谖寰w管為PMOS晶體管時(shí),第六晶體管為NMOS晶體管,第二信號輸入端IN_3輸入高電平信號,第三信號輸入端IN_4輸入低電平信號。
在圖4所示的實(shí)施例中,各選通控制單元410、420、430其它模塊的連接方式均與圖3相同,在此不再贅述。
在本實(shí)施例中,將選通控制單元的反向模塊通過CMOS反向器實(shí)現(xiàn)反向信號輸入,可以降低反向模塊的靜態(tài)功耗,提高抗干擾能力,提高選通控制電路的穩(wěn)定性。
請參考圖5,圖5示例性的示出了本申請實(shí)施例提供的多路分配控制單元與選通控制單元之間的連接結(jié)構(gòu)示意圖。
在圖5中,以12選2結(jié)構(gòu)的多路分配控制單元為例對多路分配控制單元與選通控制單元之間的連接關(guān)系進(jìn)行闡述。多路分配控制單元51為12選2結(jié)構(gòu)的多路分配控制單元,該多路分配控制單元包括第七晶體管N1、N2、N3…N12、第八晶體管P1、P2、P3…P12以及輸出端S5,第七晶體管可以為NMOS管,也可以為PMOS管,第八晶體管可以為PMOS管,也可以為NMOS管。當(dāng)?shù)谄呔w管為NMOS管時(shí),第八晶體管為PMOS管;當(dāng)?shù)谄呔w管為PMOS管時(shí),第八晶體管為NMOS管。其中第七晶體管N1、N3、N5、N7、N9、N11的第一極分別與第八晶體管P1、P3、P5、P7、P9、P11的第一極一一對應(yīng)連接,并通過第奇數(shù)條與各第七晶體管N1、N3、N5、N7、N9、N11的第一極一一對應(yīng)連接的信號線511、513、515、517、519、5111連接至同一條數(shù)據(jù)信號傳輸線data1,第七晶體管N1、N3、N5、N7、N9、N11的第二極分別與第八晶體管P1、P3、P5、P7、P9、P11的第二極一一對應(yīng)連接,各第七晶體管N1、N3、N5、N7、N9、N11的第二極分別連接至多路選通控制單元51的輸出端S51、S53、S55、S57、S59、S511,其中,選通控制單元51的各輸出端S5分別與圖1所示的顯示區(qū)域的各顯示像素一一對應(yīng)連接。第七晶體管N2、N4、N6、N8、N10、N12的第一極分別與第八晶體管P2、P4、P6、P8、P10、P12的第一極一一對應(yīng)連接,并通過第偶數(shù)條與各第七晶體管N2、N4、N6、N8、N10、N12的第一極一一對應(yīng)連接的信號線512、514、516、518、5110、5112連接至同一條數(shù)據(jù)信號傳輸線data2,第七晶體管N2、N4、N6、N8、N10、N12第二極分別與第八晶體管P2、P4、P6、P8、P10、P12的第二極一一對應(yīng)連接,各第七晶體管N2、N4、N6、N8、N10、N12的第二極分別連接至多路選通控制單元51的輸出端S52、S54、S56、S58、S510、S512。第七晶體管N1、N4連接至?xí)r鐘控制信號線CKH1,第七晶體管N2、N5連接至?xí)r鐘控制信號線CKH2,第七晶體管N3、N6連接至?xí)r鐘控制信號線CKH3,第七晶體管N7、N10連接至?xí)r鐘控制信號線CKH4,第七晶體管N8、N11連接至?xí)r鐘控制信號線CKH5,第七晶體管N9、N12連接至?xí)r鐘控制信號線CKH6;第八晶體管P1、P4連接至?xí)r鐘控制信號線CKH7,第八晶體管P2、P5連接至?xí)r鐘控制信號線CKH8,第八晶體管P3、P6連接至?xí)r鐘控制信號線CKH9,第八晶體管P7、P10連接至?xí)r鐘控制信號線CKH10,第八晶體管P8、P11連接至?xí)r鐘控制信號線CKH11,第八晶體管P9、P12連接至?xí)r鐘控制信號線CKH12。
上述多路分配控制單元的時(shí)鐘控制信號線CKH1、CKH4、CKH7以及CKH10分別與如圖4所示的選通控制單元410的各輸出端OUT1、OUT2、OUT3、OUT4連接;上述多路分配控制單元的時(shí)鐘控制信號線CKH2、CKH5、CKH8以及CKH11分別與如圖4所示的選通控制單元420的各輸出端OUT1、OUT2、OUT3、OUT4連接;上述多路分配控制單元的時(shí)鐘控制信號線CKH3、CKH6、CKH9以及CKH12分別與如圖4所示的選通控制單元430的各輸出端OUT1、OUT2、OUT3、OUT4的輸出端連接。
在如圖5所示的多路分配控制單元中,多路分配控制單元51的輸出端S51、S52、S53、S54、S55、S56、S57、S58、S59、S510、S511、S512分別與陣列基板的顯示區(qū)的各顯示像素一一對應(yīng)連接,其中,輸出端S51、S54、S57、S510連接的顯示像素為同一顏色的顯示像素,例如為紅色顯示像素,輸出端S52、S55、S58、S511連接的顯示像素為同一顏色的顯示像素,例如為綠色顯示像素,輸出端S53、S56、S59、S512連接的顯示像素為同一顏色的顯示像素,例如為藍(lán)色顯示像素。在圖5中,選通控制單元521、522、523分別與同一個(gè)多路分配控制單元51連接,其中,選通控制單元521可以通過控制多路分配控制單元的導(dǎo)通與關(guān)斷來控制多路分配控制單元向顯示區(qū)域的第一色顯示像素提供數(shù)據(jù)信號,該第一色顯示像素可以為紅色像素;選通控制單元522可以通過控制多路分配控制單元的導(dǎo)通與關(guān)斷來控制多路分配控制單元向顯示區(qū)域的第二色顯示像素提供數(shù)據(jù)信號,該第二色顯示像素可以為綠色顯示像素;選通控制單元523可以通過控制多路分配控制單元的導(dǎo)通與關(guān)斷來控制多路分配控制單元向顯示區(qū)域的第三色顯示像素提供數(shù)據(jù)信號,該第三色顯示像素可以為藍(lán)色顯示像素。從而,分別有檢測焊盤541向各選通控制單元的第一信號輸入端提供第一信號,第二檢測焊盤542、543、544分別向選通控制單元521、522、523提供選通控制信號。即分別有4個(gè)檢測焊盤來控制同一多路分配控制單元的導(dǎo)通與關(guān)斷。
由上述實(shí)施例可以看出,以12選2結(jié)構(gòu)的多路分配控制單元為例,在設(shè)置選通控制電路之前,同一個(gè)多路分配控制單元需要12條信號線來對多路分配控制單元的選通控制信號端進(jìn)行控制,進(jìn)而需要12個(gè)檢測焊盤與其連接,而通過在陣列基板上設(shè)置選通控制電路,可以將與同一個(gè)多路分配控制單元相連接的檢測焊盤的數(shù)目減少到4個(gè),降低了檢測焊盤的數(shù)量。
請繼續(xù)參看圖6,圖6示例性的示出了本申請實(shí)施例提供的選通控制電路的時(shí)序圖。
結(jié)合圖4和圖5,對選通控制電路的工作原理進(jìn)行進(jìn)一步的闡述。在圖6中,IN_1_1、IN_1_2、IN_1_3為各選通控制單元410、420、430的選通控制信號輸入端輸入的選通控制信號,IN_2為各選通控制單元的第一信號輸入端輸入的第一信號,IN_3為各選通控制單元的第二信號輸入端輸入的低電平信號,IN_4為第三信號輸入端輸入的高電平信號,IN_5為各選通控制單元的A1節(jié)點(diǎn)處的信號,IN_6為各選通控制單元A2節(jié)點(diǎn)處的信號。CKH1、CKH2、CKH3分別為選通控制單元410、420、430的第一輸出端OUT1輸出的時(shí)鐘控制信號,CKH4、CKH5、CKH6分別為選通控制單元410、420、430的第二輸出端OUT2輸出的時(shí)鐘控制信號,CKH7、CKH8、CKH9分別為選通控制單元410、420、430的第三輸出端OUT3輸出的時(shí)鐘控制信號,CKH10、CKH11、CKH12分別為選通控制單元410、420、430的第四輸出端OUT4輸出的時(shí)鐘控制信號。為了便于闡述,將各選通控制單元的第一晶體管M1、第三晶體管M3以及第五晶體管M5設(shè)置為NMOS管,將第二晶體管M2、第四晶體管M4以及第六晶體管M6設(shè)置為PMOS管。
在t1階段,選通控制單元410工作,在此階段,選通控制信號IN_1_1為高電平信號,選通控制單元410的第一晶體管M1以及第三晶體管M3導(dǎo)通,第一信號IN_2為高電平信號,第一晶體管M1將第一信號IN_2傳輸至選通控制單元410的第一輸出端OUT1,即選通控制單元410的第一輸出端OUT1輸出的時(shí)鐘控制信號CKH1為高電平信號,同時(shí)第一信號IN_2經(jīng)過選通控制單元410的CMOS反相器將低電平信號傳輸至選通控制單元410的第三輸出端OUT3,即選通控制單元410的第三輸出端OUT3輸出的時(shí)鐘控制信號CKH7為低電平信號。此時(shí)時(shí)鐘控制信號CKH1、CKH7控制多路分配控制單元的第七晶體管N1、N4以及第八晶體管P1、P4導(dǎo)通,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N1以及第八晶體管P1傳輸至多路分配控制單元的第一輸出端S51,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N4以及第八晶體管P4傳輸至多路分配控制單元的第四輸出端S54,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第一輸出端以及第四輸出端相連接的紅色顯示像素。
在t2階段,選通控制單元420工作,與t1階段選通控制單元410的工作方式相同。在此階段,選通控制信號IN_1_2為高電平信號,選通控制單元420的第一晶體管M1以及第三晶體管M3導(dǎo)通,第一信號IN_2為高電平信號,第一晶體管M1將第一信號IN_2傳輸至選通控制單元420的第一輸出端OUT1,即選通控制單元420的第一輸出端OUT1輸出的時(shí)鐘控制信號CKH2為高電平信號,同時(shí)第一信號IN_2經(jīng)過第一選通控制單元的CMOS反相器將低電平信號傳輸至選通控制單元420的第三輸出端OUT8,即選通控制單元420的第三輸出端OUT3輸出的時(shí)鐘控制信號CKH8為低電平信號。此時(shí)時(shí)鐘控制信號CKH2、CKH8控制多路分配控制單元的第七晶體管N2、N5以及第八晶體管P2、P5導(dǎo)通,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N2以及第八晶體管P2傳輸至多路分配控制單元的第二輸出端S52,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N5以及第八晶體管P5傳輸至多路分配控制單元的第五輸出端S55,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第二輸出端以及第五輸出端相連接的綠色顯示像素。
在t3階段,選通控制單元430在選通控制信號IN_1_3的控制下工作,此階段選通控制單元430與t1、t2階段選通控制單元410、420的工作方式相同。時(shí)鐘控制信號CKH3、CKH9控制多路分配控制單元的第七晶體管N3、N6以及第八晶體管P3、P6導(dǎo)通,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N3以及第八晶體管P3傳輸至多路分配控制單元的第三輸出端S53,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N6以及第八晶體管P6傳輸至多路分配控制單元的第六輸出端S56,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第三輸出端以及第六輸出端相連接的藍(lán)色顯示像素。在此階段選通控制單元430的具體工作方式請參考t1或t2階段。
在t4階段,選通控制單元410工作,在此階段,選通控制信號IN_1_1為低電平信號,選通控制單元410的第二晶體管M2以及第四晶體管M4導(dǎo)通,第一信號IN_2為高電平信號,第二晶體管M2將第一信號IN_2傳輸至選通控制單元410的第二輸出端OUT2,即選通控制單元410的第二輸出端OUT2輸出的時(shí)鐘控制信號CKH4為高電平信號,同時(shí)第一信號IN_2經(jīng)過第一選通控制單元的CMOS反相器將低電平信號傳輸至第一選通控制單元的第四輸出端OUT4,即選通控制單元410的第四輸出端OUT4輸出的時(shí)鐘控制信號CKH10為低電平信號。此時(shí)時(shí)鐘控制信號CKH4、CKH10控制多路分配控制單元的第七晶體管N7、N10以及第八晶體管P7、P10導(dǎo)通,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N7以及第八晶體管P7傳輸至多路分配控制單元的第七輸出端S57,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N10以及第八晶體管P10傳輸至多路分配控制單元的第四輸出端S510,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第七輸出端以及第十輸出端相連接的紅色顯示像素。
在t5階段,選通控制單元420工作,與t4階段選通控制單元410的工作方式相同。時(shí)鐘控制信號CKH5、CKH11控制多路分配控制單元的第七晶體管N8、N11以及第八晶體管P8、P11導(dǎo)通,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N8以及第八晶體管P8傳輸至多路分配控制單元的第八輸出端S58,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N11以及第八晶體管P11傳輸至多路分配控制單元的第十一輸出端S511,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第八輸出端以及第十一輸出端相連接的綠色顯示像素。在此階段選通控制單元420的具體工作方式請參考t4階段。
在t6階段,選通控制單元430工作,與t4、t5階段選通控制單元410、420的工作方式相同。時(shí)鐘控制信號CKH6、CKH12控制多路分配控制單元的第七晶體管N9、N12以及第八晶體管P9、P12導(dǎo)通,數(shù)據(jù)信號傳輸線data1傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N9以及第八晶體管P9傳輸至多路分配控制單元的第九輸出端S59,數(shù)據(jù)信號傳輸線data2傳輸?shù)臄?shù)據(jù)信號通過第七晶體管N12以及第八晶體管P12傳輸至多路分配控制單元的第十二輸出端S512,即將數(shù)據(jù)信號分時(shí)傳輸至與多路分配控制單元的第九輸出端以及第十二輸出端相連接的藍(lán)色顯示像素。在此階段選通控制單元430的具體工作方式請參考t4、t5階段。
在其他實(shí)施方式中,陣列基板上還設(shè)置有集成電路,集成電路通過多條數(shù)據(jù)信號傳輸線連接至多路分配控制單元的輸入端,在顯示面板進(jìn)行顯示期間,多路分配控制單元用于通過數(shù)據(jù)信號傳輸線接收集成電路發(fā)送的數(shù)據(jù)信號,同時(shí)將數(shù)據(jù)信號分時(shí)傳輸至與數(shù)據(jù)信號傳輸線電連接的數(shù)據(jù)線。
基于上述陣列基板實(shí)施例,本實(shí)用新型實(shí)施例還提供一種液晶顯示面板,該液晶顯示面板包括上述實(shí)施例提供的陣列基板。
本實(shí)施例還提出一種顯示裝置,如圖7所示。本實(shí)施方式涉及的觸控顯示裝置700能用于例如智能電話、平板終端、便攜電話終端、筆記本類型的個(gè)人計(jì)算機(jī)、游戲設(shè)備等各種裝置。具體的,該顯示裝置包括前述任意實(shí)施例中提到的顯示面板。
本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,本申請中所涉及的實(shí)用新型范圍,并不限于上述技術(shù)特征的特定組合而成的技術(shù)方案,同時(shí)也應(yīng)涵蓋在不脫離所述實(shí)用新型構(gòu)思的情況下,由上述技術(shù)特征或其等同特征進(jìn)行任意組合而形成的其它技術(shù)方案。例如上述特征與本申請中公開的(但不限于)具有類似功能的技術(shù)特征進(jìn)行互相替換而形成的技術(shù)方案。