1.一種像素電路,其特征在于,包括:由n個(gè)亞像素顯示單元組成的像素顯示單元,n≥3;還包括:數(shù)據(jù)信號(hào)控制單元,所述數(shù)據(jù)信號(hào)控制單元與所述像素顯示單元和驅(qū)動(dòng)該像素顯示單元的n條數(shù)據(jù)線連接,且與控制線連接,用于在所述控制線輸入第一控制信號(hào)時(shí),將n個(gè)亞像素顯示單元分別與驅(qū)動(dòng)n個(gè)亞像素顯示單元的n條數(shù)據(jù)線連通,在所述控制線輸入第二控制信號(hào)時(shí),將驅(qū)動(dòng)所述像素顯示單元的n條數(shù)據(jù)線中的一條與該像素顯示單元中的至少一個(gè)所述亞像素顯示單元連通;
其中,所述第一控制信號(hào)和所述第二控制信號(hào)互為高電平信號(hào)和低電平信號(hào)。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述數(shù)據(jù)信號(hào)控制單元包括:n個(gè)第一開關(guān),每個(gè)所述第一開關(guān)與一個(gè)所述亞像素顯示單元和一條數(shù)據(jù)線連接,n個(gè)第一開關(guān)還與所述控制線相連,每個(gè)所述第一開關(guān)用于在所述控制線輸入第一控制信號(hào)時(shí)閉合,使與第一開關(guān)相連的亞像素顯示單元和數(shù)據(jù)線連通,在所述控制線輸入第二控制信號(hào)時(shí)斷開。
3.根據(jù)權(quán)利要求2所述的像素電路,其特征在于,所述第一開關(guān)為第一晶體管,所述第一晶體管的柵極與所述控制線相連,第一極與所述亞像素顯示單元相連,第二極與所述數(shù)據(jù)線相連。
4.根據(jù)權(quán)利要求1-3任一項(xiàng)所述的像素電路,其特征在于,所述數(shù)據(jù)信號(hào)控制單元包括:一個(gè)第二開關(guān),所述第二開關(guān)與所述像素顯示單元中的一個(gè)亞像素顯示單元以及驅(qū)動(dòng)所述像素顯示單元的數(shù)據(jù)線中的一條相連,且與所述控制線相連,用于在所述控制線輸入第二控制信號(hào)時(shí)閉合,將與所述第二開關(guān)相連的亞像素顯示單元和數(shù)據(jù)線連通,在所述控制線輸入第一控制信號(hào)時(shí)斷開。
5.根據(jù)權(quán)利要求4所述的像素電路,其特征在于,所述第二開關(guān)為第二晶體管;所述第二晶體管的柵極與所述控制線相連,第一極與所述像素顯示單元中的一個(gè)亞像素顯示單元相連,第二極與驅(qū)動(dòng)所述像素顯示單元的數(shù)據(jù)線中的一條相連。
6.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,當(dāng)所述數(shù)據(jù)信號(hào)控制單元包括第一晶體管時(shí),第一晶體管為N型晶體管,第二晶體管為P型晶體管;或者,第一晶體管為P型晶體管,第二晶體管為N型晶體管。
7.根據(jù)權(quán)利要求1-3任一項(xiàng)所述的像素電路,其特征在于,所述數(shù)據(jù)信號(hào)控制單元包括:n個(gè)第三開關(guān),所述n個(gè)第三開關(guān)與驅(qū)動(dòng)該像素顯示單元的數(shù)據(jù)線中的一條相連,每個(gè)所述第三開關(guān)與所述像素顯示單元中的一個(gè)亞像素顯示單元及所述控制線相連,每個(gè)所述第三開關(guān)用于在所述控制線輸入第二控制信號(hào)時(shí)閉合,使與所述第三開關(guān)相連的數(shù)據(jù)線和所述亞像素顯示單元連通,在所述控制線輸入第一控制信號(hào)時(shí)斷開。
8.根據(jù)權(quán)利要求7所述的像素電路,其特征在于,所述第三開關(guān)為第三晶體管;所述第三晶體管的柵極與所述控制線相連,第一極與所述像素顯示單元中一個(gè)亞像素顯示單元相連,第二極與驅(qū)動(dòng)該像素顯示單元的數(shù)據(jù)線中的一條相連。
9.根據(jù)權(quán)利要求8所述的像素電路,其特征在于,當(dāng)所述數(shù)據(jù)信號(hào)控制單元包括第一晶體管時(shí),第一晶體管為N型晶體管,第三晶體管為P型晶體管;或者,第一晶體管為P型晶體管,第三晶體管為N型晶體管。
10.一種陣列基板,包括多條數(shù)據(jù)線和多條柵線,以及由所述多條數(shù)據(jù)線和所述多條柵線絕緣交叉限定的多個(gè)亞像素區(qū)域,n個(gè)亞像素區(qū)域構(gòu)成一個(gè)像素區(qū)域,其特征在于,所述陣列基板還包括:與所述多條數(shù)據(jù)線交叉設(shè)置的多條控制線,在每個(gè)所述像素區(qū)域內(nèi)設(shè)置有權(quán)利要求1-9任一項(xiàng)所述的像素電路,沿所述柵線方向分布的每排像素電路與一條所述控制線相連。
11.根據(jù)權(quán)利要求10所述的陣列基板,其特征在于,像素顯示單元包括第一亞像素顯示單元、第二亞像素顯示單元和第三亞像素顯示單元;
所述數(shù)據(jù)信號(hào)控制單元包括第二開關(guān)時(shí),沿所述柵線方向,相鄰的三個(gè)像素區(qū)域內(nèi),所述第二開關(guān)分別與不同的亞像素顯示單元相連。
12.一種顯示裝置,其特征在于,包括權(quán)利要求10-11任一項(xiàng)所述陣列基板;所述顯示裝置還包括視點(diǎn)追蹤模塊和控制模塊;
所述視點(diǎn)追蹤模塊,用于獲取顯示裝置上的視點(diǎn)位置;
所述控制模塊,用于向第一控制線輸入第一控制信號(hào),以使視點(diǎn)位置處的n個(gè)亞像素顯示單元分別與驅(qū)動(dòng)n個(gè)亞像素顯示單元的n條數(shù)據(jù)線連通,所述第一控制線為與視點(diǎn)位置處的像素電路連接的控制線;或者向第二控制線輸入第二控制信號(hào),以使驅(qū)動(dòng)所述像素顯示單元的n條數(shù)據(jù)線中的一條與該像素顯示單元中的至少一個(gè)所述亞像素顯示單元連通,所述第二控制線為除所述第一控制線以外的控制線;
所述第一控制信號(hào)和所述第二控制信號(hào)互為高電平信號(hào)和低電平信號(hào)。
13.一種如權(quán)利要求12所述的顯示裝置的控制方法,其特征在于,所述方法包括:
獲取顯示裝置上的視點(diǎn)位置;
向第一控制線輸入第一控制信號(hào),以使視點(diǎn)位置處的n個(gè)亞像素顯示單元分別與驅(qū)動(dòng)n個(gè)亞像素顯示單元的n條數(shù)據(jù)線連通,所述第一控制線為與視點(diǎn)位置處的像素電路連接的控制線;或者向第二控制線輸入第二控制信號(hào),以使驅(qū)動(dòng)所述像素顯示單元的n條數(shù)據(jù)線中的一條與該像素顯示單元中的至少一個(gè)所述亞像素顯示單元連通,所述第二控制線為除所述第一控制線以外的控制線;
所述第一控制信號(hào)和所述第二控制信號(hào)互為高電平信號(hào)和低電平信號(hào)。