1.一種像素驅動電路,其特征在于,包括:補償單元和多個發(fā)光單元;所述多個發(fā)光單元與同一條數據線相連但與不同的掃描線相連;
每個所述發(fā)光單元包括:輸入模塊、驅動模塊、發(fā)光模塊和存儲模塊、第一節(jié)點、第二節(jié)點和第三節(jié)點;
所述補償單元包括:第一重置模塊、第二重置模塊和控制模塊;
所述輸入模塊與數據線、對應的掃描線和對應的第一節(jié)點相連,用于在掃描線上信號的控制下將數據線上的信號提供給第一節(jié)點;
所述驅動模塊的控制端與對應的第一節(jié)點相連,第一端與對應的第二節(jié)點相連,第二端與對應的發(fā)光模塊的第一端相連;所述發(fā)光模塊的第二端與第二電源線相連;所述驅動模塊用于在第一節(jié)點上信號的控制下導通第二節(jié)點和發(fā)光模塊的第一端;
所述第一重置模塊與第一電源線、第一控制線和所有的第二節(jié)點相連,用于在第一控制線上信號的控制下將第一電源線上的信號獨立地提供給每個第二節(jié)點;
所述控制模塊與所有的第一節(jié)點、所有的第三節(jié)點和第三控制線相連,用于在第三控制線上信號的控制下獨立地導通每個第三節(jié)點和對應的第一節(jié)點;
所述第二重置模塊與第三電源線、第二控制線和所有的第三節(jié)點相連,用于在第二控制線上信號的控制下將第三電源線上的信號獨立地提供給每個第三節(jié)點;
所述存儲模塊的第一端與對應的第二節(jié)點相連,第二端與對應的第三節(jié)點相連,用于在該第二節(jié)點和第三節(jié)點上信號的控制下進行充電或放電,以及在第三節(jié)點浮接時保持第二節(jié)點和第三節(jié)點之間的電壓差穩(wěn)定。
2.根據權利要求1所述的像素驅動電路,其特征在于,所述補償單元還包括:輔助放電模塊;
所述輔助放電模塊與第四控制線、所有的發(fā)光模塊的第一端和第二端相連,用于在第四控制線上信號的控制下獨立地導通每個發(fā)光模塊的第一端和第二端。
3.根據權利要求1所述的像素驅動電路,其特征在于,所述第一重置模塊包括:
與所述發(fā)光單元一一對應的多個第一重置子模塊;
每個所述第一重置子模塊與第一控制線、第一電源線和對應的第二節(jié)點相連,用以在第一控制線上信號的控制下將第一電源線上的信號提供給對應的第二節(jié)點。
4.根據權利要求1所述的像素驅動電路,其特征在于,所述第二重置模塊包括:
與所述發(fā)光單元一一對應的多個第二重置子模塊;
每個所述第二重置子模塊與第二控制線、第三電源線和對應的第三節(jié)點相連,用以在第二控制線上信號的控制下將第三電源線上的信號提供給對應的第三節(jié)點。
5.根據權利要求3所述的像素驅動電路,其特征在于,所述第一重置子模塊包括第一薄膜晶體管,
所述第一薄膜晶體管的柵極與所述第一控制線相連,所述第一薄膜晶體管的第一極與第一電源線相連,所述第一薄膜晶體管的第二極與第二節(jié)點相連。
6.根據權利要求4所述的像素驅動電路,其特征在于,所述第二重置子模塊包括第二薄膜晶體管,
所述第二薄膜晶體管的柵極與所述第二控制線相連,所述第二薄膜晶體管的第一極與第三電源線相連,所述第二薄膜晶體管的第二極與第三節(jié)點相連。
7.根據權利要求1所述的像素驅動電路,其特征在于,所述第二控制線共用任一條掃描線。
8.根據權利要求1所述的像素驅動電路,其特征在于,所述控制模塊包括:與所述發(fā)光單元一一對應的多個控制子模塊;
每個所述控制子模塊與第三控制線、對應的第一節(jié)點和對應的第三節(jié)點相連,用以在第三控制線上信號的控制下導通該第一節(jié)點和第三節(jié)點。
9.根據權利要求8所述的像素驅動電路,其特征在于,所述控制子模塊包括第三薄膜晶體管,
所述第三薄膜晶體管的柵極與所述第三控制線相連,所述第三薄膜晶體管的第一極與所述第三節(jié)點相連,所述第三薄膜晶體管的第二極與第一節(jié)點相連。
10.根據權利要求1所述的像素驅動電路,其特征在于,所述第三控制線共用任一條掃描線但與所述第二控制線不同。
11.根據權利要求2所述的像素驅動電路,其特征在于,所述輔助放電模塊包括:
與所述發(fā)光單元一一對應的多個輔助放電子模塊;
每個所述輔助放電子模塊與第四控制線、對應的發(fā)光模塊的第一端和第二端相連,用于在第四控制線上信號的控制下導通該發(fā)光模塊的第一端和第二端。
12.根據權利要求11所述的像素驅動電路,其特征在于,所述輔助放電子模塊包括第四薄膜晶體管,
所述第四薄膜晶體管的柵極與所述第四控制線相連,所述第四薄膜晶體管的第一極和第二極分別與對應的所述發(fā)光模塊的第一端和第二端相連。
13.根據權利要求2所述的像素驅動電路,其特征在于,所述第四控制線與第三控制線共用同一條掃描線。
14.一種權利要求1-13任意一項所述像素驅動電路的驅動方法,其特征在于,包括重置步驟、數據寫入及放電步驟和補償發(fā)光步驟;其中
在所述重置步驟,所述第一重置模塊在第一控制線上信號的控制下將第一電源線上的信號提供至所有的第二節(jié)點;所述第二重置模塊在第二控制線上信號的控制下將第三電源線上的信號提供至所有的第三節(jié)點;所有的存儲模塊均在第三節(jié)點和第二節(jié)點上信號的控制下進行充電;
在所述數據寫入及放電步驟,多個所述掃描線上依次輸入有效信號,所述第一重置模塊在第一控制線上的信號的控制下斷開第一電源線和所有的第二節(jié)點;針對輸入有效信號的當前掃描線對應的發(fā)光單元:所述輸入模塊在該掃描線上控制下將數據線上的信號提供至對應的第一節(jié)點;所述驅動模塊在所述第一節(jié)點上信號的控制下導通對應的第二節(jié)點和對應的發(fā)光模塊的第一端;所述存儲模塊在對應的第二節(jié)點和第三節(jié)點的作用下通過所述發(fā)光模塊放電;
在補償發(fā)光步驟,多個所述掃描線上均輸入無效信號,每個所述輸入模塊在對應掃描線上控制下斷開數據線和對應的第一節(jié)點;所述第一重置模塊在第一控制線上的信號的控制下使第一電源線上的信號提供給所有的第二節(jié)點;所述第二重置模塊在第二控制線上的信號的控制下斷開第三電源線和所有的第三節(jié)點;所述控制模塊在第三控制線上的信號的控制下導通所有的第三節(jié)點和對應的第一節(jié)點;每個所述存儲模塊在對應的第三節(jié)點處于浮接狀態(tài)時保持對應的第二節(jié)點和對應的第三節(jié)點上的電壓差穩(wěn)定;每個所述驅動模塊在第一節(jié)點上的信號的控制下導通對應的第二節(jié)點和對應的所述發(fā)光模塊的第一端,控制所述發(fā)光模塊發(fā)光。
15.根據權利要求14所述的所述像素驅動電路的驅動方法,其特征在于,在所述像素驅動電路采用權利要求2所述的像素驅動電路時,
在所述數據寫入及放電步驟,輔助放電模塊在第四控制線上信號的控制下導通所有的發(fā)光模塊的第一端和第二端,針對輸入有有效信號的當前掃描線對應的發(fā)光單元:所述存儲模塊在對應的第二節(jié)點和第三節(jié)點的作用下通過所述第二電源線放電。
16.一種顯示裝置,其特征在于,包括權利要求1-13任意一項所述像素驅動電路。