本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種移位寄存器單元及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置。
背景技術(shù):
顯示裝置在顯示圖像時(shí),需要利用移位寄存器(即柵極驅(qū)動(dòng)電路)對(duì)像素單元進(jìn)行掃描,移位寄存器包括多個(gè)級(jí)聯(lián)的移位寄存器單元,每個(gè)移位寄存器單元對(duì)應(yīng)一行像素單元,由該多個(gè)級(jí)聯(lián)的移位寄存器單元實(shí)現(xiàn)對(duì)顯示裝置中各行像素單元的逐行掃描驅(qū)動(dòng),以顯示圖像。
相關(guān)技術(shù)中有一種移位寄存器單元,該移位寄存器單元主要包括輸入模塊、輸出模塊、復(fù)位控制模塊和復(fù)位模塊。其中,輸入模塊用于將來(lái)自輸入信號(hào)端的輸入信號(hào)輸出至第一節(jié)點(diǎn),以對(duì)該第一節(jié)點(diǎn)進(jìn)行充電,輸出模塊用于在第一節(jié)點(diǎn)的控制下,向輸出端輸出驅(qū)動(dòng)信號(hào);復(fù)位控制模塊用于在時(shí)鐘信號(hào)端的控制下,控制第二節(jié)點(diǎn)的電位,復(fù)位模塊用于在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位。
但是,由于復(fù)位控制模塊是由時(shí)鐘信號(hào)控制的,當(dāng)該時(shí)鐘信號(hào)和輸入信號(hào)同時(shí)處于有效電位時(shí),可能導(dǎo)致該輸入模塊和復(fù)位控制模塊同時(shí)處于工作狀態(tài),影響第一節(jié)點(diǎn)和第二節(jié)點(diǎn)電位的穩(wěn)定性。
技術(shù)實(shí)現(xiàn)要素:
為了解決相關(guān)技術(shù)中移位寄存器單元中各節(jié)點(diǎn)電位穩(wěn)定性較差的問(wèn)題,本發(fā)明提供了一種移位寄存器單元及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置。所述技術(shù)方案如下:
第一方面,提供了一種移位寄存器單元,所述移位寄存器單元包括:
輸入模塊、輸出模塊、控制模塊、復(fù)位模塊和開(kāi)關(guān)模塊;
所述輸入模塊分別與輸入信號(hào)端和第一節(jié)點(diǎn)連接,用于在來(lái)自所述輸入信號(hào)端的輸入信號(hào)的控制下,控制所述第一節(jié)點(diǎn)的電位;
所述輸出模塊分別與第一時(shí)鐘信號(hào)端、所述第一節(jié)點(diǎn)和輸出端連接,用于在所述第一節(jié)點(diǎn)的控制下,向所述輸出端輸出所述第一時(shí)鐘信號(hào);
所述控制模塊分別與第二時(shí)鐘信號(hào)端、第一電源信號(hào)端、第二電源信號(hào)端、所述第一節(jié)點(diǎn)、第二節(jié)點(diǎn)和第三節(jié)點(diǎn)連接,用于在所述第一節(jié)點(diǎn)的控制下,向所述第二節(jié)點(diǎn)輸出來(lái)自所述第二電源信號(hào)端的第二電源信號(hào),以及在來(lái)自所述第二時(shí)鐘信號(hào)端的第二時(shí)鐘信號(hào)的控制下,向所述第三節(jié)點(diǎn)輸出來(lái)自所述第一電源信號(hào)端的第一電源信號(hào);
所述復(fù)位模塊分別與所述第二節(jié)點(diǎn)、所述第一節(jié)點(diǎn)、所述輸出端和所述第二電源信號(hào)端連接,用于在所述第二節(jié)點(diǎn)的控制下,分別向所述第一節(jié)點(diǎn)和所述輸出端輸出所述第二電源信號(hào);
所述開(kāi)關(guān)模塊分別與所述輸入信號(hào)端、所述第一時(shí)鐘信號(hào)端、所述第一電源信號(hào)端、所述第二電源信號(hào)端、所述第二節(jié)點(diǎn)和所述第三節(jié)點(diǎn)連接,用于在所述輸入信號(hào)為第一電位時(shí),通過(guò)所述第二電源信號(hào)控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)關(guān)斷,以及在所述第一時(shí)鐘信號(hào)為第一電位時(shí),通過(guò)所述第一電源信號(hào)控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)導(dǎo)通。
可選的,所述開(kāi)關(guān)模塊,包括:控制子模塊和開(kāi)關(guān)子模塊;
所述控制子模塊分別與所述輸入信號(hào)端、所述第一時(shí)鐘信號(hào)端、所述第一電源信號(hào)端、所述第二電源信號(hào)端和開(kāi)關(guān)節(jié)點(diǎn)連接,用于在所述輸入信號(hào)為第一電位時(shí),向所述開(kāi)關(guān)節(jié)點(diǎn)輸出所述第二電源信號(hào),以及在所述第一時(shí)鐘信號(hào)為第一電位時(shí),向所述開(kāi)關(guān)節(jié)點(diǎn)輸出所述第一電源信號(hào),其中所述第一電源信號(hào)為第一電位,所述第二電源信號(hào)為第二電位;
所述開(kāi)關(guān)子模塊分別與所述開(kāi)關(guān)節(jié)點(diǎn)、所述第二節(jié)點(diǎn)和所述第三節(jié)點(diǎn)連接,用于在所述開(kāi)關(guān)節(jié)點(diǎn)的電位為第二電位時(shí),控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)關(guān)斷,以及在所述開(kāi)關(guān)節(jié)點(diǎn)的電位為第一電位時(shí),控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)導(dǎo)通。
可選的,所述控制子模塊包括:第一晶體管、第二晶體管和第一電容器;
所述第一晶體管的柵極與所述輸入信號(hào)端連接,第一極與所述第二電源信號(hào)端連接,第二極與所述開(kāi)關(guān)節(jié)點(diǎn)連接;
所述第二晶體管的柵極與所述第一時(shí)鐘信號(hào)端連接,第一極與所述第一電源信號(hào)端連接,第二極與所述開(kāi)關(guān)節(jié)點(diǎn)連接;
所述第一電容器的一端與所述第二電源信號(hào)端連接,另一端與所述開(kāi)關(guān)節(jié)點(diǎn)連接。
可選的,所述開(kāi)關(guān)子模塊包括:第三晶體管;
所述第三晶體管的柵極與所述開(kāi)關(guān)節(jié)點(diǎn)連接,第一極與所述第三節(jié)點(diǎn)連接,第二極與所述第二節(jié)點(diǎn)連接。
可選的,所述輸入模塊,包括:第四晶體管;
所述第四晶體管的柵極和第一極與所述輸入信號(hào)端連接,第二極與所述第一節(jié)點(diǎn)連接。
可選的,所述輸出模塊,包括:第五晶體管和第二電容器;
所述第五晶體管的柵極與所述第一節(jié)點(diǎn)連接,第一極與所述第一時(shí)鐘信號(hào)端連接,第二極與所述輸出端連接;
所述第二電容器的一端與所述第一節(jié)點(diǎn)連,另一端與所述輸出端連接。
可選的,所述控制模塊,包括:第六晶體管、第七晶體管和第三電容器;
所述第六晶體管的柵極與所述第一節(jié)點(diǎn)連接,第一極與所述第二電源信號(hào)端連接,第二極與所述第二節(jié)點(diǎn)連接;
所述第七晶體管的柵極與所述第二時(shí)鐘信號(hào)端連接,第一極與所述第一電源信號(hào)端連接,第二極與所述第三節(jié)點(diǎn)連接;
所述第三電容器的一端與所述第二節(jié)點(diǎn)連,另一端與所述第二電源信號(hào)端連接。
可選的,所述復(fù)位模塊,包括:第八晶體管和第九晶體管;
所述第八晶體管的柵極與所述第二節(jié)點(diǎn)連接,第一極與所述第二電源信號(hào)端連接,第二極與所述第一節(jié)點(diǎn)連接;
所述第九晶體管的柵極與所述第二節(jié)點(diǎn)連接,第一極與所述第二電源信號(hào)端連接,第二極與所述輸出端連接。
可選的,所述輸入模塊還分別與復(fù)位信號(hào)端、第一控制信號(hào)端和第二控制信號(hào)端連接,所述輸入模塊,包括:第十晶體管和第十一晶體管;
所述第十晶體管的柵極與所述輸入信號(hào)端連接,第一極與所述第一控制信號(hào)端連接,第二極與所述第一節(jié)點(diǎn)連接;
所述第十一晶體管的柵極與復(fù)位信號(hào)端連接,第一極與所述第二控制信號(hào)端連接,第二極與所述第一節(jié)點(diǎn)連接。
可選的,所述輸出模塊還包括:第十二晶體管;
所述第十二晶體管的柵極與所述第一電源信號(hào)端連接,第一極與所述上拉節(jié)點(diǎn)連接,第二極分別與所述第五晶體管的柵極和所述第二電容器的一端連接。
第二方面,提供了一種移位寄存器單元的驅(qū)動(dòng)方法,所述移位寄存器單元包括:輸入模塊、輸出模塊、控制模塊、復(fù)位模塊和開(kāi)關(guān)模塊;所述方法包括:
輸入階段,輸入信號(hào)端輸出的輸入信號(hào)為第一電位,第二時(shí)鐘信號(hào)端輸出的第二時(shí)鐘信號(hào)為第一電位,所述輸入模塊對(duì)第一節(jié)點(diǎn)充電,所述控制模塊向第三節(jié)點(diǎn)輸出來(lái)自第一電源信號(hào)端的第一電源信號(hào),并向第二節(jié)點(diǎn)輸出來(lái)自第二電源信號(hào)端的第二電源信號(hào),所述開(kāi)關(guān)模塊在所述輸入信號(hào)和所述第二電源信號(hào)的控制下,控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)關(guān)斷,其中所述第一電源信號(hào)為第一電位,所述第二電源信號(hào)為第二電位;
輸出階段,第一時(shí)鐘信號(hào)端輸出的第一時(shí)鐘信號(hào)為第一電位,所述第一節(jié)點(diǎn)保持第一電位,所述輸出模塊在所述第一節(jié)點(diǎn)的控制下,向輸出端輸出所述第一時(shí)鐘信號(hào),所述開(kāi)關(guān)模塊在所述第一時(shí)鐘信號(hào)和所述第一電源信號(hào)的控制下,控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)導(dǎo)通;
復(fù)位階段,所述第二時(shí)鐘信號(hào)為第一電位,所述控制模塊向所述第三節(jié)點(diǎn)輸出所述第一電源信號(hào),所述開(kāi)關(guān)模塊控制所述第二節(jié)點(diǎn)與所述第三節(jié)點(diǎn)保持導(dǎo)通狀態(tài),使所述第三節(jié)點(diǎn)的電位寫(xiě)入所述第二節(jié)點(diǎn),所述復(fù)位模塊在所述第二節(jié)點(diǎn)的控制下,分別向所述第一節(jié)點(diǎn)和所述輸出端輸出所述第二電源信號(hào)。
可選的,所述開(kāi)關(guān)模塊包括控制子模塊和開(kāi)關(guān)子模塊,其中,所述控制子模塊包括:第一晶體管、第二晶體管和第一電容器;所述開(kāi)關(guān)子模塊包括:第三晶體管;
所述輸入階段中,所述輸入信號(hào)為第一電位,所述控制子模塊中的第一晶體管開(kāi)啟,所述第二電源信號(hào)端向開(kāi)關(guān)節(jié)點(diǎn)輸出所述第二電源信號(hào),所述第三晶體管關(guān)斷;
所述輸出階段中,所述第一時(shí)鐘信號(hào)為第一電位,所述控制子模塊中的第二晶體管開(kāi)啟,所述第一電源信號(hào)端向所述開(kāi)關(guān)節(jié)點(diǎn)輸出所述第一電源信號(hào),所述第三晶體管開(kāi)啟;
所述復(fù)位階段中,所述控制子模塊中的第一電容器使所述開(kāi)關(guān)節(jié)點(diǎn)保持所述第一電位,所述第三晶體管繼續(xù)保持開(kāi)啟狀態(tài)。
可選的,所述晶體管均為P型晶體管,所述第一電位相對(duì)于所述第二電位為低電位。
第三方面,提供了一種柵極驅(qū)動(dòng)電路,所述柵極驅(qū)動(dòng)電路包括:
至少兩個(gè)級(jí)聯(lián)的如第一方面所述的移位寄存器單元。
第四方面,提供了一種顯示裝置,所述顯示裝置包括:如第三方面所述的柵極驅(qū)動(dòng)電路。
本發(fā)明提供了一種移位寄存器單元及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置,該移位寄存器單元中的開(kāi)關(guān)模塊可以在輸入信號(hào)為第一電位(即有效電位)時(shí),控制第二節(jié)點(diǎn)和第三節(jié)點(diǎn)之間關(guān)斷。由此可以避免第二時(shí)鐘信號(hào)與該輸入信號(hào)同時(shí)為第一電位時(shí),第二電源信號(hào)端寫(xiě)入至第三節(jié)點(diǎn)的第二電源信號(hào)被傳輸至第二節(jié)點(diǎn),因此可以保證該第二節(jié)點(diǎn)電位的穩(wěn)定性。進(jìn)一步的,由于復(fù)位模塊是在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,因此當(dāng)該第二節(jié)點(diǎn)的電位穩(wěn)定后,可以進(jìn)而保證該第一節(jié)點(diǎn)和輸出端的電位的穩(wěn)定性。
附圖說(shuō)明
為了更清楚地說(shuō)明本發(fā)明實(shí)施例中的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1是本發(fā)明實(shí)施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖2是本發(fā)明實(shí)施例提供的另一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖3是本發(fā)明實(shí)施例提供的又一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖4是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖5是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖6是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)方法流程圖;
圖7是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)時(shí)序圖;
圖8是本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;
圖9是本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)電路的輸出時(shí)序圖。
具體實(shí)施方式
為使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對(duì)本發(fā)明實(shí)施方式作進(jìn)一步地詳細(xì)描述。
本發(fā)明所有實(shí)施例中采用的晶體管均可以為薄膜晶體管或場(chǎng)效應(yīng)管或其他特性相同的器件,根據(jù)在電路中的作用本發(fā)明的實(shí)施例所采用的晶體管主要為開(kāi)關(guān)晶體管。由于這里采用的開(kāi)關(guān)晶體管的源極、漏極是對(duì)稱的,所以其源極、漏極是可以互換的。在本發(fā)明實(shí)施例中,將其中源極稱為第一級(jí),漏極稱為第二級(jí)。按附圖中的形態(tài)規(guī)定晶體管的中間端為柵極、信號(hào)輸入端為源極、信號(hào)輸出端為漏極。此外,本發(fā)明實(shí)施例所采用的開(kāi)關(guān)晶體管可以包括P型開(kāi)關(guān)晶體管和N型開(kāi)關(guān)晶體管中的任一種,其中,P型開(kāi)關(guān)晶體管在柵極為低電平時(shí)導(dǎo)通,在柵極為高電平時(shí)截止,N型開(kāi)關(guān)晶體管在柵極為高電平時(shí)導(dǎo)通,在柵極為低電平時(shí)截止。此外,本發(fā)明各個(gè)實(shí)施例中的多個(gè)信號(hào)都對(duì)應(yīng)有第一電位和第二電位。第一電位和第二電位僅代表該信號(hào)的電位有2個(gè)狀態(tài)量,不代表全文中第一電位或第二電位具有特定的數(shù)值。
圖1是本發(fā)明實(shí)施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖,如圖1所示,該移位寄存器單元可以包括:輸入模塊10、輸出模塊20、控制模塊30、復(fù)位模塊40和開(kāi)關(guān)模塊50。
該輸入模塊10分別與輸入信號(hào)端IN和第一節(jié)點(diǎn)N1連接,用于在來(lái)自該輸入信號(hào)端IN的輸入信號(hào)的控制下,控制該第一節(jié)點(diǎn)N1的電位。
該輸出模塊20分別與第一時(shí)鐘信號(hào)端CK、該第一節(jié)點(diǎn)N1和輸出端OUT連接,用于在該第一節(jié)點(diǎn)N1的控制下,向該輸出端OUT輸出該第一時(shí)鐘信號(hào)。
該控制模塊30分別與第二時(shí)鐘信號(hào)端CKB、第一電源信號(hào)端VGL、第二電源信號(hào)端VGH、該第一節(jié)點(diǎn)N1、第二節(jié)點(diǎn)N2和第三節(jié)點(diǎn)N3連接,用于在該第一節(jié)點(diǎn)N1的控制下,向該第二節(jié)點(diǎn)N2輸出來(lái)自該第二電源信號(hào)端VGH的第二電源信號(hào),以及在來(lái)自該第二時(shí)鐘信號(hào)端CKB的第二時(shí)鐘信號(hào)的控制下,向該第三節(jié)點(diǎn)N3輸出來(lái)自該第一電源信號(hào)端VGL的第一電源信號(hào)。
該復(fù)位模塊40分別與該第二節(jié)點(diǎn)N2、該第一節(jié)點(diǎn)N1、該輸出端OUT和該第二電源信號(hào)端VGH連接,用于在該第二節(jié)點(diǎn)N2的控制下,分別向該第一節(jié)點(diǎn)N1和該輸出端OUT輸出該第二電源信號(hào)。
該開(kāi)關(guān)模塊50分別與該輸入信號(hào)端IN、該第一時(shí)鐘信號(hào)端CK、該第一電源信號(hào)端VGL、該第二電源信號(hào)端VGH、該第二節(jié)點(diǎn)N2和該第三節(jié)點(diǎn)N3連接,用于在該輸入信號(hào)為第一電位時(shí),通過(guò)該第二電源信號(hào)控制該第二節(jié)點(diǎn)N2與該第三節(jié)點(diǎn)N3關(guān)斷,以及在該第一時(shí)鐘信號(hào)為第一電位時(shí),通過(guò)該第一電源信號(hào)控制該第二節(jié)點(diǎn)N2與該第三節(jié)點(diǎn)N3導(dǎo)通。
其中,該第一電源信號(hào)為第一電位,第二電源信號(hào)為第二電位,該第一電位相對(duì)于第二電位為低電位,且該第一電位為有效電位。
綜上所述,本發(fā)明實(shí)施例提供了一種移位寄存器單元,該移位寄存器單元中的開(kāi)關(guān)模塊可以在輸入信號(hào)為第一電位(即有效電位)時(shí),控制第二節(jié)點(diǎn)和第三節(jié)點(diǎn)之間關(guān)斷。由此可以避免第二時(shí)鐘信號(hào)與該輸入信號(hào)同時(shí)為第一電位時(shí),第二電源信號(hào)端寫(xiě)入至第三節(jié)點(diǎn)的第二電源信號(hào)被傳輸至第二節(jié)點(diǎn),因此可以保證該第二節(jié)點(diǎn)電位的穩(wěn)定性。進(jìn)一步的,由于復(fù)位模塊是在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,因此當(dāng)該第二節(jié)點(diǎn)電位穩(wěn)定后,可以進(jìn)而保證該第一節(jié)點(diǎn)和輸出端的電位的穩(wěn)定性。
圖2是本發(fā)明實(shí)施例提供的另一種移位寄存器單元的結(jié)構(gòu)示意圖,如圖2所示,該開(kāi)關(guān)模塊50,包括:控制子模塊501和開(kāi)關(guān)子模塊502;
該控制子模塊501分別與該輸入信號(hào)端IN、該第一時(shí)鐘信號(hào)端CK、該第一電源信號(hào)端VGL、該第二電源信號(hào)端VGH和開(kāi)關(guān)節(jié)點(diǎn)N4連接,用于在該輸入信號(hào)為第一電位時(shí),向該開(kāi)關(guān)節(jié)點(diǎn)N4輸出該第二電源信號(hào),以及在該第一時(shí)鐘信號(hào)為第一電位時(shí),向該開(kāi)關(guān)節(jié)點(diǎn)N4輸出該第一電源信號(hào)。
該開(kāi)關(guān)子模塊502分別與該開(kāi)關(guān)節(jié)點(diǎn)N4、該第二節(jié)點(diǎn)N2和該第三節(jié)點(diǎn)N3連接,用于在該開(kāi)關(guān)節(jié)點(diǎn)N4的電位為第二電位時(shí),控制該第二節(jié)點(diǎn)N2與該第三節(jié)點(diǎn)N3關(guān)斷,以及在該開(kāi)關(guān)節(jié)點(diǎn)N4的電位為第一電位時(shí),控制該第二節(jié)點(diǎn)N2與該第三節(jié)點(diǎn)N3導(dǎo)通。
圖3是本發(fā)明實(shí)施例提供的又一種移位寄存器單元的結(jié)構(gòu)示意圖,如圖3所示,該控制子模塊501可以包括:第一晶體管M1、第二晶體管M2和第一電容器C1。該開(kāi)關(guān)子模塊502可以包括:第三晶體管M3。
該第一晶體管M1的柵極與該輸入信號(hào)端IN連接,第一極與該第二電源信號(hào)端VGH連接,第二極與該開(kāi)關(guān)節(jié)點(diǎn)N4連接。
該第二晶體管M2的柵極與該第一時(shí)鐘信號(hào)端CK連接,第一極與該第一電源信號(hào)端VGL連接,第二極與該開(kāi)關(guān)節(jié)點(diǎn)N4連接。
該第一電容器C1的一端與該第二電源信號(hào)端VGH連接,另一端與該開(kāi)關(guān)節(jié)點(diǎn)N4連接。
該第三晶體管M3的柵極與該開(kāi)關(guān)節(jié)點(diǎn)N4連接,第一極與該第三節(jié)點(diǎn)N3連接,第二極與該第二節(jié)點(diǎn)N2連接。
進(jìn)一步的,參考圖3,該輸入模塊10可以包括:第四晶體管M4。
該第四晶體管M4的柵極和第一極與該輸入信號(hào)端IN連接,第二極與該第一節(jié)點(diǎn)N1連接。
可選的,如圖3所示,該輸出模塊20可以包括:第五晶體管M5和第二電容器C2。
該第五晶體管M5的柵極與該第一節(jié)點(diǎn)N1連接,第一極與該第一時(shí)鐘信號(hào)端CK連接,第二極與該輸出端OUT連接;該第二電容器C2的一端與該第一節(jié)點(diǎn)N1連,另一端與該輸出端OUT連接。
可選的,參考圖3,該控制模塊30可以包括:第六晶體管M6、第七晶體管M7和第三電容器C3。
該第六晶體管M6的柵極與該第一節(jié)點(diǎn)N1連接,第一極與該第二電源信號(hào)端VGH連接,第二極與該第二節(jié)點(diǎn)N2連接。
該第七晶體管M7的柵極與該第二時(shí)鐘信號(hào)端CKB連接,第一極與該第一電源信號(hào)端VGL連接,第二極與該第三節(jié)點(diǎn)N3連接。
該第三電容器C3的一端與該第二節(jié)點(diǎn)N2連,另一端與該第二電源信號(hào)端VGH連接。
參考圖3,該復(fù)位模塊40可以包括:第八晶體管M8和第九晶體管M9。
該第八晶體管M8的柵極與該第二節(jié)點(diǎn)N2連接,第一極與該第二電源信號(hào)端VGH連接,第二極與該第一節(jié)點(diǎn)N1連接;
該第九晶體管M9的柵極與該第二節(jié)點(diǎn)N2連接,第一極與該第二電源信號(hào)端VGH連接,第二極與該輸出端OUT連接。
圖4是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖,如圖4所示,該輸入模塊10還可以分別與復(fù)位信號(hào)端RST、第一控制信號(hào)端CN和第二控制信號(hào)端CNB連接,該輸入模塊10可以包括:第十晶體管M10和第十一晶體管M11。
該第十晶體管M10的柵極與該輸入信號(hào)端IN連接,第一極與該第一控制信號(hào)端CN連接,第二極與該第一節(jié)點(diǎn)N1連接。
該第十一晶體管M11的柵極與復(fù)位信號(hào)端RST連接,第一極與該第二控制信號(hào)端CNB連接,第二極與該第一節(jié)點(diǎn)N1連接。
其中,該復(fù)位信號(hào)端RST可以與下一級(jí)移位寄存器單元的輸出端相連,該第一控制信號(hào)端CN和第二控制信號(hào)端CNB為正反掃控制信號(hào)端,若該第一控制信號(hào)端CN輸出處于第一電位的第一控制信號(hào),第二控制信號(hào)端CNB輸出處于第二電位的第二控制信號(hào),可以使得該柵極驅(qū)動(dòng)電路中的各個(gè)移位寄存器單元從第一級(jí)移位寄存器單元開(kāi)始依次啟動(dòng),由此可以實(shí)現(xiàn)對(duì)顯示裝置的正向掃描。若該第一控制信號(hào)端CN輸出處于第二電位的第一控制信號(hào),第二控制信號(hào)端CNB輸出處于第一電位的第二控制信號(hào),則可以使得該柵極驅(qū)動(dòng)電路中的各個(gè)移位寄存器單元從最后一級(jí)移位寄存器單元開(kāi)始依次啟動(dòng),由此可以實(shí)現(xiàn)對(duì)顯示裝置的反向掃描。
圖5是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖,如圖5所示,該輸出模塊20還可以包括:第十二晶體管M12。
該第十二晶體管M12的柵極與該第一電源信號(hào)端VGL連接,第一極與該上拉節(jié)點(diǎn)連接,第二極分別與該第五晶體管M5的柵極和該第二電容器C2的一端連接。
在移位寄存器單元的輸出階段中,第一節(jié)點(diǎn)N1的電位為第一電位,第五晶體管M5開(kāi)啟,第一時(shí)鐘信號(hào)端CK向輸出端OUT輸出處于第一電位的第一時(shí)鐘信號(hào)。如果沒(méi)有第十二晶體管M12,則第二電容器C2的兩端分別為第一節(jié)點(diǎn)N1和輸出端OUT,當(dāng)輸出端OUT的電位在該輸出階段由第二電位跳變至第一電位(即高電位跳變至低電位)時(shí),第一節(jié)點(diǎn)N1的電位也會(huì)隨之下降,即該第一節(jié)點(diǎn)N1的電位會(huì)被進(jìn)一步拉低。由于該第一節(jié)點(diǎn)N1還分別與第四晶體管M4的第二極、第六晶體管M6的柵極以及第八晶體管M8的第二極相連,而該第四晶體管M4的柵極和第一極、第六晶體管M6的第一極以及第八晶體管M8的第一極的電位均為第一電位,當(dāng)?shù)谝还?jié)點(diǎn)N1的電位被進(jìn)一步降低時(shí),將會(huì)使得該第四晶體管M4、第六晶體管M6和第八晶體管M8工作在較高的偏壓下,影響晶體管的壽命以及工作穩(wěn)定性。
而在圖5所示的移位寄存器單元中,輸出模塊20中增加了第十二晶體管M12,此時(shí)該第二電容器C2的兩端分別為輸出端OUT以及該第十二晶體管M12的第二極。從圖5中可以看出,第十二晶體管M12柵極的電位為第一電源信號(hào)端VGL的電位(即第一電位)。在輸出階段中,當(dāng)?shù)谝还?jié)點(diǎn)N1的電位為第一電位時(shí),第十二晶體管M12的柵源電壓VGS為0,該第十二晶體管M12處于關(guān)斷狀態(tài)。因此,當(dāng)由于電容C2的自舉作用,第十二晶體管M12第二極的電位被進(jìn)一步拉低時(shí),該第一節(jié)點(diǎn)N1的電位將不受影響,可以仍然保持第一電位,從而可以保證第四晶體管M4、第六晶體管M6和第八晶體管M8工作在正常的偏壓下,進(jìn)一步保證了移位寄存器單元工作時(shí)的穩(wěn)定性。
綜上所述,本發(fā)明實(shí)施例提供了一種移位寄存器單元,該移位寄存器單元中的開(kāi)關(guān)模塊可以在輸入信號(hào)為第一電位(即有效電位)時(shí),控制第二節(jié)點(diǎn)和第三節(jié)點(diǎn)之間關(guān)斷。由此可以避免第二時(shí)鐘信號(hào)與該輸入信號(hào)同時(shí)為第一電位時(shí),第二電源信號(hào)端寫(xiě)入至第三節(jié)點(diǎn)的第二電源信號(hào)被傳輸至第二節(jié)點(diǎn),因此可以保證該第二節(jié)點(diǎn)電位的穩(wěn)定性。進(jìn)一步的,由于復(fù)位模塊是在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,因此當(dāng)該第二節(jié)點(diǎn)的電位穩(wěn)定后,可以進(jìn)而保證該第一節(jié)點(diǎn)和輸出端的電位的穩(wěn)定性。
圖6是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)方法流程圖,該方法可以用于驅(qū)動(dòng)如圖1至圖5任一所述的移位寄存器單元,如圖6所示,該方法可以包括:
步驟101、輸入階段,輸入信號(hào)端IN輸出的輸入信號(hào)為第一電位,第二時(shí)鐘信號(hào)端CKB輸出的第二時(shí)鐘信號(hào)為第一電位,輸入模塊10對(duì)第一節(jié)點(diǎn)N1充電,控制模塊30向第三節(jié)點(diǎn)N3輸出來(lái)自第一電源信號(hào)端VGL的第一電源信號(hào),并向第二節(jié)點(diǎn)N2輸出來(lái)自第二電源信號(hào)端VGH的第二電源信號(hào),開(kāi)關(guān)模塊50在輸入信號(hào)和第二電源信號(hào)的控制下,控制第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3關(guān)斷。
其中第一電源信號(hào)為第一電位,第二電源信號(hào)為第二電位。
步驟102、輸出階段,第一時(shí)鐘信號(hào)端CK輸出的第一時(shí)鐘信號(hào)為第一電位,第一節(jié)點(diǎn)N1保持第一電位,輸出模塊20在該第一節(jié)點(diǎn)N1的控制下,向輸出端OUT輸出第一時(shí)鐘信號(hào),開(kāi)關(guān)模塊50在第一時(shí)鐘信號(hào)和第一電源信號(hào)的控制下,控制第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3導(dǎo)通。
步驟103、復(fù)位階段,第二時(shí)鐘信號(hào)為第一電位,控制模塊30向第三節(jié)點(diǎn)N3輸出第一電源信號(hào),開(kāi)關(guān)模塊50控制第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3保持導(dǎo)通狀態(tài),使第三節(jié)點(diǎn)N3的電位寫(xiě)入第二節(jié)點(diǎn)N2,復(fù)位模塊40在該第二節(jié)點(diǎn)N2的控制下,分別向第一節(jié)點(diǎn)N1和輸出端OUT輸出該第二電源信號(hào)。
綜上所述,本發(fā)明實(shí)施例提供了一種移位寄存器單元的驅(qū)動(dòng)方法,在該輸入階段中,輸入信號(hào)和第二時(shí)鐘信號(hào)同時(shí)為第一電位,控制模塊會(huì)向第三節(jié)點(diǎn)輸出第一電源信號(hào),并向第二節(jié)點(diǎn)輸出第二電源信號(hào),而該開(kāi)關(guān)模塊可以保證該第二節(jié)點(diǎn)與第三節(jié)點(diǎn)關(guān)斷,因此可以避免第三節(jié)點(diǎn)的第一電源信號(hào)寫(xiě)入至第二節(jié)點(diǎn),保證了第二節(jié)點(diǎn)電位的穩(wěn)定性,進(jìn)一步的,由于復(fù)位模塊是在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,因此當(dāng)該第二節(jié)點(diǎn)的電位穩(wěn)定后,可以進(jìn)而保證該第一節(jié)點(diǎn)和輸出端的電位的穩(wěn)定性。
可選的,參考圖2,該開(kāi)關(guān)模塊50可以包括控制子模塊501和開(kāi)關(guān)子模塊502。其中,如圖3所示,該控制子模塊501可以包括:第一晶體管M1、第二晶體管M2和第一電容器C1;該開(kāi)關(guān)子模塊502可以包括:第三晶體管M3。
在該輸入階段中,該輸入信號(hào)為第一電位,該控制子模塊501中的第一晶體管M1開(kāi)啟,該第二電源信號(hào)端VGH向開(kāi)關(guān)節(jié)點(diǎn)N4輸出該第二電源信號(hào),該第三晶體管M3關(guān)斷。
該輸出階段中,該第一時(shí)鐘信號(hào)為第一電位,該控制子模塊501中的第二晶體管M2開(kāi)啟,該第一電源信號(hào)端VGL向該開(kāi)關(guān)節(jié)點(diǎn)N4輸出該第一電源信號(hào),該第三晶體管M3開(kāi)啟。
該復(fù)位階段中,該控制子模塊501中的第一電容器C1使該開(kāi)關(guān)節(jié)點(diǎn)N4保持該第一電位,該第三晶體管M3繼續(xù)保持開(kāi)啟狀態(tài)。
圖7是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)時(shí)序圖,以圖3所示的移位寄存器單元為例,對(duì)本發(fā)明實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法進(jìn)行詳細(xì)解釋。
參考圖7,在輸入階段T1中,輸入信號(hào)端IN輸出的輸入信號(hào)為第一電位,第二時(shí)鐘信號(hào)端CKB輸出的第二時(shí)鐘信號(hào)為第一電位,第一時(shí)鐘信號(hào)端CK輸出的第一時(shí)鐘信號(hào)為第二電位。第四晶體管M4和第七晶體管M7開(kāi)啟,輸入信號(hào)端IN向第一節(jié)點(diǎn)N1輸出該輸入信號(hào),將該第一節(jié)點(diǎn)N1的電位拉低;第一電源信號(hào)端VGL向第三節(jié)點(diǎn)N3輸出處于第一電位的第一電源信號(hào),將該第三節(jié)點(diǎn)N3的電位拉高。進(jìn)一步的,由于第一節(jié)點(diǎn)N1為第一電位,第六晶體管M6開(kāi)啟,第二電源信號(hào)端VGH向第二節(jié)點(diǎn)N2輸出處于第二電位的第二電源信號(hào)。同時(shí),該開(kāi)關(guān)模塊50中的第一晶體管M1在輸入信號(hào)的控制下開(kāi)啟,第二電源信號(hào)端VGH控制開(kāi)關(guān)節(jié)點(diǎn)N4的電位為第二電位,使得第三晶體管M3關(guān)斷,故此時(shí)第二節(jié)點(diǎn)N2的電位不受第三節(jié)點(diǎn)N3的影響,可以穩(wěn)定保持在第二電位。
在該輸入階段T1中,第一節(jié)點(diǎn)N1為第一電位,第二節(jié)點(diǎn)N2為第二電位,第五晶體管M5開(kāi)啟,第九晶體管M9關(guān)斷,第一時(shí)鐘信號(hào)端CK向輸出端OUT輸出處于第二電位的第一時(shí)鐘信號(hào)。
在相關(guān)技術(shù)中的輸入階段T1中,由于未設(shè)置開(kāi)關(guān)模塊,該第二節(jié)點(diǎn)N2的電位會(huì)被第三節(jié)點(diǎn)N3拉低,使得第八晶體管M8開(kāi)啟,此時(shí)第一節(jié)點(diǎn)N1和第二節(jié)點(diǎn)N2會(huì)通過(guò)第六晶體管M6和第八晶體管M8形成回路,導(dǎo)致該兩個(gè)節(jié)點(diǎn)的電位互相影響,均處于非穩(wěn)定的中間電位,影響移位寄存器單元的正常工作。而在本發(fā)明實(shí)施例提供的移位寄存器單元中,該開(kāi)關(guān)模塊可以在輸入階段T1中,當(dāng)輸入信號(hào)和第二時(shí)鐘信號(hào)同時(shí)處于第一電位時(shí),控制第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3關(guān)斷,使第二節(jié)點(diǎn)N2穩(wěn)定保持在第二電位,第八晶體管M8關(guān)斷,進(jìn)而也保證了第一節(jié)點(diǎn)N1的穩(wěn)定性。
進(jìn)一步的,在輸出階段T2中,輸入信號(hào)為第二電位,第二時(shí)鐘信號(hào)為第二電位,第一時(shí)鐘信號(hào)端CK輸出的第一時(shí)鐘信號(hào)為第一電位,第一晶體管M1、第四晶體管M4和第七晶體管M7關(guān)斷。由于第二電容器C2和第三電容器C3的存在,第一節(jié)點(diǎn)N1可以繼續(xù)保持第一電位,第二節(jié)點(diǎn)N2繼續(xù)保持第二電位。并且,由于此時(shí)該第一時(shí)鐘信號(hào)為第一電位,在電容C1的自舉作用下,第一節(jié)點(diǎn)N1的電位會(huì)被進(jìn)一步拉低,以保證第五晶體管M5充分打開(kāi),第一時(shí)鐘信號(hào)端CK向輸出端OUT輸出處于第一電位的第一時(shí)鐘信號(hào)。
同時(shí),該開(kāi)關(guān)模塊50中的第二晶體管M2可以在該第一時(shí)鐘信號(hào)的控制下開(kāi)啟,第一電源信號(hào)端向第四節(jié)點(diǎn)N4輸出處于第一電位的第一電源信號(hào),并將該第一電位存儲(chǔ)在第一電容器C1中。此時(shí),第三晶體管M3開(kāi)啟,第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3導(dǎo)通。
在復(fù)位階段T3中,輸入信號(hào)為第二電位,第一時(shí)鐘信號(hào)為第二電位,第二時(shí)鐘信號(hào)為第一電位,第一晶體管M1、第四晶體管M4和第七晶體管M7繼續(xù)關(guān)斷,第七晶體管M7開(kāi)啟,第一電源信號(hào)端向第三節(jié)點(diǎn)N3輸出處于第一電位的第一電源信號(hào)。由于第一電容器C1的存在,第四節(jié)點(diǎn)N4繼續(xù)保持第一電位,第三晶體管M3開(kāi)啟,第二節(jié)點(diǎn)N2與第三節(jié)點(diǎn)N3導(dǎo)通,使得第三節(jié)點(diǎn)N3的第一電位寫(xiě)入第二節(jié)點(diǎn)N2,第八晶體管M8和第九晶體管M9開(kāi)啟,第二電源信號(hào)端VGH分別向第一節(jié)點(diǎn)N1和輸出端OUT輸出該第二電源信號(hào),以對(duì)該第一節(jié)點(diǎn)N1和輸出端OUT進(jìn)行復(fù)位。此時(shí)第五晶體管M5關(guān)斷,輸出端OUT輸出處于第二電位的第二電源信號(hào)。
之后,該移位寄存器單元可以繼續(xù)保持該復(fù)位階段T3,直至輸入信號(hào)端IN輸出的輸入信號(hào)再次跳變?yōu)榈谝浑娢弧?/p>
從圖7中可以看出,在該移位寄存器單元的驅(qū)動(dòng)過(guò)程中,第二節(jié)點(diǎn)N2的電位在輸入和輸出階段均穩(wěn)定保持在第二電位,該第二節(jié)點(diǎn)N2電位的跳變較少,不會(huì)出現(xiàn)毛刺惡化等情況,有效保證了移位寄存器單元工作時(shí)的穩(wěn)定性。
需要說(shuō)明的是,在上述實(shí)施例中,均是以第一至第十二晶體管為P型晶體管,且第一電位為相對(duì)于該第二電位高電位為例進(jìn)行的說(shuō)明。當(dāng)然,該第一至第十二晶體管還可以采用N型晶體管,當(dāng)該第一至第十二晶體管采用N型晶體管時(shí),該第一電位相對(duì)于該第二電位可以為高電位,且該各個(gè)信號(hào)端的電位變化可以與圖7所示的電位變化相反(即二者的相位差為180度)。
綜上所述,本發(fā)明實(shí)施例提供了一種移位寄存器單元的驅(qū)動(dòng)方法,在輸入階段中,輸入信號(hào)和第二時(shí)鐘信號(hào)同時(shí)為第一電位,控制模塊會(huì)向第三節(jié)點(diǎn)輸出第一電源信號(hào),并向第二節(jié)點(diǎn)輸出第二電源信號(hào),而該開(kāi)關(guān)模塊可以保證該第二節(jié)點(diǎn)與第三節(jié)點(diǎn)關(guān)斷,因此可以避免第三節(jié)點(diǎn)的第一電源信號(hào)寫(xiě)入至第二節(jié)點(diǎn),保證了第二節(jié)點(diǎn)電位的穩(wěn)定性,進(jìn)一步的,由于復(fù)位模塊是在該第二節(jié)點(diǎn)的控制下,對(duì)第一節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,因此當(dāng)該第二節(jié)點(diǎn)的電位穩(wěn)定后,可以進(jìn)而保證該第一節(jié)點(diǎn)和輸出端的電位的穩(wěn)定性。
圖8是本發(fā)明實(shí)施例提供了一種柵極驅(qū)動(dòng)電路,該柵極驅(qū)動(dòng)電路可以包括至少兩個(gè)級(jí)聯(lián)的移位寄存器單元00,其中每個(gè)移位寄存器單元可以為如圖1至圖5任一所示的移位寄存器單元。從圖8中可以看出,每個(gè)移位寄存器單元的輸入信號(hào)端IN與上一級(jí)移位寄存器單元的輸出端OUT連接,且第一級(jí)移位寄存器單元的輸入信號(hào)端IN與幀開(kāi)啟信號(hào)端STV相連。
此外,本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路中僅采用了兩個(gè)時(shí)鐘信號(hào)端CK和CKB,在布線上空間更充足,有利于增加線寬,降低負(fù)載,提高電路的靜電抗擊能力,同時(shí)降低了對(duì)集成電路的要求。從圖7中還可以看出,該兩個(gè)時(shí)鐘信號(hào)端CK和CKB輸出的時(shí)鐘信號(hào)的頻率相同,相位相反,但每個(gè)時(shí)鐘信號(hào)的占空比并不是二分之,以此保證兩個(gè)時(shí)鐘信號(hào)的跳變時(shí)刻可以稍微錯(cuò)開(kāi)一些時(shí)間,防止兩個(gè)時(shí)鐘信號(hào)同時(shí)在跳變邊緣時(shí)電路出現(xiàn)邏輯錯(cuò)誤。
圖9是本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)電路中各移位寄存器單元的輸出時(shí)序圖。假設(shè)該柵極驅(qū)動(dòng)電路中包括128個(gè)級(jí)聯(lián)的移位寄存器單元,則從圖9中可以看出,各個(gè)移位寄存器單元可以依次輸出驅(qū)動(dòng)信號(hào),且每個(gè)移位寄存器單元的輸出信號(hào)的波形較為穩(wěn)定。
本發(fā)明實(shí)施例提供一種顯示裝置,該顯示裝置可以包括如圖8所示的柵極驅(qū)動(dòng)電路,該柵極驅(qū)動(dòng)電路可以包括至少兩個(gè)級(jí)聯(lián)的如圖1至圖5任一所示的移位寄存器單元。該顯示裝置可以為:液晶面板、電子紙、OLED面板、AMOLED面板、手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為描述的方便和簡(jiǎn)潔,上述描述的移位寄存器單元和各模塊的具體工作過(guò)程,可以參考前述方法實(shí)施例中的對(duì)應(yīng)過(guò)程,在此不再贅述。
以上所述僅為本發(fā)明的較佳實(shí)施例,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。