本發(fā)明涉及顯示技術領域,尤其涉及一種像素補償電路及顯示裝置。
背景技術:
有機發(fā)光二極管(oled,organiclightemittingdisplay)色域廣、對比度高、節(jié)能、并具有可折疊型,因而在現(xiàn)有的顯示裝置中具有強有力的競爭力。但是,由于oled的發(fā)光亮度與流經(jīng)oled的電流大小有關,所以作為驅動的晶體管的電學性能會直接影響顯示效果,尤其是晶體管的閾值電壓經(jīng)常會發(fā)生漂移,使得整個oled顯示裝置出現(xiàn)亮度不均勻的問題。
為了改善oled的顯示效果,一般都要通過驅動電路對oled進行像素補償。圖1是現(xiàn)有技術的像素補償電路的示意圖。如圖1所示,該電路包括4個晶體管t0、t1、t2以及t3和1個存儲電容cst,該電路驅動過程依次為:復位階段、閾值電壓獲取階段以及發(fā)光階段。然而,該電路存在oled偷亮的問題,即,該電路在復位階段時,oled就開始發(fā)光。在數(shù)據(jù)電壓vdata沒有完全寫入,閾值電壓未抓取完全時,oled發(fā)光亮度會不均勻,并且補償不完全,會導致畫面不良。同時在像素電源線尺寸較長時,像素電路的電源電壓vdd會產(chǎn)生較大的電壓下降(irdrop),造成oled亮度不均。
故,有必要提供一種像素補償電路及顯示裝置,以解決現(xiàn)有技術所存在的問題。
技術實現(xiàn)要素:
本發(fā)明的目的在于提供一種像素補償電路及顯示裝置,其不僅可以對閾值電壓以及電源電壓壓降進行補償,同時還可以解決oled偷亮的問題。
本發(fā)明提供一種像素補償電路,其包括:發(fā)光器件、驅動模塊、復位模塊、參考電壓寫入模塊、數(shù)據(jù)電壓寫入模塊、電源電壓寫入模塊以及發(fā)光控制模塊;
所述復位模塊的控制端與復位信號端連接,輸入端與第一節(jié)點連接,輸出端接地;用于對所述第一節(jié)點進行復位;
所述參考電壓寫入模塊的控制端與第一控制信號端連接,輸入端與參考電壓端連接,輸出端與第二節(jié)點連接;用于對所述第二節(jié)點進行復位以及將所述參考電壓端輸出的參考電壓寫入所述第二節(jié)點;
所述數(shù)據(jù)電壓寫入模塊的控制端與第二控制信號端連接,輸入端與數(shù)據(jù)電壓端連接,輸出端與所述第一節(jié)點連接;用于將所述數(shù)據(jù)電壓端輸出的數(shù)據(jù)電壓與閾值電壓的差值寫入所述第一節(jié)點;
所述電源電壓寫入模塊的控制端與第三控制信號端連接,輸入端與電源電壓端連接,輸出端與所述第二節(jié)點連接;用于將所述電源電壓端輸出的電源電壓寫入所述第二節(jié)點;
所述發(fā)光控制模塊的控制端與所述第三控制信號端連接,輸入端與所述驅動模塊的輸出端連接,輸出端與所述發(fā)光器件的陽極連接;用于控制所述驅動模塊驅動所述發(fā)光器件發(fā)光;
所述驅動模塊的第一輸入端與所述第一節(jié)點連接,第二輸入端與所述第二節(jié)點連接;
所述發(fā)光器件的陰極接地。
在本發(fā)明的像素補償電路中,所述驅動模塊包括:驅動晶體管和存儲電容;其中,
所述驅動晶體管的柵極與所述第一節(jié)點連接,所述驅動晶體管的源極與所述第二節(jié)點連接,所述驅動晶體管的漏極與所述發(fā)光控制模塊的輸入端連接;
所述存儲電容連接于所述第一節(jié)點與所述第二節(jié)點之間。
在本發(fā)明的像素補償電路中,所述復位模塊包括:第一晶體管;其中,
所述第一晶體管的柵極與所述復位控制信號端連接,所述第一晶體管的源極與所述第一節(jié)點連接,所述第一晶體管的漏極接地。
在本發(fā)明的像素補償電路中,所述參考電壓寫入模塊包括:第二晶體管;其中,
所述第二晶體管的柵極與所述第一控制信號端連接,所述第二晶體管的源極與所述參考電壓端連接,所述第二晶體管的漏極與所述第二節(jié)點連接。
在本發(fā)明的像素補償電路中,所述數(shù)據(jù)電壓寫入模塊包括:第三晶體管和第四晶體管;其中,
所述第三晶體管的柵極與所述第二控制信號端連接,所述第三晶體管的源極與所述數(shù)據(jù)電壓端連接,所述第三晶體管的漏極與所述第四晶體管的源極連接;
所述第四晶體管的柵極和漏極均與所述第一節(jié)點連接。
在本發(fā)明的像素補償電路中,所述電源電壓寫入模塊包括:第五晶體管;其中,
所述第五晶體管的柵極與所述第三控制信號端連接,所述第五晶體管的源極與所述電源端連接,所述第五晶體管的漏極與所述第二節(jié)點連接。
在本發(fā)明的像素補償電路中,所述發(fā)光控制模塊包括:第六晶體管;其中,
所述第六晶體管的柵極與所述第三控制信號端連接,所述第六晶體管的源極與所述驅動模塊的輸出端連接,所述第六晶體管的漏極與所述發(fā)光器件的陽極連接。
依據(jù)本發(fā)明的上述目的,還提供一種顯示裝置,其包括以上所述的像素補償電路。
本發(fā)明的像素補償電路及顯示裝置,通過發(fā)光控制模塊控制發(fā)光器件的發(fā)光,并且通過參考電壓寫入模塊對電源電壓壓降進行補償,從而使得其不僅可以對閾值電壓以及電源電壓壓降進行補償,同時還可以解決發(fā)光器件偷亮的問題,延緩發(fā)光器件老化并提高顯示畫面對比度。
為讓本發(fā)明的上述內容能更明顯易懂,下文特舉優(yōu)選實施例,并配合所附圖式,作詳細說明如下:
附圖說明
下面結合附圖,通過對本發(fā)明的具體實施方式詳細描述,將使本發(fā)明的技術方案及其它有益效果顯而易見。
圖1是現(xiàn)有技術的像素補償電路的示意圖;
圖2為本發(fā)明優(yōu)選實施例提供的像素補償電路的示意圖;
圖3為本發(fā)明優(yōu)選實施例提供的像素補償電路的時序圖。
具體實施方式
為了使本發(fā)明的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對本發(fā)明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
參閱圖2,圖2為本發(fā)明優(yōu)選實施例提供的像素補償電路的示意圖。如圖2所示,本發(fā)明優(yōu)選實施例提供的像素補償電路,包括:發(fā)光器件oled、驅動模塊101、復位模塊102、參考電壓寫入模塊103、數(shù)據(jù)電壓寫入模塊104、電源電壓寫入模塊105以及發(fā)光控制模塊106。
需要說明的是,復位信號端用于輸出復位信號reset,第一控制信號端用于輸出第一控制信號xscan,第二控制信號端用于輸出第二控制信號scan,第三控制信號端用于輸出第三控制信號em,數(shù)據(jù)電壓端用于輸出數(shù)據(jù)電壓vdata,參考電壓端用于輸出參考電壓vsus,電源電壓端用于輸出電源電壓vdd。
其中,復位模塊102的控制端與復位信號端連接,輸入端與第一節(jié)點a連接,輸出端接地;該復位模塊102用于對第一節(jié)點a進行復位。
參考電壓寫入模塊103的控制端與第一控制信號端連接,輸入端與參考電壓端連接,輸出端與第二節(jié)點b連接;該參考電壓寫入模塊103用于對第二節(jié)點b進行復位以及將參考電壓端輸出的參考電壓vsus寫入第二節(jié)點b。
數(shù)據(jù)電壓寫入模塊104的控制端與第二控制信號端連接,輸入端與數(shù)據(jù)電壓端連接,輸出端與第一節(jié)點a連接;該數(shù)據(jù)電壓寫入模塊104用于將數(shù)據(jù)電壓端輸出的數(shù)據(jù)電壓vdata與閾值電壓的差值寫入第一節(jié)點a。
電源電壓寫入模塊105的控制端與第三控制信號端連接,輸入端與電源電壓端連接,輸出端與第二節(jié)點b連接;該電源電壓寫入模塊105用于將電源電壓端輸出的電源電壓vdd寫入第二節(jié)點b。
發(fā)光控制模塊106的控制端與第三控制信號端連接,輸入端與驅動模塊101的輸出端連接,輸出端與發(fā)光器件oled的陽極連接;該發(fā)光控制模塊106用于控制驅動模塊101驅動發(fā)光器件oled發(fā)光。
驅動模塊101的第一輸入端與第一節(jié)點a連接,第二輸入端與第二節(jié)點b連接。發(fā)光器件oled的陰極接地。
具體地,該驅動模塊101包括:驅動晶體管t0和存儲電容cst;其中,驅動晶體管t0的柵極與第一節(jié)點a連接,驅動晶體管t0的源極與第二節(jié)點b連接,驅動晶體管t0的漏極與發(fā)光控制模塊106的輸入端連接;存儲電容cst連接于第一節(jié)點a與第二節(jié)點b之間。
該復位模塊102包括:第一晶體管t1;其中,第一晶體管t1的柵極與復位控制信號端連接,第一晶體管t1的源極與第一節(jié)點a連接,第一晶體管t1的漏極接地。
該參考電壓寫入模塊103包括:第二晶體管t2;其中,第二晶體管t2的柵極與第一控制信號端連接,第二晶體管t2的源極與參考電壓端連接,第二晶體管t2的漏極與第二節(jié)點b連接。
該數(shù)據(jù)電壓寫入模塊104包括:第三晶體管t3和第四晶體管t4;其中,第三晶體管t3的柵極與第二控制信號端連接,第三晶體管t3的源極與數(shù)據(jù)電壓端連接,第三晶體管t3的漏極與第四晶體管t4的源極連接;第四晶體管t4的柵極和漏極均與第一節(jié)點a連接。
該電源電壓寫入模塊105包括:第五晶體管t5;其中,第五晶體管t5的柵極與第三控制信號端連接,第五晶體管t5的源極與電源端連接,第五晶體管t5的漏極與所述第二節(jié)點b連接。
該發(fā)光控制模塊106包括:第六晶體管t6;其中,第六晶體管t6的柵極與第三控制信號端連接,第六晶體管t6的源極與驅動模塊101的輸出端連接,第六晶體管t6的漏極與發(fā)光器件oled的陽極連接。
需要說明的是,本優(yōu)選實施例中的第一晶體管t1、第二晶體管t2、第三晶體管t3、第四晶體管t4、第五晶體管t5、第六晶體管t6以及驅動晶體管t0均為p型晶體管。
下面結合圖3對圖2所示的像素補償電路驅動發(fā)光器件oled發(fā)光的過程進行詳細的描述。圖3為本發(fā)明優(yōu)選實施例提供的像素補償電路的時序圖。如圖3所示,該像素補償電路的工作時序圖可分為三個階段:復位階段t0、補償階段t1以及發(fā)光階段t2。
在復位階段t0,該像素補償電路對第一節(jié)點a和第二節(jié)點b進行復位。具體地,在該復位階段t0,復位信號端輸出的復位信號reset為低電平,第一控制信號信號端輸出的第一控制信號xscan為低電平,使得第一晶體管t1和第二晶體管t2導通,參考電壓端輸出的參考電壓vsus依次經(jīng)第二晶體管t2、存儲電容cst和第一晶體管t1到達接地端,形成一接地回路對存儲電容cst進行放電,進而拉低第一節(jié)點a和第二節(jié)點b的電位。需要說明的是,此時第三控制信號端輸出的第三控制信號em為高電平,使得第五晶體管t5和第六晶體管t6截止,進而避免由于此時第一節(jié)點a的電位下降造成驅動晶體管t0導通,進而避免發(fā)光器件oled在復位階段t0就發(fā)光。
在補償階段t1,第二控制信號端輸出的第二控制信號scan低電平,第一控制信號端輸出的第一控制信號xscan還是輸出低電平,并且在該像素補償電路中,第四晶體管t4的柵極與漏極短接在一起,此時可以捕捉第四晶體管t4的閾值電壓,第二晶體管t2和第三晶體管t3導通,數(shù)據(jù)電壓端輸出的數(shù)據(jù)電壓vdata與第四晶體管t4的閾值電壓vth的差值傳至第一節(jié)點a,從而第一節(jié)點a的電位為vdata-vth;參考電壓端輸出的參考電壓vsus傳至第二節(jié)點b,從而第二節(jié)點b的電位為vsus。需要說明的是,此時第三控制信號端輸出的第三控制信號em為高電平,使得第五晶體管t5和第六晶體管t6截止,避免由于此時驅動晶體管t0導通,進而避免發(fā)光器件oled在補償階段t1就發(fā)光。
在發(fā)光階段t2,第三控制信號端輸出的第三控制信號em為低電平,使得第第五晶體管t5和第六晶體管t6導通,電源電壓端輸出的電源電壓vdd傳至第二節(jié)點b,從而使得第二節(jié)點b經(jīng)歷從補償階段t1的參考電壓vsus到發(fā)光階段t2的電源電壓vdd的瞬時跳變,使得此時第一節(jié)點a的電位為vdata-vth+vdd-vsus。同時,驅動晶體管t0此時導通,并且流經(jīng)驅動晶體管t0的電流滿足以下函數(shù)關系:
從該函數(shù)關系的計算結果來看,該流經(jīng)發(fā)光器件oled的電流只與數(shù)據(jù)電壓vdata以及參考電壓vsus有關,而與驅動晶體管t0的閾值電壓和容易產(chǎn)生壓降的電源電壓vdd無關。該像素補償電路不僅具有閾值電壓補償功能,同時還具有像素電源線上的壓降補償功能。
本優(yōu)選實施例的像素補償電路,通過發(fā)光控制模塊控制發(fā)光器件的發(fā)光,并且通過參考電壓寫入模塊對電源電壓壓降進行補償,從而使得其不僅可以對閾值電壓以及電源電壓壓降進行補償,同時還可以解決發(fā)光器件偷亮的問題,延緩發(fā)光器件老化并提高顯示畫面對比度。
本發(fā)明還提供一種顯示裝置。在本實施方式中,該顯示裝置包括上述優(yōu)選實施例提供的像素補償電路,具體可參照上述優(yōu)選實施例提供的像素補償電路的描述,在此不做贅述。
本發(fā)明的像素補償電路及顯示裝置,通過發(fā)光控制模塊控制發(fā)光器件的發(fā)光,并且通過參考電壓寫入模塊對電源電壓壓降進行補償,從而使得其不僅可以對閾值電壓以及電源電壓壓降進行補償,同時還可以解決發(fā)光器件偷亮的問題,延緩發(fā)光器件老化并提高顯示畫面對比度。
綜上,雖然本發(fā)明已以優(yōu)選實施例揭露如上,但上述優(yōu)選實施例并非用以限制本發(fā)明,本領域的普通技術人員,在不脫離本發(fā)明的精神和范圍內,均可作各種更動與潤飾,因此本發(fā)明的保護范圍以權利要求界定的范圍為準。