專利名稱:視頻發(fā)光二極管點陣顯示單元的制作方法
技術領域:
本發(fā)明涉及一種視頻發(fā)光二極管(LED)點陣顯示單元。
隨著信息產業(yè)的飛速發(fā)展,人們迫切需要大規(guī)模的信息傳播方式,大屏幕乃至超大屏幕視頻顯示的需求日益膨脹,特別是戶外視頻LED顯示日益增加。點陣LED顯示方式是解決這方面問題極為有效的途徑之一。然而,現(xiàn)階段的LED點陣顯示方式的技術,存在顯示速度慢、色彩層次低等諸多方面問題,不能滿足高分辨乃至特高分辨視頻顯示的需求,嚴重制約了行業(yè)的發(fā)展。
本發(fā)明的目的是提供一種在解決視頻顯示速度要求的同時,能夠使RGB(紅,藍,綠)三色素中任何一種色度,達到256級灰度即能顯示16M種顏色的視頻發(fā)光二極管點陣顯示單元。
本發(fā)明的技術方案是這樣實現(xiàn)的該視頻發(fā)光二極管(LED)點陣顯示單元,由單元芯片(U1,U2),TLL74193計數(shù)器(U3),兩片TTL74138(U4,U5),信號輸入接口,信號輸出接口,MOSFET(大功率三極管)組成。單元芯片(U1,U2)分別與所述的TLL74193計數(shù)器(U3),兩片TTL74138(U4,U5),信號輸入接口,信號輸出接口,MOSFET(大功率三極管)相連。所述的單元芯片(U1,U2)通過信號輸入接口并行接收由行管理器傳送的色灰度數(shù)據(jù),并將接收到的色灰度數(shù)據(jù)傳送至對應的LED顯示塊。與此同時,單元芯片驅動TTL74193(U3)計數(shù)器開始進行計數(shù),在規(guī)定的行控制信號掃描時間內,經TTL74138(U4,U5)譯碼器,由16只MOSFET將16行的掃描信號傳送至每一對應的LED顯示塊;所述的信號接收接口接收由行管理器傳送的數(shù)據(jù)信號;所述的TTL74193(U3)計數(shù)器由單元芯片驅動,進行實時的16行掃描的計數(shù);所述的TTL74138(U4,U5)譯碼器完成信號數(shù)據(jù)的16行轉換;所述的大功率三極管(MOSFET)將TTL74138(U4,U5)譯碼器的轉換數(shù)據(jù),對應地傳送至每一LED顯示塊;所述的信號輸出接口將由單元芯片(U2)輸出的顯示信號,傳送至下一顯示單元。
上述采用發(fā)光二極管點陣顯示,單元芯片采用LED-ZQL9701芯片。
本發(fā)明視頻發(fā)光二極管點陣顯示與現(xiàn)有技術相比較具有下列積極效果1.LED-ZQL9701的動態(tài)掃描顯示方式,極大的降低了系統(tǒng)的復雜度,減少了元器件個數(shù),有利于延長系統(tǒng)使用壽命,降低生產制造成本,減輕維修使用負擔。
2.LED-ZQL9701模塊顯示單元,以串行作為相互連接方式,連接線少,確保降低相互間數(shù)據(jù)干擾,方便模塊的安裝,調試及使用維護。
3.LED-ZQL9701具有完整的自掃描時序控制。因此,可以滿足數(shù)據(jù)傳送速率的要求下,任意組合拼接,具有極大的靈活性,滿足各行各業(yè)的不同需求。
4.點陣的顯示方式,非常方便于漢字等多種文字的模塊化顯示。顯示既可用于高檔視頻顯示模塊,又可用于普通西文特別是漢字字符顯示方式。
下面將結合附圖對本發(fā)明的視頻發(fā)光二極管點陣顯示單元作進一步描述
圖1是本發(fā)明的視頻發(fā)光二極管(LED)點陣顯示單元的電路原理圖;圖2是本發(fā)明的視頻發(fā)光二極管(LED)點陣顯示單元的工作原理方框圖;圖3本發(fā)明的視頻發(fā)光二極管(LED)點陣顯示單元的LED-ZQL9701芯片的結構圖;參照上述附圖,所述的LED-ZQL9701芯片同時接收行數(shù)據(jù)時鐘信號與行級聯(lián)數(shù)據(jù)信號。
當接收行數(shù)據(jù)時鐘信號時,進入時鐘再生處理。此時,通過時鐘再生處理后的數(shù)據(jù)信號一方面?zhèn)魉椭習r鐘接力進行數(shù)據(jù)接力傳送,經時鐘接力單元輸出接口輸出。另一方面?zhèn)魉椭辆C合邏輯控制器。
綜合邏輯控制器將時鐘再生處理器送入的顯示數(shù)據(jù)同時送入顯示參數(shù)處理器,單元顯示輸出接口與數(shù)據(jù)識別定位器。
當接收行級聯(lián)數(shù)據(jù)信號時,將串行接收的信號進行濾波處理。經濾波處理后的數(shù)據(jù)送入數(shù)據(jù)識別定位器,并同時進行串行移位數(shù)據(jù)傳送,將行級聯(lián)數(shù)據(jù)信號傳送至下一顯示單元。
當數(shù)據(jù)識別定位器接收到綜合邏輯控制器與串行接收濾波器送入的數(shù)據(jù)信號時,將數(shù)據(jù)信號送入顯示參數(shù)處理器,經顯示參數(shù)處理后的顯示數(shù)據(jù),送入單元顯示輸出接口。此時,單元顯示輸出接口將顯示參數(shù)處理器與綜合邏輯控制器送入的數(shù)據(jù)信號輸出。
圖3所示的顯示單元的電路由單元芯片(U1,U2),TLL74193計數(shù)器(U3),兩片TTL74138(U4,U5),信號輸入接口組成。芯片U1的管腳CLKIN,DINRA,DINGA,DINRB,DINGB,CLRIN對應與P1的管腳CLKIN,DINRA,DINGA,DINRB,DINGB,CLRIN相連;芯片U1的管腳CLKOUT,DOUTA,DOUTB,DOUTC,DOUTD,CLROUT對應與U2的管腳CLKIN,DINA,DINB,DINC,DIND,CLRIN相連;U2的管腳CLKOUT,DOUTA,DOUTB,DOUTC,DOUTD,CLROUT對應與P2的CLKOUT,DOUTRA,DOUTGA,DOUTRB,DOUTGB,CLROUT相連;芯片U1的管腳HCLK,CLROU-T(CLR)對應與U3的HCLK,CLR相連;芯片U1的管腳RA01-RA032對應與T1的RA01-T32的RA032相連;芯片U1的管腳GA01-GA032對應與T33的GA01-T64的GA032相連;芯片U1的管腳RB01-RB032對應與T65的RB01-T96的RB032相連;芯片U1的管腳GB01-GB032對應與T97的GBO1-T128的GB032相連;芯片U2的管腳RA033-RA064對應與T1 29的RA033-T160的RA064相連;U2的管腳RB033-RB064對應與T161的管腳GA033-T192的GA064相連;芯片U2的管腳GA033-GA064對應T193的GA033-T224的GA064相連;芯片U2的管腳GB033-GB064對應與T225的GB033-T256的GB064相連;L1,L9的管腳RA1-RA8與T1的RA1-T8的RA8相連;L1,L9的GA1-GA8與T33的GA1-T40的GA8相連;L2,L10的RA9-RA16與T41的GA9-T48的GA16相連;L2,L10的管腳GA9-GA16與T41的GA9-T48的GA16相連;L3,L11的RA17-RA24與T17的GA9-T24的RA24相連;L3,L11的管腳GA17-GA24與T49的GA17-T56的GA16相連;L4,L12的管腳RA25-RA32與T25的RA25-T32的RA32相連;L4,L12的管腳GA25-GA32與T57的GA25-T64的GA32相連;L5,L13的管腳RA33-RA40與T129的RA33-T136的RA40相連;L5,L13的管腳GA33-GA40與T193的GA33-T200的GA40相連;L6,L14的管腳RA41-RA48與T137的RA41-T144的RA48相連;L6,L14的管腳GA41-GA48與T201的GA41-T208的GA48相連;L7,L15的管腳RA49-RA56與T145的RA49-T152的RA56相連;L7,L15的管腳GA49-GA56與T209的GA49-T216的GA56相連;L8,L16的管腳RA57-RA64與T153的RA57-T160的RA64相連;L8,L16的管腳GA57-GA64與T217的GA57-T224的GA64相連;L17,L25的管腳RB1-RB8與T65的RB1-T72的RB8相連;L17,L25的管腳GB1-GB8與T97的GB1-T104的GB8相連;L18,L26的管腳RB9-RB16與T73的RB9-T80RB16相連;L18,L26的管腳GB9-GB16與T105的GB9-T112的GB16相連;L19,L27的管腳RB17-RB24與T81的RB17-T88的RB24相連;L19,L27的管腳GB17-GB24與T113的GB17-T120的GB24相連;L20,L28的管腳RB25-RB32與T89的RB25-T96的RB32相連;L20,L28的管腳GB25-GB32與T121的GB25-T128的GB32相連;L21,L29的管腳RB33-RB40與T161的RB33-T168的RB40相連;L21,L29的管腳GB33-GB40與T225的GB33-T232的GB40相連;L22,L30的管腳RB41-RB48與T169的RB41-T176的RB48相連;L22,L30的管腳GB41-GB48與T233的GB41-T240的GB48相連;L23,L31的管腳RB49-RB56與T177的RB49-T184的RB56相連;L23,L31的管腳GB49-GB56與T241的GB49-T248的GB56相連;L24,L32的管腳RB57-RB64與T185的RB57-T192的RB64相連;L24,L32的管腳GB57-GB64與T249的GB57-T256的GB64相連;TTL74138的管腳H01-H016與16只MOSFET-P1的RPMOS1-RPMOS16相連;RPMOS1的H1-RPMOS8的H8與LI-L8的管腳H1-H8相連,還與L17-L24的管腳H1-H8相連;RPMOS9的H9-RPMOS16的H16與L9-L16的管腳H9-H16相連,還與L25-L32的管腳H9-H16相連;VCC分別與U1,U2,U3,U4,U5,P1,P2,大功率三極管相連;上述LED-ZQL9701芯片以行動態(tài)掃描方式,在視頻顯示單元內,完成行掃描時間段內的色彩灰度的顯示,實現(xiàn)本模塊16行的顯示刷新?;叶葘崿F(xiàn)以256等級非等分方式行掃描時間間隔為色灰度單位,以行管理器傳送來的色灰度數(shù)據(jù)為倍數(shù),以調正色灰度單位為顯示時間單元顯示該列所對應的色灰度狀態(tài)。
本發(fā)明的工作過程如下單元芯片(U1,U2)通過信號輸入接口串行接收由行管理器傳送的行數(shù)據(jù)時鐘信號與行級聯(lián)數(shù)據(jù)信號。當接收行數(shù)據(jù)時鐘信號時,進入時鐘再生處理。此時,通過時鐘再生處理的數(shù)據(jù)信號一方面?zhèn)魉椭習r鐘接力進行數(shù)據(jù)接力傳送輸出,另一方面?zhèn)魉椭辆C合邏輯控制器。綜合邏輯控制器將時鐘再生處理器送入的顯示數(shù)據(jù)同時送入顯示參數(shù)處理器,單元顯示輸出接口與數(shù)據(jù)識別定位器。
當接收行級聯(lián)數(shù)據(jù)信號時,將串行接收的信號進行濾波處理。經濾波處理后的數(shù)據(jù)送入數(shù)據(jù)識別定位器,并同時進行串行移位數(shù)據(jù)傳送,將行級聯(lián)數(shù)據(jù)信號傳送至下一顯示單元。當數(shù)據(jù)識別定位器接收到綜合邏輯控制器與串行接收濾波器送入的數(shù)據(jù)信號時,將數(shù)據(jù)信號送入顯示參數(shù)處理器,經顯示參數(shù)處理后的顯示數(shù)據(jù),送入單元顯示輸出接口。此時,單元顯示輸出接口將顯示參數(shù)處理器與綜合邏輯控制器送入的數(shù)據(jù)信號輸出。
權利要求
1,一種視頻發(fā)光二極管點陣顯示單元,由單元芯片(U1,U2),TLL74193計數(shù)器(U3),兩片TTL74138(U4,U5),信號輸入接口,信號輸出接口,MOSFET(大功率三極管)組成其特征在于單元芯片(U1,U2),分別于所述的TLL74193計數(shù)器(U3),兩片TTL74138(U4,U5),信號輸入接口,信號輸出接口,大功率三極管相連,所述的LED-U6643芯片將由行管理器傳送的色灰度顯示數(shù)據(jù)經信號輸入接口送入單元芯片(U1,U2),通過單元芯片(U1,U2)的傳送,4bit計數(shù)器開始工作,在規(guī)定的單位時間內,由4-16譯碼器通過大功率三極管將行顯示數(shù)據(jù)分配至對應的顯示模塊,與次同時,經U1,U2處理的串行顯示數(shù)據(jù),一方面經U1,U2的驅動電路輸入列顯示信號,另一方面經單元芯片U2將串行顯示數(shù)據(jù)傳送至下一LED顯示點陣顯示單元,所述的4bit計數(shù)器,完成規(guī)定的單位時間內的計時,所述的4-16譯碼器,完成串行顯示數(shù)據(jù)的16行的分配,所述的串行顯示數(shù)據(jù)輸入接口,輸入由行管理器送入的數(shù)據(jù)信號,所述的串行顯示數(shù)據(jù)輸出接口,傳送由單元芯片(U2)送出的串行顯示數(shù)據(jù)。所述的驅動電路,分別由單元芯片(U1,U2)操作,完成串行顯示數(shù)據(jù)的列信號送入對應的顯示模塊顯示。
2,根據(jù)權利要求1所述的視頻發(fā)光二極管點陣顯示單元,其特征在于所述的LED-ZQL9701芯片U1的管腳CLKININ,DINRA,DINGA,DINRB,DINGB,CLRIN對應與P1的管腳CLKIN,DINRA,DINGA,DINRB,DINGB,CLRIN相連;芯片U1的管腳CLKOUT,DOUTA,DOUTB,DOUTC,DOUTD,CLROUT對應與U2的管腳CLKIN,DINA,DINB,DINC,DIND,CLRIN相連;U2的管腳CLKOUT,DOUTA,DOUTB,DOUTC,DOUTD,CLROUT對應與P2的CLKOUT,DOUTRA,DOUTGA,DOUTRB,DOUTGB,CLROUT相連;芯片U1的管腳HCLK,CLR對應與U2的HCLK,CLR相連;芯片U1的管腳RA01-RA032對應與T1的RA01-T32的RA032相連;芯片U1的管腳GA01-GA032對應與T33的GA01-T64的GA032相連;芯片U1的管腳RB01-RB032對應與T65的RB01-T96的RB032相連;芯片U1的管腳GB01-GB032對應與T97的GB01-T128的GB032相連;芯片U2的管腳RA033-RA064對應與T129的RA033-T160的RA064相連;U2的管腳RB033-RB064對應與T161的管腳GA033-T192的GA064相連;芯片U2的管腳GA033-GA064對應T193的GA033-T224的GA064相連;芯片U2的管腳GB033-GB064對應與T225的GB033-T256的GB064相連;L1,L9的管腳RA1-RA8與T1的RA1-T8的RA8相連;L1,L9的GA1-GA8與T33的GA1-T40的GA8相連;L2,L10的RA9-RA16與T41的GA9-T48的GA16相連;L2,L10的管腳GA9-GA16與T41的GA9-T48的GA16相連;L3,L11的RA17-RA24與T17的GA9-T24的RA24相連;L3,L11的管腳GA17-GA24與T49的GA17-T56的GA16相連;L4,L12的管腳RA25-RA32與T25的RA25-T32的RA32相連;L4,L12的管腳GA25-GA32與T57的GA25-T64的GA32相連;L5,L13的管腳RA33-RA40與T129的RA33-T136的RA40相連;L5,L13的管腳GA33-GA40與T193的GA33-T200的GA40相連;L6,L14的管腳RA41-RA48與T137的RA41-T144的RA48相連;L6,L14的管腳GA41-GA48與T201的GA41-T208的GA48相連;L7,L15的管腳RA49-RA56與T145的RA49-T152的RA56相連;L7,L15的管腳GA49-GA56與T209的GA49-T216的GA56相連;L8,L16的管腳RA57-RA64與T153的RA57-T160的RA64相連;L8,L16的管腳GA57-GA64與T217的GA57-T224的GA64相連;L17,L25的管腳RB1-RB8與T65的RB1-T72的RB8相連;L17,L25的管腳GB1-GB8與T97的GB1-T104的GB8相連;L18,L26的管腳RB9-RB16與T73的RB9-T80RB16相連;L18,L26的管腳GB9-GB16與T105的GB9-T112的GB16相連;L19,L27的管腳RB17-RB24與T81的RB17-T88的RB24相連;L19,L27的管腳GB17-GB24與T113的GB17-T120的GB24相連;L20,L28的管腳RB25-RB32與T89的RB25-T96的RB32相連;L20,L28的管腳GB25-GB32與T121的GB25-T128的GB32相連;L21,L29的管腳RB33-RB40與T161的RB33-T168的RB40相連;L21,L29的管腳GB33-GB40與T225的GB33-T232的GB40相連;L22,L30的管腳RB41-RB48與T169的RB41-T176的RB48相連;L22,L30的管腳GB41-GB48與T233的GB41-T240的GB48相連;L23,L31的管腳RB49-RB56與T177的RB49-T184的RB56相連;L23,L31的管腳GB49-GB56與T241的GB49-T248的GB56相連;L24,L32的管腳RB57-RB64與T185的RB57-T192的RB64相連;L24,L32的管腳GB57-GB64與T249的GB57-T256的GB64相連;TTL74138的管腳H01-H016與16只MOSFET-P1的RPMOS1-RPMOS16相連;RPMOS1的H1-RPMOS8的H8與LI-L8的管腳H1-H8相連,還與L17-L24的管腳H1-H8相連;RPMOS9的H9-RPMOS16的H16與L9-L16的管腳H9-H16相連,還與L25-L32的管腳H9-H16相連;VCC分別與U1,U2,U3,U4,U5,P1,P2,RPMOS(大功率三極管)相連。
全文摘要
本發(fā)明公開了一種視頻發(fā)光二極管點陣顯示單元,其特征在于LED-ZQL9701芯片將由行管理器傳送的色灰度顯示數(shù)據(jù)經信號輸入接口送入單元芯片(U1,U2),通過單元芯片(U1,U2)的傳送,4bit計數(shù)器開始工作。在規(guī)定的單位時間內,由4-16譯碼器通過大功率三極管將行顯示數(shù)據(jù)分配至對應的顯示模塊。與此同時,經U1,U2處理的串行顯示數(shù)據(jù),一方面經U1,U2的驅動電路輸入列顯示信號,另一方面經單元芯片U2將串行顯示數(shù)據(jù)傳送至下一LED顯示點陣顯示單元。
文檔編號G09F9/33GK1165361SQ9611407
公開日1997年11月19日 申請日期1996年12月31日 優(yōu)先權日1996年12月31日
發(fā)明者商松 申請人:熊小梅