專利名稱:在顯示器驅(qū)動(dòng)電路中減少頻寬與峰值電流要求的內(nèi)部行序列器的制作方法
相關(guān)應(yīng)用交叉參考本申請(qǐng)是名為“顯示器驅(qū)動(dòng)電路中減少頻寬與峰值電流要求的內(nèi)部行序列器”于1997年11月14日提交的,我們的現(xiàn)有美國(guó)申請(qǐng)?zhí)?8/970,433的連續(xù)部分。為其完整性起見,列在此處作為參考。
背景技術(shù):
發(fā)明領(lǐng)域本發(fā)明通常涉及驅(qū)動(dòng)電子顯示器的電路,并特別涉及使用內(nèi)部序列器來順序地驅(qū)動(dòng)顯示器的字線的系統(tǒng)和方法。
背景技術(shù):
描述
圖1表示現(xiàn)有技術(shù)顯示器驅(qū)動(dòng)電路100,用于驅(qū)動(dòng)顯示器102,其包含排列成768行與1024列的像素單元陣。顯示器驅(qū)動(dòng)電路100包含行譯碼器104,寫保持寄存器106,指針108,指令譯碼器110,反置邏輯112,定時(shí)發(fā)生器114,和輸入緩沖器116,118,和120。驅(qū)動(dòng)電路100經(jīng)SCLK端子122接收時(shí)鐘信號(hào),經(jīng)反置(INV)端子124接收反置信號(hào),經(jīng)32位系統(tǒng)數(shù)據(jù)總線126接收數(shù)據(jù)和地址,經(jīng)2位操作碼總線128接收操作指令,所有的信號(hào)皆來自未示出的一個(gè)系統(tǒng)(例如計(jì)算機(jī))。定時(shí)發(fā)生器借助于本領(lǐng)域公知的技術(shù)產(chǎn)生定時(shí)信號(hào),并把這些定時(shí)信號(hào)經(jīng)時(shí)鐘信號(hào)線(未示出)提供給驅(qū)動(dòng)電路100的元件,以協(xié)調(diào)每個(gè)元件的操作。
反置邏輯112經(jīng)INV端子124和緩沖器116接收來自系統(tǒng)的反置信號(hào),及經(jīng)系統(tǒng)數(shù)據(jù)總線126和緩沖器118接收來自系統(tǒng)的數(shù)據(jù)和地址。反置邏輯112在32位內(nèi)部數(shù)據(jù)總線130上聲明接收的數(shù)據(jù)和地址以響應(yīng)第一個(gè)反置信號(hào)(INV)。反置邏輯112在內(nèi)部數(shù)據(jù)總線130上聲明接收的數(shù)據(jù)的補(bǔ)碼以響應(yīng)第二個(gè)反置信號(hào)(INV)。內(nèi)部數(shù)據(jù)總線130把聲明的數(shù)據(jù)提供給寫保持寄存器106,把聲明的行地址(經(jīng)其32根線的10根)提供給行譯碼器104。
指令譯碼器110經(jīng)操作碼總線128和緩沖器120從系統(tǒng)接收操作碼指令,并且經(jīng)內(nèi)部控制總線132把控制信號(hào)提供給行譯碼器104,寫保持寄存器106,和指針108以響應(yīng)接收的指令。為了響應(yīng)在系統(tǒng)數(shù)據(jù)總線126上系統(tǒng)聲明的數(shù)據(jù)及在操作碼總線128上的第一指令(即數(shù)據(jù)寫入),指令譯碼器110在控制總線132上聲明控制信號(hào),引致寫保持寄存器106經(jīng)內(nèi)部數(shù)據(jù)總線130把聲明的數(shù)據(jù)裝載到寫保持寄存器106的第一部分。因?yàn)閮?nèi)部數(shù)據(jù)總線130僅32位寬,需要32個(gè)數(shù)據(jù)寫入命令來把整行的(1024位)數(shù)據(jù)裝載到寫保持寄存器106中。指針108經(jīng)一束線134提供地址,其指示數(shù)據(jù)將要寫入的寫保持寄存器106部分。當(dāng)執(zhí)行每個(gè)相繼的數(shù)據(jù)寫入命令時(shí),指針108對(duì)線134上聲明的地址加一以指示寫保持寄存器106的下一32位部分。
為了響應(yīng)在系統(tǒng)數(shù)據(jù)總線126上系統(tǒng)聲明的行地址及在操作碼總線128上的第二指令(即裝載行地址),指令譯碼器110在控制總線132上聲明控制信號(hào),引致行譯碼器104儲(chǔ)存聲明的行地址。然后,為了響應(yīng)在操作碼總線128上系統(tǒng)聲明的第三指令(即陣列寫入),指令譯碼器110在控制總線132上聲明控制信號(hào),引致寫保持寄存器106在一套1024個(gè)數(shù)據(jù)輸出端子136上聲明1024位儲(chǔ)存的數(shù)據(jù),并引致行譯碼器104譯碼儲(chǔ)存的行地址并在對(duì)應(yīng)譯碼的行地址的一套768根字線之一138上聲明寫入信號(hào)。在對(duì)應(yīng)字線上的寫入信號(hào)引致數(shù)據(jù)輸出端子136上聲明的數(shù)據(jù)被鎖入顯示器102的像素單元(未示于圖1中)的對(duì)應(yīng)行。
本領(lǐng)域技術(shù)人員將認(rèn)為寫保持寄存器106,指針108,反置邏輯112,及緩沖器116和118一起起著數(shù)據(jù)處理裝置150的功用,可從系統(tǒng)接收數(shù)據(jù),積累和格式化數(shù)據(jù),把數(shù)據(jù)提供給顯示器102。行譯碼器104起著行選擇裝置160的功用,可選擇顯示器102的一行,數(shù)據(jù)處理裝置150提供的數(shù)據(jù)寫入其中。指令譯碼器110起著指令裝置的功用,可從系統(tǒng)接收操作碼指令,并控制和協(xié)調(diào)數(shù)據(jù)處理裝置150和行選擇裝置160以響應(yīng)接收的操作碼指令。
圖2表示顯示器100的示例性像素單元200(r,c),此處(r)和(c)分別表示像素單元的行和列。像素單元200包含鎖存器202,像素電極204,及開關(guān)晶體管206和208。鎖存器202為靜態(tài)隨機(jī)訪問存儲(chǔ)器(SRAM)鎖存器。鎖存器202的一個(gè)輸入經(jīng)晶體管206耦合到Bit+數(shù)據(jù)線210(c),而鎖存器202的另一輸入經(jīng)晶體管208耦合到Bit-數(shù)據(jù)線212(c)。晶體管206和208的門端耦合到字線138(r)。鎖存器202的輸出端214耦合到像素電極204。字線138(r)上的寫入信號(hào)把晶體管206和208置為導(dǎo)通狀態(tài),引致數(shù)據(jù)線210(c)和212(c)上聲明的補(bǔ)碼數(shù)據(jù)被鎖住,以使鎖存器202的輸出端214,和耦合的像素電極204,與數(shù)據(jù)線210(c)處于同一邏輯電平。
圖3表示指令表300,其列出了用于驅(qū)動(dòng)顯示器驅(qū)動(dòng)電路100的操作碼指令。每個(gè)操作參考圖1作出了解釋。操作碼(00)對(duì)應(yīng)無操作指令,其為驅(qū)動(dòng)電路100所忽視。操作碼(01)為數(shù)據(jù)寫入命令,其引致在系統(tǒng)數(shù)據(jù)總線126上聲明的數(shù)據(jù)被裝載進(jìn)寫保持寄存器106。操作碼(11)為裝載行地址命令,其引致在數(shù)據(jù)總線126上聲明的行地址被裝載進(jìn)行譯碼器104。操作碼(10)為陣列寫入命令,其引致儲(chǔ)存在寫保持寄存器106中的一行(1024位)數(shù)據(jù)傳送到與儲(chǔ)存在行譯碼器104中行地址對(duì)應(yīng)的像素單元行的鎖存器。
圖4為表示如上所述操作碼如何用于控制驅(qū)動(dòng)電路100的定時(shí)圖。在第一個(gè)SCLK周期期間,系統(tǒng)在操作碼總線128上聲明數(shù)據(jù)寫入命令(01),引致系統(tǒng)數(shù)據(jù)總線126(D[31:0])上聲明的第一個(gè)32位數(shù)據(jù)塊(塊0)裝載進(jìn)寫保持寄存器106。在下31個(gè)SCLK周期期間,系統(tǒng)聲明數(shù)據(jù)寫入命令(01),引致31個(gè)更多的32位塊裝載進(jìn)寫保持寄存器106,因此在寫保持寄存器106中組裝成一完整行(1024位)。下一步,系統(tǒng)在系統(tǒng)數(shù)據(jù)總線126的10位(如D[9:0])上聲明行地址(RA)并在操作碼總線128上聲明裝載行地址命令(11),把聲明的地址裝載進(jìn)行譯碼器104。最后,系統(tǒng)在操作碼總線128上聲明陣列寫入命令(10),引致寫保持寄存器106中完整行的數(shù)據(jù)裝載進(jìn)顯示器102的由行譯碼器104中地址識(shí)別的一行像素單元中。
現(xiàn)有技術(shù)顯示器驅(qū)動(dòng)器100至少具有兩個(gè)缺點(diǎn)。首先,因?yàn)檎?1024位)數(shù)據(jù)一次寫入顯示器102,驅(qū)動(dòng)電路100和顯示器102產(chǎn)生相對(duì)較大的峰值電流。其次,因?yàn)樾械刂繁仨氃诎衙啃袛?shù)據(jù)寫入顯示器102之前被裝載,驅(qū)動(dòng)電路100具有相對(duì)較高的系統(tǒng)接口頻寬要求。因而,峰值電流和系統(tǒng)頻寬要求是相互關(guān)聯(lián)的,因?yàn)橛捎诒仨氀b載額外的行地址的緣故,一次把數(shù)據(jù)寫入較小的像素單元塊以減少峰值電流要求增加了頻寬要求。所需要的是減少了峰值電流要求和減少了系統(tǒng)接口頻寬要求的顯示器驅(qū)動(dòng)電路。
概述描述了一新穎顯示器驅(qū)動(dòng)電路。顯示器驅(qū)動(dòng)電路的一個(gè)實(shí)施例包含行序列器,一次輸出提供一系列行地址。驅(qū)動(dòng)電路進(jìn)一步包含具有輸入的行譯碼器,耦合到行序列器的輸出,和許多輸出端子。行譯碼器譯碼行序列器提供的每個(gè)地址,在對(duì)應(yīng)的一個(gè)輸出端子聲明數(shù)據(jù)寫信號(hào)。任選地,顯示器驅(qū)動(dòng)電路包含行地址寄存器,提供初始行地址給行序列器。行地址寄存器進(jìn)而包含輸入端子以接收另一初始行地址。行序列器包含接收控制信號(hào)的控制輸入端子。為了對(duì)接收的第一個(gè)控制信號(hào)作出響應(yīng),行序列器輸出一系列行地址的下一個(gè)地址。為了對(duì)接收的第二個(gè)控制信號(hào)作出響應(yīng),行序列器接收來自行地址寄存器的其它初始行地址,并輸出起始于其它初始行地址的一系列新的行地址。任選地,行序列器輸出一系列子行地址,和行譯碼器為子行譯碼器。
顯示器驅(qū)動(dòng)電路的特定實(shí)施例進(jìn)一步包含數(shù)據(jù)路徑序列器和數(shù)據(jù)路由器。數(shù)據(jù)路徑序列器一次輸出提供一系列路徑地址。數(shù)據(jù)路由器具有耦合到用于接收數(shù)據(jù)路徑地址的數(shù)據(jù)路徑序列器的輸出的輸入端集,數(shù)據(jù)輸入端集,第一數(shù)據(jù)輸出端集,和第二數(shù)據(jù)輸出端集。數(shù)據(jù)路由器通過有選擇地把數(shù)據(jù)輸入端集與第一或第二數(shù)據(jù)輸出端集(取決于從數(shù)據(jù)路徑序列器接收的路徑地址)相耦合來路由數(shù)據(jù)。
顯示器驅(qū)動(dòng)電路的另一特定實(shí)施例進(jìn)一步包含子行序列器和子行譯碼器。子行序列器一次輸出提供一系列子行地址。子行譯碼器具有耦合到子行序列器輸出的輸入,和許多輸出端子。子行譯碼器接收來自子行序列器的子行地址,譯碼地址,并在對(duì)應(yīng)的一個(gè)輸出端子上聲明寫信號(hào)。該特定實(shí)施例任選地包含數(shù)據(jù)路徑序列器和數(shù)據(jù)路徑路由器。
在其它可選實(shí)施例中,行序列器,子行序列器,和/或數(shù)據(jù)路徑序列器操作響應(yīng)于數(shù)據(jù)裝載命令,有益于消除對(duì)陣列寫入命令的需要。在每種情況下,接續(xù)的地址由各自的序列器產(chǎn)生以響應(yīng)接收預(yù)定數(shù)目的數(shù)據(jù)裝載命令。而在另一實(shí)施例中,行序列器,子行序列器,和/或數(shù)據(jù)路徑序列器操作響應(yīng)于指針產(chǎn)生的寄存器部分地址,響應(yīng)于接收的數(shù)據(jù)裝載命令,也消除了對(duì)陣列寫入命令的需要。
也公開了一種驅(qū)動(dòng)顯示器的方法。該方法包含步驟從系統(tǒng)接收第一個(gè)初始行地址,基于第一個(gè)初始行地址產(chǎn)生一系列行地址,譯碼行地址系列的每個(gè)行地址,并在第一組多個(gè)輸出端子上聲明一系列寫入信號(hào),第一組的每個(gè)輸出端子對(duì)應(yīng)相關(guān)的行地址。任選地,該方法進(jìn)一步包含步驟接收另一初始行地址和產(chǎn)生基于其它初始行地址的另一系列行地址。
一個(gè)特定的方法進(jìn)而包含步驟產(chǎn)生一系列子行地址,譯碼每個(gè)子行地址,在第二組多個(gè)輸出端子上聲明寫入信號(hào),第二組的每個(gè)輸出端子對(duì)應(yīng)特定譯碼的子行地址。另一特定的方法進(jìn)而包含步驟產(chǎn)生一系列路徑地址和把數(shù)據(jù)路由到與路徑地址對(duì)應(yīng)的子行地址。任選地,該特定實(shí)施例也包含步驟產(chǎn)生一系列子行地址,譯碼每個(gè)子行地址,并在第二組輸出端子上聲明寫入信號(hào)。
一種可選方法包含步驟從系統(tǒng)接收第一初始行地址,產(chǎn)生基于第一初始行地址的一系列子行地址,譯碼該系列的每個(gè)子行地址,并在許多輸出端子上聲明一系列數(shù)據(jù)裝載信號(hào),每個(gè)輸出端子對(duì)應(yīng)一相關(guān)的子行地址。一種特定的方法進(jìn)而包含步驟接收另一初始行地址,產(chǎn)生基于其它初始行地址的另一系列子行地址。
在每個(gè)如上所述的方法中,任選地產(chǎn)生一系列行地址的步驟包含步驟輸出響應(yīng)第一陣列寫入命令的初始行地址,產(chǎn)生基于初始行地址的第二行地址,并輸出響應(yīng)第二陣列寫入命令的第二行地址。
一種可選方法,其消除了對(duì)陣列寫入命令的需要,包含步驟在顯示器的第一字線上聲明第一寫入命令;從系統(tǒng)接收數(shù)據(jù)裝載指令;從系統(tǒng)接收第一預(yù)定量數(shù)據(jù)以響應(yīng)每個(gè)數(shù)據(jù)裝載指令;累積數(shù)據(jù);每次第二預(yù)定量數(shù)據(jù)被累積時(shí),在顯示器數(shù)據(jù)輸入線上聲明累積的數(shù)據(jù);從數(shù)據(jù)裝載指令確定何時(shí)第三預(yù)定量數(shù)據(jù)被接著聲明在數(shù)據(jù)輸入線上;和每次第三預(yù)定量數(shù)據(jù)被接著聲明在數(shù)據(jù)輸入線上時(shí),在與顯示器的接續(xù)部分相關(guān)的接續(xù)字線上聲明接續(xù)的寫入信號(hào)。
在一特定方法中,每次第三預(yù)定量數(shù)據(jù)被接著聲明在數(shù)據(jù)輸入線上時(shí),在與顯示器的接續(xù)部分相關(guān)的接續(xù)字線上聲明接續(xù)的寫入信號(hào)的步驟包含步驟產(chǎn)生一系列行地址,對(duì)應(yīng)接收的第一預(yù)定量數(shù)據(jù)裝載命令產(chǎn)生每個(gè)行地址;譯碼每個(gè)行地址;和在與每個(gè)譯碼的行地址對(duì)應(yīng)的一個(gè)顯示器字線上聲明寫入信號(hào)。
附圖簡(jiǎn)述本發(fā)明參考下列附圖描述,其中相同的參考號(hào)代表本質(zhì)上類似的單元圖1為現(xiàn)有技術(shù)的顯示器驅(qū)動(dòng)電路框圖;圖2為圖1所示顯示器的示例性像素單元的框圖;圖3為用于圖1所示顯示器驅(qū)動(dòng)電路的操作碼表;圖4為表示圖1所示顯示器驅(qū)動(dòng)電路控制的定時(shí)圖;
圖5為按照本發(fā)明,顯示器驅(qū)動(dòng)電路的一個(gè)實(shí)施例的框圖;圖6為用于圖5所示顯示器驅(qū)動(dòng)電路的操作碼表;圖7為表示圖5所示顯示器驅(qū)動(dòng)電路控制的定時(shí)圖;圖8為按照本發(fā)明,顯示器驅(qū)動(dòng)電路的第二實(shí)施例的框圖;圖9為按照本發(fā)明,顯示器驅(qū)動(dòng)電路的第三實(shí)施例的框圖;圖10為圖9所示顯示器驅(qū)動(dòng)電路一行像素單元的框圖;圖11為按照本發(fā)明,顯示器驅(qū)動(dòng)電路的第四實(shí)施例的框圖;圖12為圖11所示顯示器驅(qū)動(dòng)電路一行像素單元的框圖;圖13為按照本發(fā)明,顯示器驅(qū)動(dòng)電路的第五實(shí)施例的框圖。
詳細(xì)描述本專利申請(qǐng)與下列于1997年11月14日共同待審的美國(guó)專利申請(qǐng)相關(guān),并轉(zhuǎn)讓給共同受讓人,每一個(gè)其全部?jī)?nèi)容在此被引用參考De-Centered Lens Group For Use In An Off-Axis Projector(用于離軸投影機(jī)的分散透鏡組),序列號(hào)08/970,887,Matthew F.Bone和Donald Griffin.Koch;System And Method For Reducing Peak Current And BandwidthRequirements In A Display Driver Circuit(降低顯示器驅(qū)動(dòng)電路中峰值電流和頻寬要求的系統(tǒng)和方法),序列號(hào)08/970,665,Raymond Pinkham,W.SpencerWorlev, Ⅲ,Edwin Lyle Hudson,和John Gray Campbell;System And Method For Using Forced State To Improve Gray ScalePerformance Of A Display(使用強(qiáng)迫狀態(tài)改善顯示器格雷比例性能的系統(tǒng)和方法),序列號(hào)08/970,878,W.Spencer Worley,Ⅲ和Raymond Pinkham;以及System And Method For Data Planarization(數(shù)據(jù)平面化的系統(tǒng)和方法),序列號(hào)08/970,307,William Weatherford,W.Spencer Worley, Ⅲ和WingChow。
該專利申請(qǐng)也與序列號(hào)為08/901,059,由Raymond Pinkham所著題為“Replacing Defective Circuit Elements By Column And Row Shifting In A FlatPanel Display(在平板顯示器中用列和行移位來替代有缺陷電路單元)”,于1997年7月25日提交的共同待審的美國(guó)專利申請(qǐng)有關(guān),并轉(zhuǎn)讓給共同受讓人,每一個(gè)其全部?jī)?nèi)容在此被引用參考。
本發(fā)明通過實(shí)現(xiàn)內(nèi)部行序列器克服了與現(xiàn)有技術(shù)相關(guān)的問題,以降低峰值電流和系統(tǒng)接口頻寬要求。在下列描述中,為了徹底地理解本發(fā)明,提出了大量特定的細(xì)節(jié)(例如,操作碼指令,數(shù)據(jù)和地址總線位寬,顯示器中像素的組織和數(shù)目)。但是本領(lǐng)域技術(shù)人員應(yīng)認(rèn)識(shí)到本發(fā)明在實(shí)踐上可脫離這些特定的細(xì)節(jié)。在其它情況下,公知的顯示器驅(qū)動(dòng)技術(shù)(如脈寬調(diào)制)的細(xì)節(jié)和電路已被省略,以免不必要地使本發(fā)明含糊不清。
圖5表示顯示器驅(qū)動(dòng)電路500,用于驅(qū)動(dòng)包含排列成768行和1024列的像素單元陣列的顯示器502。顯示器驅(qū)動(dòng)電路500包含行譯碼器504,行序列器506,行地址寄存器508,寫入保持寄存器510,指針512,指令譯碼器514,反置邏輯516,定時(shí)發(fā)生器518,和輸入緩沖器520,522,和524。驅(qū)動(dòng)電路500經(jīng)SCLK端子526接收時(shí)鐘信號(hào),經(jīng)反置(INV)端子528接收反置信號(hào),經(jīng)32位系統(tǒng)數(shù)據(jù)總線530接收數(shù)據(jù)和地址和經(jīng)2位操作碼總線532接收操作指令,全部來自于一未示出的系統(tǒng)(如計(jì)算機(jī),視頻信號(hào)源等)。定時(shí)發(fā)生器518通過本領(lǐng)域公知的方法產(chǎn)生定時(shí)信號(hào),經(jīng)時(shí)鐘信號(hào)線(未示出)把這些定時(shí)信號(hào)提供給驅(qū)動(dòng)電路500的各個(gè)部件,以協(xié)調(diào)各個(gè)部件的操作。
反置邏輯516經(jīng)INV端子528和緩沖器520接收來自系統(tǒng)的反置信號(hào),并經(jīng)系統(tǒng)數(shù)據(jù)總線530和緩沖器522接收來自系統(tǒng)的數(shù)據(jù)和地址。反置邏輯516在32位內(nèi)部數(shù)據(jù)總線534上聲明接收的數(shù)據(jù)和地址以響應(yīng)第一反置信號(hào)(INV)。反置邏輯516在內(nèi)部數(shù)據(jù)總線534上聲明接收數(shù)據(jù)的補(bǔ)碼以響應(yīng)第二反置信號(hào)(INV)。內(nèi)部數(shù)據(jù)總線534提供聲明的數(shù)據(jù)給寫入保持寄存器510,和經(jīng)32根線中的10根提供聲明的地址給行地址寄存器508。
指令譯碼器514經(jīng)操作碼總線532和緩沖器524接收來自系統(tǒng)的操作碼指令,并且,經(jīng)內(nèi)部控制總線536把控制信號(hào)提供給行序列器506,行地址寄存器508,寫入保持寄存器510,和指針512以響應(yīng)接收的指令。
本領(lǐng)域技術(shù)人員將認(rèn)為寫入保持寄存器510,指針512,反置邏輯516,和緩中器520及522一起起著數(shù)據(jù)處理裝置550的作用,用于接收來自系統(tǒng)的數(shù)據(jù),累積和格式化數(shù)據(jù),并提供數(shù)據(jù)給顯示器502。行譯碼器504,行序列器506,和行地址寄存器508一起起著行選擇裝置560的作用,用于選擇顯示器502的一行,由數(shù)據(jù)處理裝置550提供的數(shù)據(jù)被寫入其中。指令譯碼器514起著指令裝置的作用,用于接收來自系統(tǒng)的操作碼,及控制和協(xié)調(diào)數(shù)據(jù)處理裝置550和行選擇裝置560以響應(yīng)接收的操作碼指令。
圖6表示表600,其列出了用于顯示器驅(qū)動(dòng)電路500的操作碼指令。每個(gè)操作參考圖5作出解釋。操作碼(00)對(duì)應(yīng)無操作指令,指令譯碼器514不對(duì)其作出響應(yīng)。為了響應(yīng)系統(tǒng)在系統(tǒng)數(shù)據(jù)總線530上聲明數(shù)據(jù)和在操作碼總線532上聲明數(shù)據(jù)寫入命令(01),指令譯碼器514在控制總線536上聲明控制信號(hào),導(dǎo)致寫入保持寄存器510經(jīng)內(nèi)部數(shù)據(jù)總線534,把聲明的數(shù)據(jù)裝載進(jìn)寫入保持寄存器510的第一部分。因?yàn)閮?nèi)部數(shù)據(jù)總線534僅為32位寬,需要32個(gè)數(shù)據(jù)寫入命令(01)把一整行(1024位)數(shù)據(jù)裝載進(jìn)寫入保持寄存器510。指針512經(jīng)一束線537提供地址給寫入保持寄存器510,地址指示數(shù)據(jù)寫入其中的寫入保持寄存器510的部分。當(dāng)執(zhí)行每個(gè)相繼的數(shù)據(jù)寫入命令(01)時(shí),指針512對(duì)在線537上聲明的地址加一以指示寫入保持寄存器510的下一個(gè)32位部分。
為了響應(yīng)系統(tǒng)在系統(tǒng)數(shù)據(jù)總線530上聲明初始行地址和在操作碼總線532上聲明裝載行地址命令(11),指令譯碼器514在控制總線536上聲明控制信號(hào),導(dǎo)致行地址寄存器508儲(chǔ)存初始行地址,并經(jīng)地址線538提供初始行地址給行序列器506。然后,為了響應(yīng)系統(tǒng)在操作碼總線532上聲明陣列寫入命令(10),指令譯碼器514在控制總線536上聲明控制信號(hào),導(dǎo)致寫入保持寄存器510在1024個(gè)數(shù)據(jù)輸出端子540(耦合到顯示器502的數(shù)據(jù)輸入端子)上聲明1024位儲(chǔ)存的數(shù)據(jù),和導(dǎo)致行序列器506在第二地址線542上聲明初始的行地址。為了響應(yīng)在地址線542上聲明的初始行地址,行譯碼器504譯碼初始行地址,和在與譯碼的初始行地址對(duì)應(yīng)的768根字線544的一條上聲明寫入信號(hào)。在相應(yīng)字線上聲明的寫入信號(hào)導(dǎo)致在數(shù)據(jù)輸出端子540上聲明的數(shù)據(jù)被鎖進(jìn)顯示器502對(duì)應(yīng)的像素單元行。
為了響應(yīng)接續(xù)的陣列寫入命令,行序列器506產(chǎn)生基于初始行地址的一系列行地址,并在地址線542上聲明該系列行地址。為了響應(yīng)在地址線542上聲明的該系列行地址,行譯碼器504譯碼每個(gè)行地址并在相應(yīng)的一條字線544上聲明寫入命令。
在可選實(shí)施例中,行序列器506可配置成提供任何期望系列的選擇線地址。例如,該系列可連續(xù)地重復(fù)其自身,或僅行進(jìn)預(yù)定數(shù)目的地址然后停止。另外,該系列可以以某些設(shè)定值(如1,2,或3)增加或減少,或遵隨某些其它預(yù)定的順序。
在一可選實(shí)施例中,陣列寫入命令還起到數(shù)據(jù)寫入命令的作用。因?yàn)橄到y(tǒng)數(shù)據(jù)總線530在陣列寫入命令期間未使用,系統(tǒng)數(shù)據(jù)總線530可被用來裝載下一32位數(shù)據(jù),以響應(yīng)陣列寫入命令。這有益于減少必須在寫入保持寄存器510中裝載整行數(shù)據(jù)的數(shù)據(jù)寫入命令。特別是,在該可選實(shí)施例中,與32個(gè)數(shù)據(jù)寫入命令相反,需要一個(gè)陣列寫入命令和31個(gè)數(shù)據(jù)寫入命令。
圖7是表示系統(tǒng)如何將數(shù)據(jù)裝入驅(qū)動(dòng)器電路500、并且將所裝入的數(shù)據(jù)寫到顯示器502的定時(shí)圖,在第一SCLK周期期間,系統(tǒng)聲明裝載行地址命令(11),導(dǎo)致行地址寄存器508裝載在系統(tǒng)數(shù)據(jù)總線530上聲明的行地址(RA)。在下一32個(gè)SCLK周期期間,系統(tǒng)在操作碼總線532上聲明數(shù)據(jù)寫入命令(01),并且在系統(tǒng)數(shù)據(jù)總線530上聲明數(shù)據(jù),導(dǎo)致32(0-31)個(gè)四字節(jié)數(shù)據(jù)被裝入寫保持寄存器510,每個(gè)四字節(jié)數(shù)據(jù)由32位構(gòu)成。因此,32個(gè)四字節(jié)數(shù)據(jù)在寫入保持寄存器510中構(gòu)成了一整行的數(shù)據(jù)(1024位)。在下一時(shí)鐘周期期間,系統(tǒng)在操作碼總線532上聲明了陣列寫入命令(10),導(dǎo)致裝入的數(shù)據(jù)被寫入顯示器502。在下一32個(gè)時(shí)鐘周期期間,第二行數(shù)據(jù)被裝入寫入保持寄存器510,然后用單個(gè)陣列寫入命令(10)寫入顯示器502。
注意,系統(tǒng)不需要裝載第二個(gè)行地址以把第二行數(shù)據(jù)寫入顯示器502。這是因?yàn)樾行蛄衅?06產(chǎn)生與接續(xù)的陣列寫入命令相應(yīng)的接續(xù)的行地址。因此,一旦裝入了初始行地址,就不需要進(jìn)一步裝載行地址,除非進(jìn)來的數(shù)據(jù)失序。內(nèi)部產(chǎn)生的行地址有益于降低系統(tǒng)接口頻寬要求(即,省去了加載行地址周期)。
圖8為按照本發(fā)明的可選顯示器驅(qū)動(dòng)電路800的框圖。驅(qū)動(dòng)電路800類似于驅(qū)動(dòng)電路400,除了寫入保持寄存器510被寫入保持寄存器510A替換、以及加入了數(shù)據(jù)路徑序列器802、數(shù)據(jù)路由器804之外。數(shù)據(jù)路徑序列器802產(chǎn)生一系列數(shù)據(jù)路徑地址,并且經(jīng)地址線806提供地址給寫入保持寄存器510A和數(shù)據(jù)路由器804。與一次一整行(1024位)不同,寫入保持寄存器510A在第一數(shù)據(jù)傳輸線808上輸出數(shù)據(jù),一次96位。數(shù)據(jù)路由器804接收在數(shù)據(jù)傳輸線808上聲明的數(shù)據(jù),通過在相應(yīng)的第二個(gè)1024數(shù)據(jù)傳輸線810(耦合到顯示器502的數(shù)據(jù)輸入線)上聲明數(shù)據(jù),把數(shù)據(jù)指向顯示器502適當(dāng)?shù)淖有小?br>
數(shù)據(jù)路徑序列器802如下協(xié)調(diào)寫入保持寄存器510A和數(shù)據(jù)路由器804的行動(dòng)。為了響應(yīng)系統(tǒng)在操作碼總線532上聲明的陣列寫入命令(10),指令譯碼器514在控制總線536上聲明控制信號(hào),導(dǎo)致數(shù)據(jù)路徑序列器802在地址線806上聲明第一路徑地址。為了響應(yīng)在地址線806上聲明的第一路徑地址,寫入保持寄存器510A在數(shù)據(jù)傳輸線808上聲明一行數(shù)據(jù)的第一部分(96位)。并且為了響應(yīng)在地址線806上聲明的第一行地址,數(shù)據(jù)路由器804有選擇地把地址線806與數(shù)據(jù)傳輸線810的第一子集相耦合,把數(shù)據(jù)指向顯示器502的第一子行。本領(lǐng)域技術(shù)人員將認(rèn)為數(shù)據(jù)路由器804起著多路復(fù)用器的作用。
在一個(gè)特定實(shí)施例中,寫入保持寄存器510A和數(shù)據(jù)路由器804集成在單個(gè)單元內(nèi)。在該實(shí)施例中,集成的寫入保持寄存器的每個(gè)存儲(chǔ)單元耦合到一條數(shù)據(jù)傳輸線810。數(shù)據(jù)路由在控制級(jí)執(zhí)行,伴隨集成的寫入保持寄存器有選擇地在數(shù)據(jù)傳輸線810的序列子集上聲明數(shù)據(jù),以響應(yīng)由數(shù)據(jù)路徑序列器802提供的數(shù)據(jù)路徑地址。
回想起陣列寫入命令(10)也引起寫入信號(hào)在被選擇的一條字線544上被聲明。因此,由路由器804指引的數(shù)據(jù)僅被寫入選擇的行的第一子行。而且,本領(lǐng)域技術(shù)人員將理解寫入信號(hào)不會(huì)干擾被選行剩余子行中的數(shù)據(jù),因?yàn)楸M管聲明了寫入信號(hào),只要其數(shù)據(jù)線未被驅(qū)動(dòng)(即數(shù)據(jù)被數(shù)據(jù)路由器804指向了鎖存器),SRAM鎖存器通常保持其數(shù)據(jù)。
由數(shù)據(jù)路徑序列器802產(chǎn)生的序列數(shù)據(jù)路徑地址引起寫入保持寄存器510A在數(shù)據(jù)傳輸線808上輸出數(shù)據(jù)行的順序部分,其由路由器804指向顯示器502的順序子行。特別是,為了響應(yīng)單陣列寫入命令,數(shù)據(jù)路徑序列器輸出一系列數(shù)據(jù)路徑地址,包括顯示器502每個(gè)子行的一個(gè)地址,以使一整行數(shù)據(jù)寫入顯示器502的被選行。
本領(lǐng)域技術(shù)人員將認(rèn)為寫入保持寄存器510A,指針512,數(shù)據(jù)路徑序列器802,數(shù)據(jù)路由器804,反置邏輯516,及緩沖器520和522共同起著從系統(tǒng)接收數(shù)據(jù),累積和格式化數(shù)據(jù),并把數(shù)據(jù)提供給顯示器502的數(shù)據(jù)處理裝置850的作用。指令譯碼器514起著從系統(tǒng)接收操作碼指令,和控制與協(xié)調(diào)數(shù)據(jù)處理裝置850和行選擇裝置560的指令裝置作用以響應(yīng)接收的操作碼指令。
一次把數(shù)據(jù)寫入顯示器502的一部分行本質(zhì)上降低了對(duì)驅(qū)動(dòng)電路800和顯示器502的峰值電流要求。本領(lǐng)域技術(shù)人員將認(rèn)為取得了本發(fā)明的優(yōu)點(diǎn),不管采用了多少個(gè)子行。明顯地,子行的數(shù)目越大,對(duì)峰值電流要求的降低越大。在受限制的情況下,子行的數(shù)目等于每行中像素的數(shù)目,所以每個(gè)像素構(gòu)成了一個(gè)子行,并被單獨(dú)地寫入。
一次把數(shù)據(jù)寫入顯示器502的一部分行也允許顯示器驅(qū)動(dòng)電路800驅(qū)動(dòng)具有相對(duì)長(zhǎng)寫入恢復(fù)時(shí)間(要求數(shù)據(jù)線在序列寫入執(zhí)行之前穩(wěn)定的時(shí)間)的顯示器,有利于消除顯示器502中對(duì)數(shù)據(jù)線恢復(fù)電路的需要。例如,如果數(shù)據(jù)一次寫入顯示器一行,顯示器驅(qū)動(dòng)電路必須在數(shù)據(jù)寫入下一行之前等待整個(gè)寫入恢復(fù)時(shí)間,以使其不干擾把數(shù)據(jù)鎖存進(jìn)前一行。相反,因?yàn)轱@示器驅(qū)動(dòng)電路800以子行的方式(即一次96位)把數(shù)據(jù)寫入顯示器502,顯示器502的寫入恢復(fù)時(shí)間可為l1倍長(zhǎng)。這是因?yàn)樵诘谝粋€(gè)子行被寫入之后,其它10個(gè)子行(該行余下的子行)寫入在下行的第一個(gè)子行寫入之前出現(xiàn)。結(jié)果是,數(shù)據(jù)可以以遠(yuǎn)大于(即大于11倍)顯示器502的寫入恢復(fù)時(shí)間所不能允許的速率記入顯示器驅(qū)動(dòng)電路800。
在該特定實(shí)施例中,每個(gè)子行包含96位。結(jié)果是地址線806包含至少4位,以尋址11個(gè)子行。注意11個(gè)96位子行等于總共1056位,非1024位。然而這沒有表明一個(gè)問題,因?yàn)轭~外的位在最后的子行數(shù)據(jù)傳送期間只不過不使用。如上所指,可采用任意數(shù)目的子行(例如,2個(gè)512位子行,4個(gè)256位子行,8個(gè)128位子行等。)。
在一可選實(shí)施例中,為了數(shù)據(jù)路徑序列器802產(chǎn)生一系列數(shù)據(jù)路徑地址,不需要陣列寫入命令。相反,數(shù)據(jù)路徑序列器802內(nèi)含計(jì)數(shù)器,計(jì)數(shù)在控制總線536上由指令譯碼器514聲明的數(shù)據(jù)加載控制信號(hào)的數(shù)目,相應(yīng)地對(duì)地址線806上的數(shù)據(jù)路徑地址加一。例如,在第三個(gè)四字節(jié)數(shù)據(jù)加載進(jìn)寫入保持寄存器510A后,數(shù)據(jù)路徑序列器802在地址線806上聲明第一個(gè)數(shù)據(jù)路徑地址,導(dǎo)致寫入保持寄存器510A在數(shù)據(jù)傳送線808上聲明頭三個(gè)四字節(jié)數(shù)據(jù)。隨后,數(shù)據(jù)路徑序列器802對(duì)跟隨加載的每個(gè)第三四字節(jié)數(shù)據(jù)的數(shù)據(jù)路徑地址加一,導(dǎo)致寫入保持寄存器510A在數(shù)據(jù)傳送線808上聲明每組三個(gè)四字節(jié)數(shù)據(jù)。當(dāng)計(jì)數(shù)器指示該行的最后一個(gè)數(shù)據(jù)已加載進(jìn)寫入保持寄存器510A,數(shù)據(jù)路徑序列器802對(duì)數(shù)據(jù)路徑地址加一,導(dǎo)致寫入保持寄存器在數(shù)據(jù)傳送線808上聲明最后的數(shù)據(jù),然后數(shù)據(jù)路徑序列器802復(fù)位。為了消除對(duì)陣列寫入命令的需要,行序列器506必須也計(jì)數(shù)在控制總線536上由指令譯碼器514聲明的數(shù)據(jù)加載控制信號(hào)的數(shù)目,并在一行的最后的數(shù)據(jù)被傳送出寫入保持寄存器510A之后對(duì)行地址加一。消除對(duì)陣列寫入命令的需要有助于減少對(duì)顯示器驅(qū)動(dòng)電路800和系統(tǒng)之間接口頻寬的要求。
在一特定可選實(shí)施例中,其中記出(clock out of)寫入保持寄存器510A的所有組數(shù)據(jù)具有相同的大小,數(shù)據(jù)路徑序列器802不需要有復(fù)位能力,可以為一簡(jiǎn)單的除n計(jì)數(shù)器,當(dāng)最后的數(shù)據(jù)被加載時(shí)回落到原始地址。例如,如果數(shù)據(jù)一次記出寫入保持寄存器510A 128位,則所有組數(shù)據(jù)具有相同的大小(128×8=1024)。數(shù)據(jù)路徑序列器802因此可簡(jiǎn)單地為一2位除以4計(jì)數(shù)器,后隨一3位除以8計(jì)數(shù)器。在最后的數(shù)據(jù)加載后,三位地址從(111)回落到(000)。可選地,數(shù)據(jù)路徑序列器802可與指針512組合在一起。
圖9表示按照本發(fā)明的另一可選顯示器驅(qū)動(dòng)電路900。顯示器驅(qū)動(dòng)電路900設(shè)計(jì)成驅(qū)動(dòng)顯示器902,其中每行被分成數(shù)個(gè)子行,每個(gè)子行由2304根字子線904單獨(dú)的一條服務(wù)。如字子線的數(shù)目所示,顯示器902中768行像素的每行可分成3個(gè)子行。本領(lǐng)域技術(shù)人員將認(rèn)為可采用其它數(shù)目的子行,只要每個(gè)由單獨(dú)的字子線服務(wù)。
顯示器驅(qū)動(dòng)電路900類似于顯示器驅(qū)動(dòng)電路800,除行序列器506由子行序列器906替換,和行譯碼器504由子行譯碼器908替換之外。為了響應(yīng)陣列寫入命令(10),子行序列器906從行地址寄存器508接收初始行地址,把初始行地址轉(zhuǎn)換成初始子行地址(例如,在指定行的第一個(gè)子行),經(jīng)地址線910把子行地址提供給子行譯碼器908。子行譯碼器908譯碼初始子行地址并在對(duì)應(yīng)的一條字子線904上聲明寫入信號(hào)。下一步,子行序列器906對(duì)地址線910上的地址加一,繼而聲明與初始行地址對(duì)應(yīng)的該行每個(gè)子行的地址。子行譯碼器908譯碼每個(gè)子行地址并在對(duì)應(yīng)的一條字子線904上聲明寫入信號(hào)。因此,子行譯碼器908,子行序列器906,和行地址寄存器508共同起著子行選擇裝置960的作用,以選擇由數(shù)據(jù)處理裝置850提供的數(shù)據(jù)寫入其中的顯示器902的一個(gè)子行。進(jìn)而,本領(lǐng)域技術(shù)人員將理解數(shù)據(jù)路徑序列器802,數(shù)據(jù)路由器804,和寫入保持寄存器510A可由顯示器驅(qū)動(dòng)電路900中寫入保持寄存器510替換,因?yàn)閷懭胄盘?hào)一次提供給僅一個(gè)子行。
圖10表示顯示器902像素單元的示范性行1000,包含3個(gè)子行1002,1004,和1006,每個(gè)耦合到對(duì)應(yīng)的一條字子線904(a-c)。如圖2所示,每個(gè)像素單元由一對(duì)數(shù)據(jù)線服務(wù),但是數(shù)據(jù)線未示于圖10中,以不必要地模糊附圖。驅(qū)動(dòng)電路900通過順序地在字子線904(a-c)上聲明寫入信號(hào),把一行數(shù)據(jù)加載進(jìn)行1000的像素單元,這樣一次加載一子行到行中。
圖11表示按照本發(fā)明的,用于驅(qū)動(dòng)顯示器1102的另一可選顯示器驅(qū)動(dòng)電路1100。顯示器1102類似于顯示器502,除每行被分成3個(gè)子行,每個(gè)子行由一條字線544和一條字子線1104(a-c)服務(wù)之外。如下參考圖12所解釋的,當(dāng)寫入信號(hào)同時(shí)在字線和與特定子行相關(guān)的字子線上聲明時(shí),數(shù)據(jù)寫入特定子行。
顯示器驅(qū)動(dòng)電路1100本質(zhì)上類似于顯示器驅(qū)動(dòng)電路800,除增加了子行序列器1106和子行譯碼器1108之外。子行序列器1106產(chǎn)生一系列子行地址,經(jīng)地址線1110把地址傳給子行譯碼器1108,其譯碼每個(gè)地址并在對(duì)應(yīng)的一條字子線1104(a-c)上聲明寫入信號(hào)。
行序列器506和子行序列器1106共同操作,順序地把數(shù)據(jù)寫入顯示器1102的子行。為了響應(yīng)系統(tǒng)在操作碼總線532上聲明陣列寫入命令(10),指令譯碼器514在控制總線536上聲明控制信號(hào),導(dǎo)致行序列器506產(chǎn)生一系列選擇線地址,如上參考圖5所述。由指令譯碼器514聲明的控制信號(hào)也引起子行序列器1106產(chǎn)生一系列子行地址。該系列行地址同步于該系列子行地址,以如下方式把數(shù)據(jù)寫入一行像素單元。行序列器506在地址線542上聲明初始行地址,導(dǎo)致行譯碼器504在初始的一條字線544上聲明寫入信號(hào)。同時(shí),子行序列器1106在地址線1110上聲明初始子行地址,導(dǎo)致子行譯碼器1108在字子線1104(a)上聲明寫入信號(hào)。兩個(gè)并發(fā)的寫入信號(hào)引起初始行的第一個(gè)子行被更新。下一步,當(dāng)初始行地址仍然被行序列器506聲明時(shí),子行序列器1106順序地在地址線1110上聲明下兩個(gè)子行地址,導(dǎo)致子行譯碼器1108在字子線1104(b)和1104(c)上聲明寫入信號(hào),繼而把數(shù)據(jù)寫入初始行的第二和第三子行。當(dāng)行序列器506聲明該系列每個(gè)接續(xù)的行地址,子行序列器重新聲明該系列的子行地址,因而把數(shù)據(jù)寫入顯示器1102的每行,一次一個(gè)子行。所以,子行譯碼器1108,子行序列器1106,行譯碼器504,行序列器506,和行地址寄存器508共同起著子行選擇裝置1160的作用,用于選擇顯示器1102的一個(gè)子行,由數(shù)據(jù)處理裝置850提供的數(shù)據(jù)寫入其中。
該系列行地址在SCLK一級(jí)同步于該系列的子行地址。特別是,公共的控制信號(hào)通過行序列器506和子行序列器1106開始聲明第一個(gè)地址。聲明初始地址之后,子行序列器1106以每個(gè)時(shí)鐘周期的速率聲明該系列子行地址中的下一地址,其中行序列器506僅在接收了下一陣列寫入命令之后聲明在該系列行地址中下一地址。類似地,由數(shù)據(jù)路徑序列器802產(chǎn)生的該系列數(shù)據(jù)路徑地址同步于該系列子行地址,所以適當(dāng)?shù)臄?shù)據(jù)路由到適當(dāng)?shù)淖有?,與寫入信號(hào)相一致。
本領(lǐng)域技術(shù)人員將認(rèn)為有很多其它方法把該系列行地址與該系列子行地址同步。例如,在一可選實(shí)施例中,子行序列器1106和行序列器506由單個(gè)序列器替換,其產(chǎn)生12位地址,最低2位提供給子行譯碼器1108且最高10位提供給行譯碼器504。然后,當(dāng)12位地址加一時(shí),每個(gè)相繼的行一次更新一個(gè)子行。
圖12表示顯示器1102像素單元的一行1200(r)的組織。行1200(r)包含3個(gè)子行像素單元1202(a-c),3個(gè)與門1204,和3個(gè)局部字線1206。每個(gè)與門1024第一個(gè)輸入端耦合到字線544(r),第二個(gè)輸入端耦合到相關(guān)的一條字子線1104(a-c),和輸出端耦合到相關(guān)的一條局部字線1206。為了響應(yīng)在其第一和第二輸入端上由字線544(r)和相關(guān)的字子線1104聲明的寫入信號(hào),每個(gè)與門1204在相關(guān)的局部選擇線1206上聲明寫入信號(hào)。
本領(lǐng)域技術(shù)人員將理解像素單元行分成較大或較小數(shù)目的子行。在受限制的情況下,子行的數(shù)目等于每行中像素的數(shù)目,每個(gè)像素構(gòu)成一子行。
圖13表示按照本發(fā)明的另一可選顯示器驅(qū)動(dòng)電路1300。顯示器驅(qū)動(dòng)電路1300類似于顯示器驅(qū)動(dòng)電路800,除顯示器驅(qū)動(dòng)電路1300的數(shù)據(jù)路徑序列器1302經(jīng)線537,從指針512接收輸入而不是從指令譯碼器514,并且可選地,行序列器506A經(jīng)線537從指針512也接收輸入之外。數(shù)據(jù)路徑序列器1302包含一個(gè)計(jì)數(shù)器,其計(jì)數(shù)在線537上由指針512聲明的地址中的變化,并且相應(yīng)地更新數(shù)據(jù)線806上聲明的數(shù)據(jù)路徑地址。行序列器506A配置成計(jì)數(shù)在控制總線536上聲明的數(shù)據(jù)加載控制信號(hào),或者可選地,計(jì)數(shù)在線537上由指針512聲明的地址中的變化,并且相應(yīng)地對(duì)地址線542上聲明的行地址加1。在一可選實(shí)施例中,數(shù)據(jù)路徑序列器1302包含一個(gè)譯碼器,其譯碼在線537上由指針512聲明的地址,并且相應(yīng)地更新地址線806上聲明的數(shù)據(jù)路徑地址。在任一情況下,不需要把數(shù)據(jù)從寫入保持寄存器510A寫入顯示器502中的陣列寫入命令。
本領(lǐng)域技術(shù)人員將認(rèn)為,寫入保持寄存器510A、指針512、數(shù)據(jù)路徑序列器1302、數(shù)據(jù)路由器804、反置邏輯516、及緩沖器520和522共同起著數(shù)據(jù)處理裝置1350的作用,用于從系統(tǒng)接收數(shù)據(jù),累積和格式化數(shù)據(jù),并且把數(shù)據(jù)提供給顯示器502。行譯碼器504、行序列器506A、和行地址寄存器508共同起著行選擇裝置1360的作用,用于選擇顯示器502的一行,由數(shù)據(jù)處理裝置1350提供的數(shù)據(jù)被寫入其中。指令譯碼器514起著指令裝置的作用,用于從系統(tǒng)接收操作碼指令,并且控制和協(xié)調(diào)數(shù)據(jù)處理單元1350和行選擇裝置1360,以響應(yīng)接收的操作碼指令。
完整地描述了本發(fā)明的特定實(shí)施例。許多描述的特征在不脫離本發(fā)明范圍的情況下可被替換、修改或省略。例如,本領(lǐng)域技術(shù)人員將認(rèn)為通過提供具有能產(chǎn)生適當(dāng)?shù)刂废盗泻蛯?duì)應(yīng)數(shù)目的字線(或子線),此處描述的實(shí)施例可被修改成驅(qū)動(dòng)具有較大或者較小行(或子行)數(shù)目的顯示器。
權(quán)利要求
1.一種顯示器驅(qū)動(dòng)電路,用于從系統(tǒng)接收數(shù)據(jù)和數(shù)據(jù)加載指今,并且用于驅(qū)動(dòng)具有多個(gè)數(shù)據(jù)輸入線和第一多個(gè)字線的顯示器,每個(gè)字線與所述顯示器的一部分相關(guān),以使在所述字線上聲明的寫入信號(hào)引起在所述數(shù)據(jù)輸入線上聲明的數(shù)據(jù)被加載進(jìn)所述顯示器所述的相關(guān)部分,所述顯示器驅(qū)動(dòng)電路包括數(shù)據(jù)處理裝置,對(duì)所述數(shù)據(jù)加載指令作出響應(yīng),并且一旦接收了所述每個(gè)數(shù)據(jù)加載指令進(jìn)行操作,以從所述系統(tǒng)接收第一預(yù)定量的數(shù)據(jù),累積所述數(shù)據(jù),并且當(dāng)?shù)诙A(yù)定量的數(shù)據(jù)被累積時(shí),在所述顯示器的所述數(shù)據(jù)輸入線上聲明累積的數(shù)據(jù);和顯示器部分選擇裝置,用于接收所述數(shù)據(jù)加載指令,并且用于產(chǎn)生導(dǎo)致數(shù)據(jù)對(duì)加載進(jìn)所述顯示器的所述相關(guān)部分的寫入信號(hào),所述顯示器部分選擇裝置操作,在第一所述字線之一上聲明第一寫入信號(hào),導(dǎo)致在所述數(shù)據(jù)輸入線上初始聲明的數(shù)據(jù)被加載進(jìn)所述顯示器的相關(guān)部分,并且從所述數(shù)據(jù)加載指令確定何時(shí)第三預(yù)定量數(shù)據(jù)在所述數(shù)據(jù)輸入線上相繼聲明,并且為了對(duì)其響應(yīng),在與所述顯示器的第二部分相關(guān)的第二字線上聲明第二寫入信號(hào),此后所述顯示器部分選擇裝置繼續(xù)每次確定第三預(yù)定量的數(shù)據(jù)已經(jīng)在所述數(shù)據(jù)輸入線上被相繼地聲明,并且為了對(duì)其響應(yīng),在與所述顯示器的接續(xù)部分相關(guān)的接續(xù)字線上聲明后續(xù)的寫入信號(hào),直到接收了所有進(jìn)入的數(shù)據(jù)。
2.如權(quán)利要求1所述的顯示器驅(qū)動(dòng)電路,其中所述顯示器部分選擇裝置包括行序列器,響應(yīng)于所述數(shù)據(jù)加載指令,并且操作提供一系列行地址,所述的行序列器提供每個(gè)接續(xù)的行地址,以響應(yīng)于接收的第一預(yù)定量的所述數(shù)據(jù)加載指令;和行譯碼器,響應(yīng)于所述系列的行地址,并且操作,在對(duì)應(yīng)于每個(gè)所述行地址的第一多根字線之一上聲明寫入信號(hào)。
3.如權(quán)利要求2所述的顯示器驅(qū)動(dòng)電路,其中所述顯示器部分選擇裝置進(jìn)一步包括行地址寄存器,操作提供初始行地址給所述行序列器。
4.如權(quán)利要求3所述的顯示器驅(qū)動(dòng)電路,其中所述行地址寄存器,響應(yīng)于來自所述系統(tǒng)的加載行地址指令,可進(jìn)一步操作從所述系統(tǒng)接收另一初始行地址和把所述另一初始行地址提供給所述行序列器。
5.如權(quán)利要求4所述的顯示器驅(qū)動(dòng)電路,其中所述行序列器,響應(yīng)于所述加載行地址指令和所述另一初始行地址,操作提供起始于所述另一初始行地址的一系列新行地址。
6.如權(quán)利要求2所述的顯示器驅(qū)動(dòng)電路,其中所述顯示器進(jìn)一步包含第二多個(gè)地址線,其每一個(gè)與所述顯示器的一部分相關(guān),以致在所述第一多個(gè)字線之一上和在所述第二多個(gè)字線之一上同時(shí)聲明寫入信號(hào)導(dǎo)致在所述數(shù)據(jù)輸入線上聲明的數(shù)據(jù)加載進(jìn)所述顯示器的特定部分,并且其中所述顯示器部分選擇裝置進(jìn)一步包括子行序列器,響應(yīng)于所述數(shù)據(jù)加載指令并且操作提供一系列子行地址,所述子行序列器提供每個(gè)相繼的子行地址以響應(yīng)接收的第二預(yù)定數(shù)目的所述數(shù)據(jù)加載指令;和子行譯碼器,響應(yīng)于所述系列的子行地址,并且操作,在與每個(gè)所述子行地址對(duì)應(yīng)的所述第二多個(gè)字線之一上聲明寫入信號(hào)。
7.如權(quán)利要求1所述的顯示器驅(qū)動(dòng)電路,其中所述顯示器部分選擇裝置包括子行序列器,響應(yīng)于所述數(shù)據(jù)加載指令,并且操作提供一系列子行地址,所述子行序列器提供每個(gè)相繼的子行地址以響應(yīng)接收的預(yù)定數(shù)目的所述數(shù)據(jù)加載指令;和子行譯碼器,響應(yīng)于所述系列子行地址,并且操作,在與每個(gè)所述子行地址對(duì)應(yīng)的所述第一多個(gè)字線之一上聲明寫入信號(hào)。
8.如權(quán)利要求1所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)處理裝置在所述數(shù)據(jù)輸入線上聲明累積的數(shù)據(jù)以響應(yīng)接收第一預(yù)定數(shù)目的所述數(shù)據(jù)加載指令。
9.如權(quán)利要求8所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)處理裝置包括指針,響應(yīng)于所述數(shù)據(jù)加載指令并且操作提供一系列寄存器部分地址,所述指針提供每個(gè)相繼的寄存器部分地址以響應(yīng)接收的一個(gè)所述數(shù)據(jù)加載指令;數(shù)據(jù)路徑序列器,響應(yīng)于所述數(shù)據(jù)加載指令并且操作提供一系列路徑地址,所述數(shù)據(jù)路徑序列器提供每個(gè)相繼的路徑地址以響應(yīng)接收的所述第一預(yù)定數(shù)目的所述數(shù)據(jù)加載指令;寄存器,響應(yīng)于所述系列寄存器部分地址和所述數(shù)據(jù)加載指令,并且操作從所述系統(tǒng)接收所述數(shù)據(jù)并在對(duì)應(yīng)于所述寄存器部分地址的所述寄存器部分中存儲(chǔ)所述數(shù)據(jù),所述寄存器進(jìn)一步響應(yīng)所述數(shù)據(jù)路徑地址并且操作提供來自與所述數(shù)據(jù)路徑地址對(duì)應(yīng)的所述寄存器部分組的累積數(shù)據(jù)。
10.如權(quán)利要求9所述的顯示器驅(qū)動(dòng)電路,進(jìn)一步包括數(shù)據(jù)路由器,響應(yīng)于所述系列數(shù)據(jù)路徑地址并且操作從所述寄存器部分的所述組接收所述累積數(shù)據(jù),并且在與所述數(shù)據(jù)路徑地址相應(yīng)的所述數(shù)據(jù)線組上聲明所述累積的數(shù)據(jù)。
11.如權(quán)利要求9所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)路徑序列器包括計(jì)數(shù)器,用于計(jì)數(shù)所述數(shù)據(jù)加載指令。
12.如權(quán)利要求11所述的顯示器驅(qū)動(dòng)電路,其中所述計(jì)數(shù)器包括一被n除的計(jì)數(shù)器。
13.如權(quán)利要求8所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)處理裝置包括指針,響應(yīng)于所述數(shù)據(jù)加載指令并且操作提供一系列寄存器部分地址,所述指針提供每個(gè)相繼的寄存器部分地址以響應(yīng)接收一個(gè)所述數(shù)據(jù)加載指令;數(shù)據(jù)路徑序列器,響應(yīng)于所述系列寄存器部分地址并且操作提供一系列路徑地址,所述數(shù)據(jù)路徑序列器提供每個(gè)相繼的路徑地址以響應(yīng)接收第一預(yù)定數(shù)目的所述寄存器部分地址;寄存器,響應(yīng)于所述系列寄存器部分地址和所述數(shù)據(jù)加載指令,并且操作從所述系統(tǒng)接收所述數(shù)據(jù)并在對(duì)應(yīng)于所述寄存器部分地址的所述寄存器部分中存儲(chǔ)所述數(shù)據(jù),所述寄存器進(jìn)一步響應(yīng)所述數(shù)據(jù)路徑地址并且操作提供來自與所述數(shù)據(jù)路徑地址對(duì)應(yīng)的所述寄存器部分組的累積數(shù)據(jù)。
14.如權(quán)利要求13所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)路徑序列器包括計(jì)數(shù)器,用于計(jì)數(shù)所述寄存器部分地址。
15.如權(quán)利要求14所述的顯示器驅(qū)動(dòng)電路,其中所述計(jì)數(shù)器包括一被n除的計(jì)數(shù)器。
16.如權(quán)利要求13所述的顯示器驅(qū)動(dòng)電路,其中所述數(shù)據(jù)路徑序列器包括譯碼器,用于譯碼所述寄存器部分地址以產(chǎn)生所述數(shù)據(jù)路徑地址。
17.如權(quán)利要求13所述的顯示器驅(qū)動(dòng)電路,其中所述顯示器部分選擇裝置包括行序列器,響應(yīng)于所述系列寄存器部分地址并且操作提供一系列行地址,所述行序列器提供每個(gè)相繼的行地址以響應(yīng)接收第三預(yù)定數(shù)目的所述寄存器部分地址;和行譯碼器,響應(yīng)于所述系列行地址并且操作在與每個(gè)所述行地址對(duì)應(yīng)的所述第一多個(gè)字線之一上聲明寫入信號(hào)。
18.如權(quán)利要求1所述的顯示器驅(qū)動(dòng)電路,其中在最后一根所述字線上聲明寫入信號(hào)后,并且響應(yīng)于確定所述第三預(yù)定量數(shù)據(jù)已順序地在所述數(shù)據(jù)輸入線上聲明,所述顯示器部分選擇裝置在所述第一所述字線之一上聲明另一寫入信號(hào)。
19.如權(quán)利要求18所述的顯示器驅(qū)動(dòng)電路,其中所述第一所述字線之一對(duì)應(yīng)所述顯示器的頂端部分并且所述的最后一條所述字線對(duì)應(yīng)所述顯示器的底端。
20.在一顯示器驅(qū)動(dòng)電路中,其用于從系統(tǒng)接收數(shù)據(jù)字和數(shù)據(jù)加載指令,和用于驅(qū)動(dòng)具有多個(gè)數(shù)據(jù)輸入線和第一多個(gè)字線的顯示器,每根字線與所述顯示器的一部分相關(guān)以使在所述字線上聲明的寫入信號(hào)導(dǎo)致在所述數(shù)據(jù)輸入線上聲明的數(shù)據(jù)被加載進(jìn)所述顯示器的所述相關(guān)部分,用于驅(qū)動(dòng)所述顯示器的方法包括步驟在所述字線之一上聲明第一寫入信號(hào);從所述系統(tǒng)接收數(shù)據(jù)加載指令;從所述系統(tǒng)接收第一預(yù)定量數(shù)據(jù)以響應(yīng)每個(gè)所述數(shù)據(jù)加載指令;累積所述數(shù)據(jù);每次第二預(yù)定量數(shù)據(jù)累積到時(shí),在所述數(shù)據(jù)輸入線上聲明累積的數(shù)據(jù);從所述數(shù)據(jù)加載指令確定何時(shí)第三預(yù)定量數(shù)據(jù)已被順序地在所述數(shù)據(jù)輸入線上聲明;和每次所述第三預(yù)定量數(shù)據(jù)已在所述數(shù)據(jù)輸入線上被聲明時(shí),在與所述顯示器的相繼部分相關(guān)的相繼字線上聲明相繼的寫入信號(hào)。
21.如權(quán)利要求20所述的驅(qū)動(dòng)顯示器方法,其中每次所述第三預(yù)定量數(shù)據(jù)已在所述數(shù)據(jù)輸入線上被順序聲明時(shí),所述在與所述顯示器的相繼部分相關(guān)的相繼字線上聲明相繼的寫入信號(hào)的步驟包括產(chǎn)生一系列行地址,每個(gè)行地址被產(chǎn)生以響應(yīng)接收第一預(yù)定量的所述數(shù)據(jù)加載指令;譯碼每個(gè)行地址;和在與每個(gè)譯碼行地址相應(yīng)的所述第一多個(gè)字線之一上聲明寫入信號(hào)。
22.如權(quán)利要求21所述的驅(qū)動(dòng)顯示器方法,其中所述產(chǎn)生一系列行地址的步驟包括接收第一初始行地址;和產(chǎn)生基于所述第一初始行地址的一系列行地址。
23.如權(quán)利要求22所述的方法,其中產(chǎn)生一系列行地址的步驟進(jìn)一步包括接收另一初始行地址;和產(chǎn)生基于所述另一初始行地址的另一系列行地址。
24.如權(quán)利要求21所述的方法,其中所述顯示器進(jìn)一步包括第二字線,其每個(gè)與所述顯示器的部分相關(guān),以使在所述第一多個(gè)字線之一上和在所述第二多個(gè)字線之一上同時(shí)聲明寫入信號(hào)導(dǎo)致在所述數(shù)據(jù)輸入線上聲明的數(shù)據(jù)加載進(jìn)所述顯示器的特定部分,所述方法進(jìn)一步包括步驟產(chǎn)生一系列子行地址,產(chǎn)生的每個(gè)子行地址響應(yīng)于接收的第二預(yù)定量的所述數(shù)據(jù)加載指令;譯碼每個(gè)子行地址;和在與每個(gè)譯碼的子行地址相應(yīng)的所述第二多個(gè)字線之一上聲明寫入信號(hào)。
25.如權(quán)利要求20所述的方法,其中每次所述第三預(yù)定量數(shù)據(jù)已在所述數(shù)據(jù)輸入線上被順序聲明時(shí),所述在與所述顯示器的相繼部分相關(guān)的相繼字線上聲明相繼的寫入信號(hào)的步驟包括產(chǎn)生一系列子行地址,每個(gè)子行地址被產(chǎn)生以響應(yīng)接收的預(yù)定量的所述數(shù)據(jù)加載指令;譯碼每個(gè)子行地址;和在與每個(gè)譯碼子行地址相應(yīng)的所述第一多個(gè)字線之一上聲明寫入信號(hào)。
26.如權(quán)利要求20所述的方法,其中每次第二預(yù)定量數(shù)據(jù)被累積時(shí)在所述數(shù)據(jù)輸入線上聲明累積數(shù)據(jù)的步驟包括確定何時(shí)預(yù)定量數(shù)據(jù)加載指令已被接收;和每次所述預(yù)定量數(shù)據(jù)加載指令被接收時(shí),在所述數(shù)據(jù)輸入線上聲明累積的數(shù)據(jù)。
27.如權(quán)利要求26所述的方法,其中累積所述數(shù)據(jù)的所述步驟包括產(chǎn)生一系列寄存器部分地址,每個(gè)相繼寄存器部分地址被產(chǎn)生以響應(yīng)接收一個(gè)所述數(shù)據(jù)加載指令;和在相應(yīng)于一個(gè)所述寄存器部分地址的寄存器的部分沖存儲(chǔ)每個(gè)第一預(yù)定量數(shù)據(jù)。
28.如權(quán)利要求27所述的方法,其中每次第二預(yù)定量數(shù)據(jù)被累積時(shí)在所述數(shù)據(jù)輸入線上聲明累積數(shù)據(jù)的步驟包括產(chǎn)生一系列數(shù)據(jù)路徑地址,每個(gè)相繼數(shù)據(jù)路徑地址被產(chǎn)生以響應(yīng)接收的第一預(yù)定量的所述數(shù)據(jù)加載指令;和從與所述數(shù)據(jù)路徑地址相應(yīng)的所述寄存器部分的組中提供累積的數(shù)據(jù)。
29.如權(quán)利要求27所述的方法,其中每次第二預(yù)定量數(shù)據(jù)被累積時(shí)在所述數(shù)據(jù)輸入線上聲明累積數(shù)據(jù)的步驟進(jìn)一步包括步驟在與所述數(shù)據(jù)路徑地址相應(yīng)的所述數(shù)據(jù)線組上聲明所述累積的數(shù)據(jù)。
30.如權(quán)利要求27所述的方法,其中其中每次第二預(yù)定量數(shù)據(jù)被累積時(shí)在所述數(shù)據(jù)輸入線上聲明累積數(shù)據(jù)的步驟包括產(chǎn)生一系列數(shù)據(jù)路徑地址,每個(gè)相繼數(shù)據(jù)路徑地址被產(chǎn)生以響應(yīng)接收的第一預(yù)定量的所述寄存器部分地址;和從與所述數(shù)據(jù)路徑地址相應(yīng)的所述寄存器部分組中提供累積的數(shù)據(jù)。
31.如權(quán)利要求30所述的驅(qū)動(dòng)顯示器方法,其中每次所述第三預(yù)定量數(shù)據(jù)已在所述數(shù)據(jù)輸入線上被順序聲明時(shí),所述在與所述顯示器的相繼部分相關(guān)的相繼字線上聲明相繼的寫入信號(hào)的步驟包括產(chǎn)生一系列行地址,每個(gè)行地址被產(chǎn)生以響應(yīng)接收的第二預(yù)定量的所述寄存器部分地址;譯碼每個(gè)行地址;和在與每個(gè)譯碼行地址相應(yīng)的所述第一多個(gè)字線之一上聲明寫入信號(hào)。
全文摘要
一種顯示器驅(qū)動(dòng)電路(1100),包括:字線序列器,用于提供一系列行地址;行譯碼器(504),用于譯碼每個(gè)行地址,并且在相應(yīng)的多個(gè)輸出端之一上聲明寫信號(hào)。一可選數(shù)據(jù)路徑序列器(802),提供可選數(shù)據(jù)路由器(804)使用的一系列路徑地址,用于路由到特定的顯示器(1102)子行的數(shù)據(jù)。此外,可選子行序列器(1106)給可選子行譯碼器(1108)提供一系列子行地址,其譯碼每個(gè)子行地址,并且在相應(yīng)的第二多個(gè)輸出端之一上聲明寫信號(hào)。在各種實(shí)施例中,行序列器(506)、子行序列器(1106)、和/或數(shù)據(jù)路徑序列器(802)響應(yīng)于來自系統(tǒng)的數(shù)據(jù)加載指令,使得沒有獲得陣列寫指令將數(shù)據(jù)寫到顯示器(1102)。
文檔編號(hào)G09G3/36GK1302423SQ99806528
公開日2001年7月4日 申請(qǐng)日期1999年3月22日 優(yōu)先權(quán)日1998年3月25日
發(fā)明者約翰·G·坎貝爾, 埃德溫·L·赫德森 申請(qǐng)人:奧羅拉系統(tǒng)公司