移位寄存器單元及其驅(qū)動(dòng)方法、移位寄存器和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元及其驅(qū)動(dòng)方法、移位寄存器和顯示裝置。
【背景技術(shù)】
[0002]在顯示裝置中,像素陣列包括橫縱交錯(cuò)的柵極掃描線和數(shù)據(jù)線。其中,為了實(shí)現(xiàn)像素陣列的逐行掃描,通常采用柵極驅(qū)動(dòng)電路驅(qū)動(dòng)像素陣列中的像素單元?,F(xiàn)有技術(shù)中,柵極驅(qū)動(dòng)電路常采用GOA(Gate Driver on Array,陣列基板行驅(qū)動(dòng))設(shè)計(jì)將TFT (Thin FilmTransistor,薄膜場(chǎng)效應(yīng)晶體管)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對(duì)顯示面板的掃描驅(qū)動(dòng),這種利用GOA技術(shù)集成在陣列基板上的柵極驅(qū)動(dòng)電路也稱為移位寄存器,移位寄存器需要提供多個(gè)控制信號(hào)來驅(qū)動(dòng)一行像素單元。
[0003]在現(xiàn)有技術(shù)中,移位寄存器包括多級(jí)移位寄存器單元,但是,一級(jí)移位寄存器單元只能提供一個(gè)控制信號(hào),想要驅(qū)動(dòng)一行像素單元,需要將多級(jí)移位寄存器單元級(jí)聯(lián),使得移位寄存器的結(jié)構(gòu)復(fù)雜,且移位寄存器占用的空間過大。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的在于提供一種移位寄存器單元及其驅(qū)動(dòng)方法、移位寄存器和顯示裝置,用于簡(jiǎn)化移位寄存器的結(jié)構(gòu),減小移位寄存器占用的空間。
[0005]為了實(shí)現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
[0006]第一方面,本發(fā)明提供了一種移位寄存器單元,包括:
[0007]輸入模塊,其與輸入信號(hào)端、高電平端、上拉控制節(jié)點(diǎn)和輸出控制模塊連接,所述上拉控制節(jié)點(diǎn)為所述輸入模塊、復(fù)位模塊、下拉模塊、輸出下拉控制模塊和所述輸出控制模塊的交點(diǎn),所述輸入模塊用于接收所述輸入信號(hào)端的信號(hào)和高電平端的信號(hào);
[0008]所述復(fù)位模塊,其與第五級(jí)輸出端、所述移位寄存器單元的本級(jí)輸出端、所述低電平端、所述上拉控制節(jié)點(diǎn)、所述下拉模塊、所述輸出下拉控制模塊和所述輸出控制模塊連接,所述第五級(jí)輸出端為移位寄存器單元作為第一級(jí)移位寄存器單元時(shí)對(duì)應(yīng)的第五級(jí)移位寄存器單元的輸出端,所述復(fù)位模塊用于對(duì)所述移位寄存器單元的本級(jí)輸出端和所述上拉控制節(jié)點(diǎn)進(jìn)行復(fù)位;
[0009]所述下拉模塊,其與低電平端、所述上拉控制節(jié)點(diǎn)、下拉控制節(jié)點(diǎn)、所述移位寄存器單元的本級(jí)輸出端、所述復(fù)位模塊、所述輸出下拉控制模塊和所述輸出控制模塊連接,所述下拉控制節(jié)點(diǎn)為所述下拉模塊與所述輸出下拉控制模塊的交點(diǎn),所述下拉模塊用于對(duì)所述上拉控制節(jié)點(diǎn)和所述移位寄存器單元的本級(jí)輸出端進(jìn)行放電;
[0010]所述輸出下拉控制模塊,其與所述低電平端、所述高電平端、所述移位寄存器單元的本級(jí)輸出端、所述上拉控制節(jié)點(diǎn)、所述下拉控制節(jié)點(diǎn)、所述輸出控制節(jié)點(diǎn)、所述復(fù)位模塊、所述下拉模塊和所述輸出控制模塊連接,所述輸出控制節(jié)點(diǎn)為所述輸出下拉控制模塊與所述輸出控制模塊的交點(diǎn);所述輸出下拉控制模塊用于生成電源使能信號(hào)和電源功率提供信號(hào);
[0011]所述輸出控制模塊,其與第一時(shí)鐘信號(hào)端、第二時(shí)鐘信號(hào)端、第三時(shí)鐘信號(hào)端、所述高電平端、所述低電平端、所述移位寄存器單元的本級(jí)輸出端、第四級(jí)輸出端、所述電源使能信號(hào)端、所述電源功率提供信號(hào)端、所述柵極驅(qū)動(dòng)信號(hào)端、所述上拉控制節(jié)點(diǎn)和所述輸出控制節(jié)點(diǎn)連接,所述第四級(jí)輸出端為所述移位寄存器單元作為第一級(jí)移位寄存器單元時(shí)對(duì)應(yīng)的第四級(jí)移位寄存器單元的輸出端,所述輸出控制模塊用于生成柵極驅(qū)動(dòng)信號(hào),輸出所述電源使能信號(hào)、所述電源功率提供信號(hào)和所述柵極驅(qū)動(dòng)信號(hào)。
[0012]第二方面,本發(fā)明提供了一種移位寄存器單元的驅(qū)動(dòng)方法,包括:
[0013]第一階段,輸入模塊接收輸入信號(hào)端的高電平信號(hào),利用高電平端的高電平信號(hào)為上拉控制節(jié)點(diǎn)充電;第一輸出控制子模塊接收所述上拉控制節(jié)點(diǎn)的高電平信號(hào)和第一時(shí)鐘信號(hào)端的信號(hào),為移位寄存器單元的本級(jí)輸出端提供信號(hào),根據(jù)所述移位寄存器單元的本級(jí)輸出端的信號(hào)和第四級(jí)輸出端的信號(hào),柵極驅(qū)動(dòng)信號(hào)端輸出柵極驅(qū)動(dòng)信號(hào);輸出下拉控制模塊接收所述移位寄存器單元的本級(jí)輸出端的信號(hào)和所述高電平端的高電平信號(hào),在輸出控制節(jié)點(diǎn)生成電源使能信號(hào)和電源功率提供信號(hào);第二輸出控制子模塊接收第二時(shí)鐘信號(hào)端的信號(hào)和第三時(shí)鐘信號(hào)端的信號(hào),所述電源使能信號(hào)端和所述電源功率提供信號(hào)端分別輸出所述電源使能信號(hào)和所述電源功率提供信號(hào);
[0014]第二階段,復(fù)位模塊接收第五級(jí)輸出端的高電平信號(hào),將所述移位寄存器單元的本級(jí)輸出端和所述上拉控制節(jié)點(diǎn)復(fù)位至低電平信號(hào);輸出下拉控制模塊接收所述上拉控制節(jié)點(diǎn)的低電平信號(hào),為下拉控制節(jié)點(diǎn)提供高電平信號(hào);所述下拉模塊接收所述下拉控制節(jié)點(diǎn)的高電平信號(hào),對(duì)所述上拉控制節(jié)點(diǎn)和所述移位寄存器單元的本級(jí)輸出端進(jìn)行放電;所述第一輸出控制子模塊接收所述上拉控制節(jié)點(diǎn)的低電平信號(hào)和所述第四級(jí)輸出端的信號(hào),所述柵極驅(qū)動(dòng)信號(hào)端輸出低電平信號(hào);所述輸出下拉控制模塊接收所述移位寄存器單元的本級(jí)輸出端的信號(hào)和所述高電平端的高電平信號(hào),在輸出控制節(jié)點(diǎn)生成高電平信號(hào);所述第二輸出控制子模塊接收所述第二時(shí)鐘信號(hào)端的信號(hào)和所述第三時(shí)鐘信號(hào)端的信號(hào),所述電源使能信號(hào)端和所述電源功率提供信號(hào)端均輸出高電平信號(hào)。
[0015]第三方面,本發(fā)明提供了一種移位寄存器,包括級(jí)聯(lián)的多級(jí)上述技術(shù)方案中的移位寄存器單元,其中,前一級(jí)移位寄存器單元的本級(jí)輸出端連接后一級(jí)移位寄存器單元的輸入信號(hào)端。
[0016]第四方面,本發(fā)明提供了一種顯示裝置,包括上述技術(shù)方案中的移位寄存器,其中,所述移位寄存器中的移位寄存器單元提供的輸出電源使能信號(hào)、電源功率提供信號(hào)和柵極驅(qū)動(dòng)信號(hào)用于驅(qū)動(dòng)所述顯示裝置中的像素單元。
[0017]本發(fā)明提供的移位寄存器單元及其驅(qū)動(dòng)方法、移位寄存器和顯示裝置中,移位寄存器單元包括輸入模塊、復(fù)位模塊、下拉模塊、輸出下拉控制模塊和輸出控制模塊,其中,輸出下拉控制模塊能夠生成電源使能信號(hào)和電源功率提供信號(hào),輸出控制模塊能夠生成柵極啟動(dòng)信號(hào),并輸出電源使能信號(hào)、電源功率提供信號(hào)和柵極驅(qū)動(dòng)信號(hào)三個(gè)控制信號(hào),與現(xiàn)有技術(shù)中只能輸出一個(gè)控制信號(hào)的移位寄存器單元相比,本發(fā)明中的移位寄存器單元能夠提供同時(shí)提供電源使能信號(hào)、電源功率提供信號(hào)和柵極驅(qū)動(dòng)信號(hào)三個(gè)控制信號(hào),來驅(qū)動(dòng)像素單元,從而在能夠驅(qū)動(dòng)像素單元的前提下,減少了移位寄存器中所需移位寄存器單元的數(shù)目,從而簡(jiǎn)化了移位寄存器的結(jié)構(gòu),減小了移位寄存器占用的空間。
【附圖說明】
[0018]此處所說明的附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本發(fā)明的一部分,本發(fā)明的示意性實(shí)施例及其說明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中:
[0019]圖1為本發(fā)明實(shí)施例一中的移位寄存器單元的結(jié)構(gòu)示意圖;
[0020]圖2為本發(fā)明實(shí)施例二中的移位寄存器單元的結(jié)構(gòu)示意圖;
[0021]圖3為與圖2中移位寄存器單元對(duì)應(yīng)的信號(hào)時(shí)序圖;
[0022]圖4為本發(fā)明實(shí)施例三中的移位寄存器的結(jié)構(gòu)示意圖;
[0023]圖5為與圖4中移位寄存器對(duì)應(yīng)的信號(hào)時(shí)序圖。
【具體實(shí)施方式】
[0024]為了進(jìn)一步說明本發(fā)明實(shí)施例提供的移位寄存器單元及其驅(qū)動(dòng)方法、移位寄存器和顯示裝置,下面結(jié)合說明書附圖進(jìn)行詳細(xì)描述。
[0025]實(shí)施例一
[0026]請(qǐng)參閱圖1,本發(fā)明實(shí)施例提供的移位寄存器單元包括輸入模塊P1、復(fù)位模塊P2、下拉模塊P3、輸出下拉控制模塊P4和輸出控制模塊P5 ;以移位寄存器中的第N級(jí)移位寄存器單元進(jìn)行說明,其中,輸入模塊PI與輸入信號(hào)端Input N、高電平端VGH、上拉控制節(jié)點(diǎn)PU和輸出控制模塊P5連接,上拉控制節(jié)點(diǎn)I3U為輸入模塊P1、復(fù)位模塊P2、下拉模塊P3、輸出下拉控制模塊P4和輸出控制模塊P5的交點(diǎn),輸入模塊Pl用于接收輸入信號(hào)端Input N的信號(hào)和高電平端VGH的信號(hào);
[0027]復(fù)位模塊P2,其與第五級(jí)輸出端OUT N+4、移位寄存器單元的本級(jí)輸出端OUT N、低電平端VGL、上拉控制節(jié)點(diǎn)PU、下拉模塊P3、輸出下拉控制模塊P4和輸出控制模塊P5連接,第五級(jí)輸出端OUT N+4為移位寄存器單元作為第一級(jí)移位寄存器單元時(shí)對(duì)應(yīng)的第五級(jí)移位寄存器單元的輸出端,復(fù)位模塊P2用于對(duì)所述移位寄存器單元的本級(jí)輸出端OUT N和所述上拉控制節(jié)點(diǎn)PU進(jìn)行復(fù)位;
[0028]下拉模塊P3,其與低電平端VGL、上拉控制節(jié)點(diǎn)PU、下拉控制節(jié)點(diǎn)PD、移位寄存器單元的本級(jí)輸出端OUT N、復(fù)位模塊P2、輸出下拉控制模塊P4和輸出控制模塊P5連接,下拉控制節(jié)點(diǎn)H)為下拉模塊P3與輸出下拉控制模塊P4的交點(diǎn),下拉模塊P3用于對(duì)上拉控制節(jié)點(diǎn)I3U和移位寄存器單元的本級(jí)輸出端OUT N進(jìn)行放電;
[0029]輸出下拉控制模塊P4,其與低電平端VGL、高電平端VGH、移位寄存器單元的本級(jí)輸出端OUT N、上拉控制節(jié)點(diǎn)PU、下拉控制節(jié)點(diǎn)ro、輸出控制節(jié)點(diǎn)PB、復(fù)位模塊P2、下拉模塊P3和輸出控制模塊P5連接,輸出控制節(jié)點(diǎn)PB為輸出下拉控制模塊P4與輸出控制模塊P5的交點(diǎn);輸出下拉控制模塊P4用于生成電源使能信號(hào)和電源功率提供信號(hào);
[0030]輸出控制模塊P5,其與第一時(shí)鐘信號(hào)端CL1、第二時(shí)鐘信號(hào)端CL2、第三時(shí)鐘信號(hào)端CL3、高電平端VGH、低電平端VGL、移位寄存器單元的本級(jí)輸出端OUT N、第四級(jí)輸出端OUT N+3、電源使能信號(hào)端EM、電源功率提供信號(hào)端Elvdd、柵極驅(qū)動(dòng)信號(hào)端GATE、上拉控制節(jié)點(diǎn)I3U和輸出控制節(jié)點(diǎn)PB連接,第四級(jí)輸出端O