>[0036]具體地,由于電容兩端的電壓不能突變,而每個場效應晶體管的柵極都與一個第一電容和一個PWM輸出引腳連接,因此當該PWM輸出引腳輸出的電壓發(fā)生變化時,場效應晶體管的柵極電壓并沒有發(fā)生突變,而是隨著第一電容的充放電慢慢發(fā)生變化,也即場效應晶體管的導通或截止并非與PWM輸出引腳輸出的信號同步,而是存在一定的時間差。在一些可能的情況下,一張PWM芯片的多個PWM輸出引腳輸出的PWM信號的時序是一樣的,而通過預先設置各PWM輸出引腳連接的第一電容的容值不同,可以使與各PWM輸出引腳連接的場效應晶體管的導通時序不同,進而可得到多種時序的輸出電壓。
[0037]在一些可行的實施方式中,上述N個場效應晶體管可以為金屬半導體氧化物(Metal-Oxide-Semiconductor, M0S)晶體管。
[0038]圖2所述的多時序生成電路中,包括P麗芯片、N個電壓輸入端、N個電壓輸出端、N個場效應晶體管和N個第一電容,通過PWM芯片的N個引腳輸出的PWM信號以及N個第一電容的延時作用,可以控制N個場效應晶體管的導通時序,從而根據(jù)N個輸入電壓得到多種時序的N個輸出電壓,以滿足液晶顯示器中多個電路的時序輸入需求。本發(fā)明實施例可通過一張PWM芯片生成多種時序信號,減少現(xiàn)有的液晶顯示器中PWM芯片的數(shù)量,不僅能節(jié)約占板面積,還能降低電路成本,實用性強。
[0039]參見圖3,為本發(fā)明實施例提供的多時序生成電路的另一實施例的電路圖。如圖3所示,所述多時序生成電路包括PWM芯片、N個電壓輸入端、N個電壓輸出端、N個三極管Q21至Q3n、N個二極管Dl至Dn、N個第一電阻Rll至Rln、N個第二電阻R21至R2n、以及N個第二電容C21至C2n,N為大于或等于2的整數(shù)。
[0040]本發(fā)明實施例中,每一個三極管和一個二極管組合可作為一個開關電路,每一個第一電阻可和一個第二電容、一個第二電阻可組合作為一個延時電路,一對開關電路和延時電阻可組成一個RC延時電路。其中在一對開關電路和延時電路中,三極管的基極連接第一電阻的一端和第二電容的一端,三極管的集電極連接二極管的陽極和一個電壓輸入端,三極管的發(fā)射極連接第二電阻的一端并且三極管的發(fā)射極為一個電壓輸出端;第二電容的另一端與第二電阻的另一端接地;二極管的陰極連接第一電阻的另一端和PWM芯片的一個PWM輸出引腳。
[0041]具體實施中,N個輸入電壓Vl至Vn分別從上述N個三極管的集電極輸入所述多時序生成電路。上述N個PWM輸出引腳輸出的電壓即為上述N個三極管的基極電壓,用于控制上述N個三極管導通或關斷。對于每個三極管而言,當基極電壓達到其導通電壓時,該三極導通,將從集電極輸入的電壓傳輸?shù)桨l(fā)射極,得到對應的輸出電壓。在一些可行的實施方式中,三極管導通時存在一定的能耗,因此輸出電壓略小于對應的輸入電壓。
[0042]具體實施中,由于三極管的基極與第二電容相連,而第二電容兩端的電壓不能突變,因此當PWM輸出引腳輸出的電壓發(fā)生變化時,三極管的基極電壓隨著第二電容的充放電而慢慢發(fā)生變化,也即三極管的導通或截止并非與PWM輸出引腳輸出的信號同步,而是存在一定的時間差。在一些可能的情況下,一張PWM芯片的多個PWM輸出引腳輸出的PWM信號的時序是一樣的,而通過預先設置各第二電容的容值不同以及各第一電阻的阻值不同,可以使與各PWM輸出引腳連接的場效應晶體管的導通時序不同,進而可得到多種時序的輸出電壓。
[0043]具體實施中,第一電阻和第二電阻可起到分壓作用,而二極管則可用于保護三極管。
[0044]在一些可行的實施方式中,上述三極管可以為NPN型三極管。
[0045]圖3所述的多時序生成電路中,包括P麗芯片、N個電壓輸入端、N個電壓輸出端、N個RC延時電路,通過PWM芯片的N個引腳輸出的PWM信號以及N個RC延時電路的延時作用,可以根據(jù)N個輸入電壓得到多種時序的N個輸出電壓,以滿足液晶顯示器中多個電路的時序輸入需求。本發(fā)明實施例可通過一張PWM芯片生成多種時序信號,減少現(xiàn)有的液晶顯示器中PWM芯片的數(shù)量,不僅能節(jié)約占板面積,還能降低電路成本,實用性強。
[0046]參見圖4,為本發(fā)明實施例提供的液晶顯示器的一實施例的結(jié)構(gòu)示意圖。如圖4所示,該液晶顯示器可包括如圖1-3任一項所描述的實施例中的多時序生成電路41,還可包括時序控制電路(Timing Controller, TCON) 42、液晶面板43、所述液晶面板的掃描驅(qū)動電路44、以及所述液晶面板的數(shù)據(jù)驅(qū)動電路45,其中所述TC0N42分別與所述多時序生成電路41、所述液晶面板的掃描驅(qū)動電路44和所述液晶面板的數(shù)據(jù)驅(qū)動電路45相連;所述液晶面板的掃描驅(qū)動電路44和所述液晶面板的數(shù)據(jù)驅(qū)動電路45分別與所述液晶面43板相連。
[0047]具體實施中,TC0N42是控制液晶面板43時序的核心電路,TC0N42可控制掃描驅(qū)動電路44的啟動時序,并將輸入的視頻信號(例如LVDS信號)轉(zhuǎn)換成數(shù)據(jù)驅(qū)動電路所用的數(shù)據(jù)信號形式(例如min1-LVDS信號或RSDS信號),傳遞到數(shù)據(jù)驅(qū)動電路45,并按照一定的時序控制數(shù)據(jù)驅(qū)動電路45適時開啟,從而產(chǎn)生液晶面板43的掃描驅(qū)動電路44和數(shù)據(jù)驅(qū)動電路45所需的時序。
[0048]本發(fā)明實施例中,多時序生成電路41輸出多種時序信號,這些時序信號可用于作為多個TCON的上電時序,也可用于向液晶面板43或液晶顯示器中的其他電路如背光驅(qū)動電路等提供時序彳目號。
[0049]根據(jù)圖1至圖3對多時序生成電路的描述可知,本發(fā)明實施例的液晶顯示器可通過一個多時序生成電路來產(chǎn)生多種時序信號,為液晶顯示器中的TCON以及其他電路提供所需的時序信號,減少現(xiàn)有的液晶顯示器中時序生成電路的數(shù)量,不僅能節(jié)約占板面積,還能降低電路成本,實用性強。
[0050]以上所述的實施方式,并不構(gòu)成對該技術方案保護范圍的限定。任何在上述實施方式的精神和原則之內(nèi)所作的修改、等同替換和改進等,均應包含在該技術方案的保護范圍之內(nèi)。
【主權(quán)項】
1.一種多時序生成電路,其特征在于,所述多時序生成電路包括脈沖寬度調(diào)制PWM芯片、N個電壓輸入端、N個電壓輸出端、N個開關電路和N個延時電路,N為大于或等于2的整數(shù),其中: 所述PWM芯片包含的N個PWM輸出引腳中每個PWM輸出引腳分別連接一個所述開關電路以及一個所述延時電路,以分別控制所述至少N個開關電路的導通時序; 所述N個開關電路分別連接所述N個電壓輸入端和所述N個電壓輸出端,當所述N個開關電路中至少一個開關電路導通時,與所述至少一個開關電路相連的電壓輸入端的電壓通過所述至少一個開關電路傳遞給與所述至少一個開關電路相連的電壓輸出端。2.根據(jù)權(quán)利要求1所述的多時序生成電路,其特征在于,所述N個開關電路中每個開關電路包括一個場效應晶體管,其中所述場效應晶體管的柵極連接一個所述延時電路和所述PWM芯片的一個PWM輸出引腳;所述場效應晶體管的源極連接一個所述電壓輸入端;所述場效應晶體管的漏極為一個所述電壓輸出端。3.根據(jù)權(quán)利要求2所述的多時序生成電路,其特征在于,所述N個延時電路中每個延時電路包括一個第一電容,其中所述第一電容的一端連接一個所述場效應晶體管的柵極,所述第一電容的另一端接地。4.根據(jù)權(quán)利要求1所述的多時序生成電路,其特征在于,所述N個開關電路和所述N個延時電路中,每一個所述開關電路和一個所述延時電路組成一個RC延時電路。5.根據(jù)權(quán)利要求4所述的多時序生成電路,其特征在于,所述N個開關電路中每個開關電路包括一個三極管和一個二極管,所述N個延時電路中每個延時電路包括一個第一電阻、一個第二電阻和一個第二電容,其中對于每對所述開關電路和所述延時電路, 所述三極管的基極連接所述第一電阻的一端和所述第二電容的一端,所述三極管的集電極連接所述二極管的陽極和一個所述電壓輸入端,所述三極管的發(fā)射極連接所述第二電阻的一端并且所述三極管的發(fā)射極為一個所述電壓輸出端; 所述第二電容的另一端與所述第二電阻的另一端接地; 所述二極管的陰極連接所述第一電阻的另一端和所述PWM芯片的一個PWM輸出引腳。6.根據(jù)權(quán)利要求2或3任一項所述的多時序生成電路,其特征在于,所述場效應晶體管為金屬半導體氧化物MOS管。7.根據(jù)權(quán)利要求5所述的多時序生成電路,其特征在于,所述三極管為NPN型三極管。8.—種液晶顯示器,其特征在于,所述液晶顯示器包括時序控制電路、液晶面板、所述液晶面板的掃描驅(qū)動電路、所述液晶面板的數(shù)據(jù)驅(qū)動電路以及如權(quán)利要求1所述的時序生成電路,其中所述時序控制電路分別與所述多時序生成電路、所述液晶面板的掃描驅(qū)動電路和所述液晶面板的數(shù)據(jù)驅(qū)動電路相連;所述液晶面板的掃描驅(qū)動電路和所述液晶面板的數(shù)據(jù)驅(qū)動電路分別與所述液晶面板相連。
【專利摘要】本發(fā)明實施例公開了一種多時序生成電路及液晶顯示器,多時序生成電路可包括PWM芯片、N個電壓輸入端、N個電壓輸出端、N個開關電路和N個延時電路,N為大于或等于2的整數(shù),其中PWM芯片包含的N個PWM輸出引腳中每個PWM輸出引腳分別連接一個開關電路以及一個延時電路,以分別控制至少N個開關電路的導通時序;N個開關電路分別連接N個電壓輸入端和N個電壓輸出端,當N個開關電路中至少一個開關電路導通時,與至少一個開關電路相連的電壓輸入端的電壓通過至少一個開關電路傳遞給與至少一個開關電路相連的電壓輸出端。采用本發(fā)明實施例,可通過一張PWM芯片生成多種時序信號,不僅能節(jié)約占板面積,還能降低電路成本。
【IPC分類】G09G3/36, G09G3/34
【公開號】CN104934012
【申請?zhí)枴緾N201510427038
【發(fā)明人】張先明, 曹丹
【申請人】深圳市華星光電技術有限公司
【公開日】2015年9月23日
【申請日】2015年7月20日