一輸出端與削角模塊的第一控制端相連,時(shí)鐘控制模塊的第二輸出端與削角模塊的第二控制端相連,時(shí)鐘控制模塊用于控制削角模塊在對(duì)應(yīng)的時(shí)間段輸出對(duì)應(yīng)的削角后的電壓信號(hào),這樣經(jīng)過(guò)削角模塊將電壓生成模塊生成的電壓信號(hào)進(jìn)行不同時(shí)間不同深度的削角,進(jìn)而輸出削角后的電壓信號(hào),從而使得在不同時(shí)間段對(duì)應(yīng)輸入到各柵極驅(qū)動(dòng)芯片的柵極開(kāi)啟電壓不同,由于柵極開(kāi)啟電壓需要經(jīng)過(guò)不同長(zhǎng)度的走線到達(dá)各級(jí)柵極驅(qū)動(dòng)芯片,因此各柵極驅(qū)動(dòng)芯片最終輸出到各柵線的柵極開(kāi)啟電壓即柵掃描信號(hào)可以比較均勻,例如,由于顯示面板中各柵極驅(qū)動(dòng)芯片之間相互級(jí)聯(lián),因此可以向第一級(jí)柵極驅(qū)動(dòng)芯片輸入淺削角的電壓,隨著第二級(jí)、第三級(jí)……第N級(jí)柵極驅(qū)動(dòng)芯片中柵極開(kāi)啟電壓信號(hào)的走線越來(lái)越長(zhǎng),因此向第二級(jí)、第三級(jí)……第N級(jí)柵極驅(qū)動(dòng)芯片輸入的柵極開(kāi)啟電壓信號(hào)的削角深度逐漸增加,這樣削角深度不同的柵極開(kāi)啟電壓信號(hào)經(jīng)過(guò)不同長(zhǎng)度的走線到達(dá)各級(jí)柵極驅(qū)動(dòng)芯片,最終各柵極驅(qū)動(dòng)芯片輸出的柵極開(kāi)啟電壓信號(hào)即柵掃描信號(hào)較均勾,從而改善了橫向二分屏的現(xiàn)象,提高了顯示畫(huà)面的質(zhì)量。
【附圖說(shuō)明】
[0043]圖1為現(xiàn)有技術(shù)中顯示面板的結(jié)構(gòu)示意圖;
[0044]圖2為本發(fā)明實(shí)施例提供的柵極開(kāi)啟電壓補(bǔ)償電路的結(jié)構(gòu)示意圖;
[0045]圖3為本發(fā)明實(shí)施例提供的削角模塊的結(jié)構(gòu)示意圖;
[0046]圖4為本發(fā)明實(shí)施例提供的削角模塊的具體電路結(jié)構(gòu)示意圖;
[0047]圖5為本發(fā)明實(shí)施例提供的顯示面板的結(jié)構(gòu)示意圖之一;
[0048]圖6為本發(fā)明實(shí)施例提供的削角模塊的工作時(shí)序示意圖;
[0049]圖7為本發(fā)明實(shí)施例提供的顯示面板的結(jié)構(gòu)示意圖之二。
【具體實(shí)施方式】
[0050]下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的柵極開(kāi)啟電壓補(bǔ)償電路、顯示面板、其驅(qū)動(dòng)方法及顯示裝置的【具體實(shí)施方式】進(jìn)行詳細(xì)地說(shuō)明。
[0051]本發(fā)明實(shí)施例提供了一種柵極開(kāi)啟電壓補(bǔ)償電路,如圖2所示,可以包括:電壓生成模塊1、時(shí)鐘控制模塊2和削角模塊3 ;其中,
[0052]電壓生成模塊I的第一電壓輸出端與削角模塊3的第一電壓輸入端相連,電壓生成模塊2的第二電壓輸出端與削角模塊3的第二電壓輸入端相連,電壓生成模塊I用于將生成的第一電壓信號(hào)和第二電壓信號(hào)對(duì)應(yīng)輸出到削角模塊3的第一電壓輸入端與第二電壓輸入端;
[0053]時(shí)鐘控制模塊2的第一輸出端與削角模塊I的第一控制端相連,時(shí)鐘控制模塊2的第二輸出端與削角模塊3的第二控制端相連,時(shí)鐘控制模塊2用于控制削角模塊3在對(duì)應(yīng)的時(shí)間段輸出對(duì)應(yīng)的削角后的電壓信號(hào)。
[0054]本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路包括:電壓生成模塊1、時(shí)鐘控制模塊2和削角模塊3 ;其中,電壓生成模塊I用于將生成的第一電壓信號(hào)和第二電壓信號(hào)對(duì)應(yīng)輸出到削角模塊3的第一電壓輸入端與第二電壓輸入端;時(shí)鐘控制模塊2用于控制削角模塊3在對(duì)應(yīng)的時(shí)間段輸出對(duì)應(yīng)的削角后的電壓信號(hào),這樣經(jīng)過(guò)削角模塊將電壓生成模塊生成的電壓信號(hào)進(jìn)行不同時(shí)間不同深度的削角,進(jìn)而輸出削角后的電壓信號(hào),從而使得在不同時(shí)間段對(duì)應(yīng)輸入到各柵極驅(qū)動(dòng)芯片的柵極開(kāi)啟電壓不同,由于柵極開(kāi)啟電壓需要經(jīng)過(guò)不同長(zhǎng)度的走線到達(dá)各級(jí)柵極驅(qū)動(dòng)芯片,因此各柵極驅(qū)動(dòng)芯片最終輸出到各柵線的柵極開(kāi)啟電壓即柵掃描信號(hào)可以比較均勻,例如,由于顯示面板中各柵極驅(qū)動(dòng)芯片之間相互級(jí)聯(lián),因此可以向第一級(jí)柵極驅(qū)動(dòng)芯片輸入淺削角的電壓,隨著第二級(jí)、第三級(jí)……第N級(jí)柵極驅(qū)動(dòng)芯片中柵極開(kāi)啟電壓信號(hào)的走線越來(lái)越長(zhǎng),因此用于輸入到第二級(jí)、第三級(jí)……第N級(jí)柵極驅(qū)動(dòng)芯片中的柵極開(kāi)啟電壓信號(hào)的削角深度逐漸增加,這樣削角深度不同的柵極開(kāi)啟電壓信號(hào)經(jīng)過(guò)不同長(zhǎng)度的走線到達(dá)各級(jí)柵極驅(qū)動(dòng)芯片,最終各柵極驅(qū)動(dòng)芯片輸出的柵極開(kāi)啟電壓信號(hào)即柵掃描信號(hào)較均勻,從而改善了橫向二分屏的現(xiàn)象,提高了顯示畫(huà)面的質(zhì)量。
[0055]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,如圖3所示,削角模塊3可以具體包括:削角時(shí)間控制單元31、削角深度控制單元32和輸出控制單元33 ;其中,
[0056]削角時(shí)間控制單元31的第一控制端(削角時(shí)間控制單元的第一控制端與削角模塊的第一控制端為同一端口)與時(shí)鐘控制模塊2的第一輸出端相連,第二控制端與基準(zhǔn)電壓端STD相連,第一輸入端與電壓生成模塊I的第二電壓輸出端相連,第二輸入端與地電平信號(hào)端GND相連,輸出端分別與輸出控制單元33的第一控制端和第一輸入端相連,削角時(shí)間控制單元31用于在時(shí)鐘控制模塊2的第一輸出端和基準(zhǔn)電壓端STD的控制下輸出不同削角時(shí)間的削角電壓;
[0057]削角深度控制單元32的第一控制端(削角深度控制單元的第一控制端與削角模塊的第二控制端為同一端口)與時(shí)鐘控制模塊2的第二輸出端相連,第二控制端與基準(zhǔn)電壓端STD相連,第一輸入端與電壓生成模塊I的第一電壓輸出端相連,第二輸入端和第三輸入端均與地電平信號(hào)端GND相連,輸出端與輸出控制單元33的第二輸入端相連,削角深度控制單元32用于在時(shí)鐘控制模塊2的第二輸出端和基準(zhǔn)電壓端STD的控制下輸出不同削角深度的削角電壓;
[0058]輸出控制單元33的第二控制端與電壓生成模塊I的第一電壓輸出端相連,第三輸入端與地電平信號(hào)端GND相連,輸出端與柵極開(kāi)啟電壓輸入端Von相連,輸出控制單元33用于在削角時(shí)間控制單元31的輸出端和電壓生成模塊I的第一電壓輸出端的控制下,通過(guò)柵極開(kāi)啟電壓輸入端Von選擇輸出電壓生成模塊I生成的第二電壓信號(hào)或削角電壓信號(hào)。
[0059]具體地,本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,為了實(shí)現(xiàn)削角模塊在對(duì)應(yīng)的時(shí)間段輸出對(duì)應(yīng)的削角后的柵極開(kāi)啟電壓信號(hào),削角模塊包括削角時(shí)間控制單元31、削角深度控制單元32和輸出控制單元33,削角時(shí)間控制單元31在時(shí)鐘控制模塊2的第一輸出端和基準(zhǔn)電壓端STD的控制下可以輸出不同削角時(shí)間的削角電壓,削角深度控制單元32可以在時(shí)鐘控制模塊2的第二輸出端和基準(zhǔn)電壓端STD的控制下輸出不同削角深度的削角電壓,這樣削角模塊可以在對(duì)應(yīng)時(shí)間段通過(guò)削角時(shí)間控制單元31和削角深度控制單元32生成不同的削腳電壓,進(jìn)而輸出控制單元通過(guò)柵極開(kāi)啟電壓輸入端Von可以選擇輸出電壓生成模塊I生成的第二電壓信號(hào)或削角電壓信號(hào),即對(duì)應(yīng)顯示面板上各柵極驅(qū)動(dòng)芯片上柵極開(kāi)啟信號(hào)需要的走線長(zhǎng)度,削角模塊可以通過(guò)柵極開(kāi)啟電壓輸入端Von選擇輸出電壓生成模塊I生成的第二電壓信號(hào)或削角電壓信號(hào)到對(duì)應(yīng)的柵極驅(qū)動(dòng)芯片,進(jìn)而各柵極驅(qū)動(dòng)芯片輸出的柵極開(kāi)啟電壓信號(hào)即柵掃描信號(hào),在經(jīng)過(guò)不同的走線長(zhǎng)度后趨于均勻,從而改善了橫向二分屏的現(xiàn)象,提高了顯示畫(huà)面的質(zhì)量。
[0060]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,如圖4所示,削角時(shí)間控制單元可以具體包括:第一比較器B1、第一開(kāi)關(guān)晶體管Tl、第二開(kāi)關(guān)晶體管T2和第一電阻Rl ;其中,
[0061]第一比較器BI的第一輸入端與時(shí)鐘控制模塊的第一輸出端LSl相連,第二輸入端與基準(zhǔn)電壓端STD相連,輸出端分別與第一開(kāi)關(guān)晶體管Tl的柵極和第二開(kāi)關(guān)晶體管T2的柵極相連;
[0062]第一開(kāi)關(guān)晶體管Tl的源極與電壓生成模塊的第二電壓輸出端相連,漏極分別與第二開(kāi)關(guān)晶體管T2的漏極和輸出控制單元的第一輸入端相連;
[0063]第二開(kāi)關(guān)晶體管T2的源極與第一電阻Rl的一端相連;
[0064]第一電阻Rl的另一端與地電平信號(hào)端GND相連。
[0065]具體地,本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,時(shí)鐘控制模塊的第一輸出端LSl輸出高電平信號(hào)時(shí),第一比較器BI輸出高電平信號(hào),進(jìn)而第一開(kāi)關(guān)晶體管Tl處于導(dǎo)通狀態(tài),此時(shí)導(dǎo)通的第一開(kāi)關(guān)晶體管Tl將電壓生成模塊的第二電壓輸出端與輸出控制單元的第一輸入端導(dǎo)通,即將電壓生成模塊的第二電壓輸出端輸出的第二電壓信號(hào)VGH傳輸?shù)捷敵隹刂茊卧牡谝惠斎攵?;時(shí)鐘控制模塊的第一輸出端LSl輸出低電平信號(hào)時(shí),第一比較器BI輸出低電平信號(hào),進(jìn)而第二開(kāi)關(guān)晶體管T2處于導(dǎo)通狀態(tài),此時(shí)導(dǎo)通的第二開(kāi)關(guān)晶體管T2將第一電阻Rl的一端與輸出控制單元的第一輸入端導(dǎo)通,即地電平信號(hào)通過(guò)第一電阻Rl和導(dǎo)通的第二開(kāi)關(guān)晶體管T2傳輸?shù)捷敵隹刂茊卧牡谝惠斎攵?,另外需要說(shuō)明的是時(shí)鐘控制模塊的第一輸出端LSl輸出地時(shí)序掃描信號(hào)與柵掃描時(shí)序一致,可以通過(guò)時(shí)鐘控制模塊的第一輸出端LSl輸出地時(shí)序掃描信號(hào)的占空比來(lái)控制削角時(shí)間。
[0066]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,如圖4所示,輸出控制單元可以具體包括:第二比較器B2、第三開(kāi)關(guān)晶體管T3、第四開(kāi)關(guān)晶體管T4和存儲(chǔ)電容C ;其中,
[0067]第二比較器B2的第一輸入端分別與削角時(shí)間控制單元31的輸出端和第三開(kāi)關(guān)晶體管T3的源極相連,第二輸入端與電壓生成模塊的第一電壓輸出端相連,輸出端分別與第三開(kāi)關(guān)晶體管T3的柵極和第四開(kāi)關(guān)晶體管T4的柵極相連;
[0068]第三開(kāi)關(guān)晶體管T3的漏極與柵極開(kāi)啟電壓輸入端Von相連;
[0069]第四開(kāi)關(guān)晶體管T4的源極與削角深度控制單元32的輸出端相連,漏極與柵極開(kāi)啟電壓輸入端Von相連;
[0070]存儲(chǔ)電容C連接于地電平信號(hào)端GND和柵極開(kāi)啟電壓輸入端Von之間。
[0071]具體地,本發(fā)明實(shí)施例提供的上述柵極開(kāi)啟電壓補(bǔ)償電路中,時(shí)鐘控制模塊的第一輸出端LSI輸出高電平信號(hào)時(shí),削角時(shí)間控制單元31的輸出端輸出高電平信號(hào)VGH到輸出控制單元33的第一輸入端即第二比較器B2的第一輸入端,此時(shí)第二比較器B2輸出高電平信號(hào),進(jìn)而第三開(kāi)關(guān)晶體管