一種基于fpga模塊的led顯示屏控制系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示屏技術(shù)領(lǐng)域,尤其是一種基于FPGA模塊的LED顯示屏控制系統(tǒng)。
【背景技術(shù)】
[0002]眾所周知,LED顯示屏作為一種平板顯示設(shè)備因其使用壽命長(zhǎng)、成本低、功耗低等特點(diǎn)在顯示領(lǐng)域占有重要的市場(chǎng)地位。LED顯示屏通過(guò)控制半導(dǎo)體發(fā)光二極管亮度的方式,能夠顯示文字、圖形、視頻等信息,為了實(shí)現(xiàn)LED顯示屏的功能多樣化,通常需要采用以微處理器為核心的嵌入式電路完成信號(hào)的處理、控制和輸出。
【發(fā)明內(nèi)容】
[0003]針對(duì)上述現(xiàn)有技術(shù)中存在的不足,本發(fā)明的目的在于提供一種基于FPGA模塊的LED顯示屏控制系統(tǒng)。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明采用如下技術(shù)方案:
[0005]一種基于FPGA模塊的LED顯示屏控制系統(tǒng),它包括上位機(jī)、控制器、參考時(shí)鐘電路、FPGA模塊和LED顯示屏驅(qū)動(dòng)電路;
[0006]所述上位機(jī)通過(guò)CAN總線將信號(hào)輸入至控制器,所述控制器將信號(hào)進(jìn)行整理并將信號(hào)輸入至FPGA模塊,所述參考時(shí)鐘電路產(chǎn)生時(shí)鐘信號(hào)并將信號(hào)輸入至FPGA模塊,所述FPGA模塊將信號(hào)進(jìn)行處理并將處理后的信號(hào)輸入至LED顯示屏驅(qū)動(dòng)電路;
[0007]所述FPGA模塊包括PLL模塊、串口控制模塊、雙口 RAM存儲(chǔ)器和LED顯示控制模塊,所述PLL模塊接收參考時(shí)鐘電路輸入的信號(hào)并將信號(hào)整合后分別輸入串口控制模塊和LED顯示控制模塊,所述串口控制模塊接收控制器和PLL模塊輸入的信號(hào)并將信號(hào)整理后輸入至雙口 RAM存儲(chǔ)器,所述雙口 RAM存儲(chǔ)器將信號(hào)進(jìn)行存儲(chǔ)并將信號(hào)輸入至LED顯示控制模塊,所述LED顯示控制模塊將信號(hào)進(jìn)行整理并將信號(hào)分別輸入至雙口 RAM存儲(chǔ)器和LED顯示屏驅(qū)動(dòng)電路。
[0008]優(yōu)選地,所述控制器還電性連接有指示燈。
[0009]優(yōu)選地,所述LED顯示屏驅(qū)動(dòng)電路包括第一 74HC595芯片、第二 74HC595芯片、第三74HC595芯片和第四74HC595芯片,所述第一 74HC595芯片的14引腳與LED顯示控制模塊連接,所述第一 74HC595芯片的8引腳與第二 74HC595芯片的14引腳連接,所述第二74HC595芯片的8引腳與第三74HC595芯片的14引腳連接,所述第三74HC595芯片的8引腳與第四74HC595芯片的14引腳連接,所述第四74HC595芯片的8引腳輸出驅(qū)動(dòng)信號(hào)。
[0010]由于采用了上述方案,本發(fā)明通過(guò)FPGA模塊實(shí)現(xiàn)對(duì)信號(hào)的調(diào)整,利用FPGA模塊內(nèi)的雙口 RAM模塊實(shí)現(xiàn)對(duì)信號(hào)的隨時(shí)存取,方便信號(hào)的快速存儲(chǔ)和提??;并且,利用參考時(shí)鐘電路為系統(tǒng)提供實(shí)時(shí)參考時(shí)鐘信號(hào),其結(jié)構(gòu)簡(jiǎn)單,操作方便,具有很強(qiáng)的實(shí)用性。
【附圖說(shuō)明】
[0011]圖1是本發(fā)明實(shí)施例的結(jié)構(gòu)原理示意圖;
[0012]圖2是本發(fā)明實(shí)施例的LED顯示屏驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0013]以下結(jié)合附圖對(duì)本發(fā)明的實(shí)施例進(jìn)行詳細(xì)說(shuō)明,但是本發(fā)明可以由權(quán)利要求限定和覆蓋的多種不同方式實(shí)施。
[0014]如圖1所示,本實(shí)施例的一種基于FPGA模塊的LED顯示屏控制系統(tǒng),它包括上位機(jī)1、控制器2、參考時(shí)鐘電路4、FPGA模塊3和LED顯示屏驅(qū)動(dòng)電路5 ;
[0015]上位機(jī)1通過(guò)CAN總線將信號(hào)輸入至控制器2,控制器2將信號(hào)進(jìn)行整理并將信號(hào)輸入至FPGA模塊3,參考時(shí)鐘電路4產(chǎn)生時(shí)鐘信號(hào)并將信號(hào)輸入至FPGA模塊3,F(xiàn)PGA模塊3將信號(hào)進(jìn)行處理并將處理后的信號(hào)輸入至LED顯示屏驅(qū)動(dòng)電路5 ;
[0016]FPGA模塊3包括PLL模塊7、串口控制模塊6、雙口 RAM存儲(chǔ)器8和LED顯示控制模塊9,PLL模塊7接收參考時(shí)鐘電路輸入的信號(hào)并將信號(hào)整合后分別輸入串口控制模塊6和LED顯示控制模塊9,串口控制模塊6接收控制器2和PLL模塊7輸入的信號(hào)并將信號(hào)整理后輸入至雙口 RAM存儲(chǔ)器8,雙口 RAM存儲(chǔ)器8將信號(hào)進(jìn)行存儲(chǔ)并將信號(hào)輸入至LED顯示控制模塊9,LED顯示控制模塊9將信號(hào)進(jìn)行整理并將信號(hào)分別輸入至雙口 RAM存儲(chǔ)器8和LED顯示屏驅(qū)動(dòng)電路5。
[0017]進(jìn)一步,控制器2還電性連接有指示燈10。
[0018]本實(shí)施例通過(guò)FPGA模塊3實(shí)現(xiàn)對(duì)信號(hào)的調(diào)整,利用FPGA模塊3內(nèi)的雙口 RAM模塊8實(shí)現(xiàn)對(duì)信號(hào)的隨時(shí)存取,方便信號(hào)的快速存儲(chǔ)和提取;并且,利用參考時(shí)鐘電路4為系統(tǒng)提供實(shí)時(shí)參考時(shí)鐘信號(hào)。其中利用指示燈10起到系統(tǒng)工作提醒。
[0019]本實(shí)施例的LED顯示屏驅(qū)動(dòng)電路5可采用如圖2所示的電路結(jié)構(gòu),即包括第一74HC595芯片U1、第二 74HC595芯片U2、第三74HC595芯片U3和第四74HC595芯片U4,第一 74HC595芯片U1的14引腳與LED顯示控制模塊9連接,第一 74HC595芯片U1的8引腳與第二 74HC595芯片U2的14引腳連接,第二 74HC595芯片U2的8引腳與第三74HC595芯片U3的14引腳連接,第三74HC595芯片U3的8引腳與第四74HC595芯片U4的14引腳連接,第四74HC595芯片U4的8引腳輸出驅(qū)動(dòng)信號(hào)。
[0020]以上所述僅為本發(fā)明的優(yōu)選實(shí)施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說(shuō)明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。
【主權(quán)項(xiàng)】
1.一種基于FPGA模塊的LED顯示屏控制系統(tǒng),其特征在于:它包括上位機(jī)、控制器、參考時(shí)鐘電路、FPGA模塊和LED顯示屏驅(qū)動(dòng)電路; 所述上位機(jī)通過(guò)CAN總線將信號(hào)輸入至控制器,所述控制器將信號(hào)進(jìn)行整理并將信號(hào)輸入至FPGA模塊,所述參考時(shí)鐘電路產(chǎn)生時(shí)鐘信號(hào)并將信號(hào)輸入至FPGA模塊,所述FPGA模塊將信號(hào)進(jìn)行處理并將處理后的信號(hào)輸入至LED顯示屏驅(qū)動(dòng)電路; 所述FPGA模塊包括PLL模塊、串口控制模塊、雙口 RAM存儲(chǔ)器和LED顯示控制模塊,所述PLL模塊接收參考時(shí)鐘電路輸入的信號(hào)并將信號(hào)整合后分別輸入串口控制模塊和LED顯示控制模塊,所述串口控制模塊接收控制器和PLL模塊輸入的信號(hào)并將信號(hào)整理后輸入至雙口 RAM存儲(chǔ)器,所述雙口 RAM存儲(chǔ)器將信號(hào)進(jìn)行存儲(chǔ)并將信號(hào)輸入至LED顯示控制模塊,所述LED顯示控制模塊將信號(hào)進(jìn)行整理并將信號(hào)分別輸入至雙口 RAM存儲(chǔ)器和LED顯示屏驅(qū)動(dòng)電路。2.如權(quán)利要求1所述的一種基于FPGA模塊的LED顯示屏控制系統(tǒng),其特征在于:所述控制器還電性連接有指示燈。3.如權(quán)利要求2所述的一種基于FPGA模塊的LED顯示屏控制系統(tǒng),其特征在于:所述LED顯示屏驅(qū)動(dòng)電路包括第一 74HC595芯片、第二 74HC595芯片、第三74HC595芯片和第四74HC595芯片,所述第一 74HC595芯片的14引腳與LED顯示控制模塊連接,所述第一74HC595芯片的8引腳與第二 74HC595芯片的14引腳連接,所述第二 74HC595芯片的8引腳與第三74HC595芯片的14引腳連接,所述第三74HC595芯片的8引腳與第四74HC595芯片的14引腳連接,所述第四74HC595芯片的8引腳輸出驅(qū)動(dòng)信號(hào)。
【專利摘要】本發(fā)明涉及顯示屏技術(shù)領(lǐng)域,尤其是一種基于FPGA模塊的LED顯示屏控制系統(tǒng)。它包括依次連接的上位機(jī)、控制器、FPGA模塊和LED顯示屏驅(qū)動(dòng)電路,F(xiàn)PGA模塊連接有參考時(shí)鐘電路;FPGA模塊包括PLL模塊、串口控制模塊、雙口RAM存儲(chǔ)器和LED顯示控制模塊。本發(fā)明通過(guò)FPGA模塊實(shí)現(xiàn)對(duì)信號(hào)的調(diào)整,利用FPGA模塊內(nèi)的雙口RAM模塊實(shí)現(xiàn)對(duì)信號(hào)的隨時(shí)存取,方便信號(hào)的快速存儲(chǔ)和提取;并且,利用參考時(shí)鐘電路為系統(tǒng)提供實(shí)時(shí)參考時(shí)鐘信號(hào),其結(jié)構(gòu)簡(jiǎn)單,操作方便,具有很強(qiáng)的實(shí)用性。
【IPC分類】G09G3/32
【公開號(hào)】CN105321465
【申請(qǐng)?zhí)枴緾N201510708882
【發(fā)明人】劉志海
【申請(qǐng)人】劉志海
【公開日】2016年2月10日
【申請(qǐng)日】2015年10月27日