22集成。此實(shí)施可用于高度集成系統(tǒng)(例如,移動(dòng)電話、便攜電子裝置、手表或小面積 顯示器)中。
[0139] 在一些實(shí)施方案中,輸入裝置48可經(jīng)配置以允許(例如)使用者控制顯示裝置40的 操作。輸入裝置48可包含小鍵盤(例如,QWERTY小鍵盤或電話小鍵盤)、按鈕、開關(guān)、游戲桿、 觸碰敏感式屏幕、與顯示陣列30集成的觸碰敏感式屏幕,或壓敏膜或熱敏膜。麥克風(fēng)46可經(jīng) 配置為用于顯示裝置40的輸入裝置。在一些實(shí)施方案中,經(jīng)由麥克風(fēng)46的語(yǔ)音命令可用于 控制顯示裝置40的操作。
[0140]電力供應(yīng)器50可包含多種能量存儲(chǔ)裝置。例如,電力供應(yīng)器50可為可再充電蓄電 池,例如鎳鎘蓄電池或鋰離子蓄電池。在使用可再充電蓄電池的實(shí)施中,可再充電蓄電池可 為可使用來(lái)自(例如)壁式插座或光伏裝置或陣列的電力充電的。替代地,可再充電蓄電池 可為可無(wú)線充電的。電力供應(yīng)器50也可為再生能源、電容器或太陽(yáng)能電池(包含塑料太陽(yáng)能 電池或太陽(yáng)能電池漆)。電力供應(yīng)器50也可經(jīng)配置以自壁式插座接收電力。
[0141]在一些實(shí)施方案中,控制可編程性駐留于可位于電子顯示系統(tǒng)中的若干處的驅(qū)動(dòng) 器控制器29中。在一些其它實(shí)施中,控制可編程性駐留于陣列驅(qū)動(dòng)器22中。以上所描述的優(yōu) 化可實(shí)施于任何數(shù)目個(gè)硬件及/或軟件組件中且以各種配置來(lái)實(shí)施。
[0142] 如本文中所使用,提及項(xiàng)目列表"中的至少一者"的詞組指代所述項(xiàng)目的任何組 合,包含單一成員。作為實(shí)例,"a、b或c中的至少一者"旨在涵蓋:a、b、c、a-b、a-c、b_c^a-b- Co
[0143] 可將結(jié)合本文中所揭示的實(shí)施而描述的各種說(shuō)明性邏輯、邏輯塊、模塊、電路及算 法步驟實(shí)施為電子硬件、計(jì)算機(jī)軟件或兩者的組合。硬件與軟件的互換性已經(jīng)大體按功能 性描述,且說(shuō)明于上文所描述的各種說(shuō)明性組件、塊、模塊、電路及步驟中。將此功能性實(shí)施 于硬件還是軟件中取決于特定應(yīng)用及強(qiáng)加于整個(gè)系統(tǒng)上的設(shè)計(jì)約束。
[0144] 用以實(shí)施結(jié)合本文中所揭示的方面而描述的各種說(shuō)明性邏輯、邏輯塊、模塊及電 路的硬件及數(shù)據(jù)處理設(shè)備可通過(guò)一般用途單芯片或多芯片處理器、數(shù)字信號(hào)處理器(DSP)、 專用集成電路(ASIC)、現(xiàn)場(chǎng)可編程門陣列(FPGA)或其它可編程邏輯裝置、離散門或晶體管 邏輯、離散硬件組件或其經(jīng)設(shè)計(jì)以執(zhí)行本文中所描述的功能的任何組合來(lái)實(shí)施或執(zhí)行。一 般用途處理器可為微處理器或任何常規(guī)處理器、控制器、微控制器或狀態(tài)機(jī)。處理器也可實(shí) 施為計(jì)算裝置的組合,例如DSP與微處理器的組合、多個(gè)微處理器、結(jié)合DSP核心的一或多個(gè) 微處理器,或任何其它此類配置。在一些實(shí)施方案中,特定步驟及方法可由特定用于給定功 能的電路執(zhí)行。
[0145] 在一或多個(gè)方面中,所描述的功能可實(shí)施于硬件、數(shù)字電子電路、計(jì)算機(jī)軟件、固 件(包含在此說(shuō)明書中揭示的結(jié)構(gòu)及其結(jié)構(gòu)等效物)或其任何組合中。此說(shuō)明書中所描述的 主題的實(shí)施也可實(shí)施為編碼于計(jì)算機(jī)存儲(chǔ)媒體上的一或多個(gè)計(jì)算機(jī)程序(即,計(jì)算機(jī)程序 指令的一或多個(gè)模塊)以供數(shù)據(jù)處理設(shè)備執(zhí)行或控制數(shù)據(jù)處理設(shè)備的操作。
[0146] 本發(fā)明中所描述的實(shí)施的各種修改對(duì)于本領(lǐng)域技術(shù)人員來(lái)說(shuō)可為易于顯而易見 的,且本文中所界定的一般原理可在不脫離本發(fā)明的精神或范圍的情況下應(yīng)用于其它實(shí) 施。因此,權(quán)利要求書并不旨在限于本文中所展示的實(shí)施,而應(yīng)符合與本文中揭示的本發(fā) 明、原理及新穎特征相一致的最廣泛范圍。另外,本領(lǐng)域技術(shù)人員將容易了解,術(shù)語(yǔ)"上部" 及"下部"有時(shí)出于描述諸圖的容易性而使用,且指示對(duì)應(yīng)于所述圖在適當(dāng)定向的頁(yè)面上的 定向的相對(duì)位置,且可能不反映所實(shí)施的(例如HMOD顯示組件的適當(dāng)定向。
[0147] 在單獨(dú)實(shí)施的情況下描述于此說(shuō)明書中的某些特征也可在單一實(shí)施中以組合形 式實(shí)施。相反,在單一實(shí)施的情況下所描述的各種特征也可單獨(dú)地在多個(gè)實(shí)施中或以任何 合適子組合而實(shí)施。此外,盡管上文可將特征描述為以某些組合起作用且甚至最初按此來(lái) 請(qǐng)求,但來(lái)自所請(qǐng)求的組合的一或多個(gè)特征在一些狀況下可自所述組合刪除,且所請(qǐng)求的 組合可針對(duì)子組合或子組合的變化。
[0148]類似地,雖然在圖式中以特定次序來(lái)描繪操作,但本領(lǐng)域技術(shù)人員將易于認(rèn)識(shí)到, 這些操作無(wú)需以所示的特定次序或以依序次序執(zhí)行,或所有所說(shuō)明操作經(jīng)執(zhí)行以達(dá)成合乎 需要的結(jié)果。另外,圖式可按流程圖的形式示意性地描繪一或多個(gè)實(shí)例程序。然而,未描繪 的其它操作可并入于示意性地說(shuō)明的實(shí)例程序中。例如,可在所說(shuō)明操作中的任一者之前、 之后、同時(shí)或之間執(zhí)行一或多個(gè)額外操作。在某些情況下,多任務(wù)及并行處理可為有利的。 此外,不應(yīng)將在上文所描述的實(shí)施中的各種系統(tǒng)組件的分離理解為在所有實(shí)施中需要此分 離,且應(yīng)理解,所描述的程序組件及系統(tǒng)可通常在單一軟件產(chǎn)品中集成在一起或經(jīng)封裝至 多個(gè)軟件產(chǎn)品中。另外,其它實(shí)施處于以下權(quán)利要求書的范圍內(nèi)。在一些情況下,權(quán)利要求 書中所列舉的動(dòng)作可以不同次序執(zhí)行且仍達(dá)成所要結(jié)果。
【主權(quán)項(xiàng)】
1. 一種包含顯示單元陣列的電路,所述電路包括: 第一三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第一互連件,所述第二端子耦合至第二互連件,且所述第三端子耦合至第七互連件; 第二三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第三互連件,所述第二端子耦合至第四互連件,且所述第三端子耦合至所述第七互連件; 第三三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第五互連件,所述第二端子耦合至所述第四互連件,且所述第三端子耦合至所述第七互連 件;及 第四三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 所述第一互連件,所述第二端子耦合至第六互連件,且所述第三端子耦合至所述第七互連 件。2. 根據(jù)權(quán)利要求1所述的電路,其中所述第七互連件經(jīng)配置以提供固定電壓。3. 根據(jù)權(quán)利要求1或權(quán)利要求2所述的電路,其中所述第一互連件、所述第三互連件及 所述第五互連件處于第一定向上,且所述第二互連件、所述第四互連件及所述第六互連件 處于第二定向上。4. 根據(jù)權(quán)利要求1至3中任一權(quán)利要求所述的電路,其中所述第一顯示單元及所述第四 顯示單元處于第一極性,且其中所述第二顯示單元及所述第三顯示單元處于與所述第一極 性相反的第二極性。5. 根據(jù)權(quán)利要求4所述的電路,其中所述第一顯示單元及所述第四顯示單元經(jīng)配置以 切換至所述第二極性,且其中所述第二顯示單元及所述第三顯示單元經(jīng)配置以切換至所述 第一極性。6. 根據(jù)權(quán)利要求1至5中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 第八互連件,其耦合至與所述第一顯示單元相關(guān)聯(lián)的第一開關(guān)的控制端子,且進(jìn)一步 耦合至與所述第二顯示單元相關(guān)聯(lián)的第二開關(guān)的控制端子;及 第九互連件,其耦合至與所述第三顯示單元相關(guān)聯(lián)的第三開關(guān)的控制端子,且進(jìn)一步 耦合至與所述第四顯示單元相關(guān)聯(lián)的第四開關(guān)的控制端子。7. 根據(jù)權(quán)利要求1至5中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 第八互連件,其耦合至與所述第二顯示單元相關(guān)聯(lián)的第一開關(guān)的控制端子; 第九互連件,其耦合至與所述第一顯示單元相關(guān)聯(lián)的第二開關(guān)的控制端子,且所述第 八互連件也耦合至與所述第四顯示單元相關(guān)聯(lián)的第三開關(guān)的控制端子;及 第十互連件,其耦合至與所述第三顯示單元相關(guān)聯(lián)的第四開關(guān)的控制端子。8. 根據(jù)權(quán)利要求7所述的電路,其中所述第一顯示單元定位于所述顯示單元陣列的第 一行中,且其中所述第四顯示單元定位于第二行中。9. 根據(jù)權(quán)利要求1至8中任一權(quán)利要求所述的電路,其中所述三端顯示單元為干涉調(diào)制 器頂0D。10. 根據(jù)權(quán)利要求1至9中任一權(quán)利要求所述的電路,其中所述第一顯示單元及所述第 二顯示單元定位于所述顯示單元陣列的第一行中,且其中所述第三顯示單元及所述第四顯 示單元定位于第二行中。11. 根據(jù)權(quán)利要求10所述的電路,其中所述第一顯示單元及所述第三顯示單元定位于 第一行中,且其中所述第二顯示單元及所述第四顯示單元定位于第二行中。12. 根據(jù)權(quán)利要求1至11中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 顯示器,其包含所述顯示單元陣列; 處理器,其經(jīng)配置以與所述顯示器通信,所述處理器經(jīng)配置以處理圖像數(shù)據(jù);及存儲(chǔ)器 裝置,其經(jīng)配置以與所述處理器通信。13. 根據(jù)權(quán)利要求1至12中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 驅(qū)動(dòng)器電路,其經(jīng)配置以將至少一個(gè)信號(hào)發(fā)送至所述顯示器;及 控制器,其經(jīng)配置以將所述圖像數(shù)據(jù)的至少一部分發(fā)送至所述驅(qū)動(dòng)器電路。14. 根據(jù)權(quán)利要求1至13中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 圖像源模塊,其經(jīng)配置以將所述圖像數(shù)據(jù)發(fā)送至所述處理器,其中所述圖像源模塊包 括接收器、收發(fā)器及傳輸器中的至少一者。15. 根據(jù)權(quán)利要求1至14中任一權(quán)利要求所述的電路,其進(jìn)一步包括: 輸入裝置,其經(jīng)配置以接收輸入數(shù)據(jù)且將所述輸入數(shù)據(jù)傳達(dá)至所述處理器。16. -種包含顯示單元陣列的電路,所述電路包括: 第一三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第一互連件,所述第二端子耦合至第二互連件,且所述第三端子耦合至第七互連件; 第二三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第三互連件,所述第二端子耦合至第四互連件,且所述第三端子耦合至第八互連件; 第三三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第五互連件,所述第二端子耦合至所述第四互連件,且所述第三端子耦合至所述第八互連 件;及 第四三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 所述第一互連件,所述第二端子耦合至第六互連件,且所述第三端子耦合至所述第七互連 件。17. 根據(jù)權(quán)利要求16所述的電路,其中所述第一顯示單元及所述第四顯示單元處于第 一極性,且其中所述第二顯示單元及所述第三顯示單元處于與所述第一極性相反的第二極 性。18. 根據(jù)權(quán)利要求17所述的電路,其進(jìn)一步包括: 第九互連件,其耦合至與所述第一顯示單元相關(guān)聯(lián)的第一開關(guān)的控制端子,且進(jìn)一步 耦合至與所述第二顯示單元相關(guān)聯(lián)的第二開關(guān)的控制端子;及 第十互連件,其耦合至與所述第三顯示單元相關(guān)聯(lián)的第三開關(guān)的控制端子,且進(jìn)一步 耦合至與所述第四顯示單元相關(guān)聯(lián)的第四開關(guān)的控制端子。19. 一種用于反轉(zhuǎn)顯示單元陣列中的顯示單元的極性的方法,所述方法包括: 將具有第一極性的第一電壓提供至所述顯示單元陣列中的第一顯示單元群組;及將具 有第二極性的第二電壓提供至所述顯示單元陣列中的第二顯示單元群組,其中所述顯示單 元陣列包含: 第一三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第一互連件,所述第二端子耦合至第二互連件,且所述第三端子耦合至第七互連件, 第二三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第三互連件,所述第二端子耦合至第四互連件,且所述第三端子耦合至所述第七互連件, 第三三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 第五互連件,所述第二端子耦合至所述第四互連件,且所述第三端子耦合至所述第七互連 件,及 第四三端顯示單元,其具有第一端子及第二端子以及第三端子,所述第一端子耦合至 所述第一互連件,所述第二端子耦合至第六互連件,且所述第三端子耦合至所述第七互連 件。20.根據(jù)權(quán)利要求19所述的方法,其中所述第一顯示單元及所述第四顯示單元與所述 第一顯示單元群組相關(guān)聯(lián),且其中所述第二顯示單元及所述第三顯示單元與所述第二顯示 單元群組相關(guān)聯(lián)。
【專利摘要】本發(fā)明提供用于像素及互連件在顯示器中的布置的系統(tǒng)、方法及設(shè)備。在一個(gè)方面中,像素的極性可處于點(diǎn)反轉(zhuǎn)配置或棋盤形圖案中,以降低閃爍的可見性。各種互連件交替地耦合在不同列或行中的模塊之間以提供點(diǎn)反轉(zhuǎn)。
【IPC分類】G09G3/34
【公開號(hào)】CN105637576
【申請(qǐng)?zhí)枴緾N201480055912
【發(fā)明人】愛(ài)德華·杰·廉·陳, 文兵, 金天弘, 威廉莫斯·約翰尼斯·羅伯托斯·范利爾, 何志祥, 何日暉, 湯民豪, 阿洛克·戈維爾, 徐在亨
【申請(qǐng)人】高通Mems科技公司
【公開日】2016年6月1日
【申請(qǐng)日】2014年10月8日
【公告號(hào)】US9293076, US20150109265, WO2015061043A1