顯示裝置的制造方法
【專利摘要】本發(fā)明涉及一種顯示裝置,顯示裝置包括柵極線、數(shù)據(jù)線和像素。像素包括響應(yīng)于通過(guò)數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的灰度的第一像素和第二像素。第一像素包括:第一晶體管,包括連接至柵極線的柵電極和連接至數(shù)據(jù)線的第一端子;和第一液晶電容,連接至第一晶體管的第二端子。第二像素包括:第二晶體管,包括連接至柵極線的柵電極和連接至第一晶體管的第二端子的第一端子;和第二液晶電容,連接至第二晶體管的第二端子。
【專利說(shuō)明】 曰f駐罷業(yè)不表直
[0001]相關(guān)申請(qǐng)的交叉引用
[0002]本專利申請(qǐng)要求于2015年I月26日提交的第10-2015-0012291號(hào)韓國(guó)專利申請(qǐng)的優(yōu)先權(quán),該韓國(guó)專利申請(qǐng)的公開內(nèi)容通過(guò)弓I用整體并入本文。
技術(shù)領(lǐng)域
[0003]本公開涉及顯示裝置。更具體地,本公開涉及具有提高的側(cè)面可見性的顯示裝置。
【背景技術(shù)】
[0004]液晶顯示器將電場(chǎng)施加至設(shè)置在兩個(gè)襯底之間的液晶層并且改變液晶層的液晶分子的排列以控制入射至液晶層的光的透過(guò)率,從而顯示期望的圖像。然而,與其它顯示設(shè)備相比,液晶顯示器具有相對(duì)窄的視角。
[0005]液晶顯示器的每個(gè)像素可以包括兩個(gè)子像素??梢酝ㄟ^(guò)使每個(gè)像素的兩個(gè)子像素驅(qū)動(dòng)成具有彼此不同的灰度來(lái)提高這種顯示器的側(cè)面可見性。然而,當(dāng)使用這種技術(shù)時(shí),顯示器的開口率可能降低。因此,存在對(duì)于可以提高側(cè)面可見性而不降低開口率的顯示設(shè)備的需求。
【發(fā)明內(nèi)容】
[0006]本發(fā)明構(gòu)思的至少一個(gè)實(shí)施方式提供了提高側(cè)面可見性而不降低開口率的顯示
目.ο
[0007]根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式,提供了顯示裝置,該顯示裝置包括柵極線、數(shù)據(jù)線、以及連接至柵極線和數(shù)據(jù)線的像素。數(shù)據(jù)線可以在與柵極線交叉的同時(shí)與柵極線隔離。像素包括第一像素和第二像素,第一像素和第二像素響應(yīng)于通過(guò)數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的灰度。
[0008]第一像素包括:第一晶體管,包括連接至柵極線的柵電極和連接至數(shù)據(jù)線的第一端子(例如,第一非柵電極/端子);和第一液晶電容,連接至第一晶體管的第二端子(例如,第二非柵電極/端子)。
[0009]第二像素包括:第二晶體管,包括連接至柵極線的柵電極和連接至第一晶體管的第二端子的第一端子(例如,第一非柵電極/端子);和第二液晶電容,連接至第二晶體管的第二端子(例如,第二非柵電極/端子)。
[0010]在實(shí)施方式中,第一晶體管的第二端子在從施加至柵極線的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有第一電平,并且第二晶體管的第二端子在從施加至柵極線的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有低于第一電平的第二電平。在實(shí)施方式中,預(yù)定時(shí)間的持續(xù)時(shí)間對(duì)于兩個(gè)晶體管來(lái)說(shuō)是相同的。
[0011]在實(shí)施方式中,第二晶體管的第二端子具有比第一晶體管的第二端子的電壓電平更慢地增加的電壓電平。
[0012]在實(shí)施方式中,第一晶體管和第二晶體管在導(dǎo)通時(shí)具有彼此不同的電阻。
[0013]在實(shí)施方式中,第一液晶電容的第一電極連接至第一晶體管的第二端子,第一液晶電容的第二電極施加有公共電壓,第二液晶電容的第一電極連接至第二晶體管的第二端子,并且第二液晶電容的第二電極施加有公共電壓。
[0014]在實(shí)施方式中,第一像素進(jìn)一步包括第一存儲(chǔ)電容,第一存儲(chǔ)電容具有連接至第一晶體管的第二端子的第一電極以及施加有存儲(chǔ)電壓的第二電極,并且第二像素進(jìn)一步包括第二存儲(chǔ)電容,第二存儲(chǔ)電容具有連接至第二晶體管的第二端子的第一電極以及施加有存儲(chǔ)電壓的第二電極。
[0015]在實(shí)施方式中,第二像素進(jìn)一步包括串聯(lián)連接至第二晶體管的輔助電阻。
[0016]在實(shí)施方式中,輔助電阻連接在第一晶體管的第二端子和第二晶體管的第一端子之間。
[0017]在實(shí)施方式中,輔助電阻包括非晶娃和本征娃中的至少一個(gè)。
[0018]根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式,提供了顯示裝置,該顯示裝置包括第一柵極線、鄰近第一柵極線設(shè)置的第二柵極線、數(shù)據(jù)線、以及連接至第一柵極線、第二柵極線和數(shù)據(jù)線的像素。數(shù)據(jù)線可以在與第一柵極線和第二柵極線交叉的同時(shí)與第一柵極線和第二柵極線隔離。像素包括第一像素和第二像素,第一像素和第二像素基于通過(guò)數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的兩個(gè)灰度。
[0019]第一像素包括:第一晶體管,包括連接至第一柵極線的柵電極和連接至數(shù)據(jù)線的第一端子;和第一液晶電容,連接至第一晶體管的第二端子。
[0020]第二像素包括:第二晶體管,包括連接至第二柵極線的柵電極和連接至第一晶體管的第二端子的第一端子;和第二液晶電容,連接至第二晶體管的第二端子。
[0021]在實(shí)施方式中,施加至第一柵極線的第一柵極信號(hào)和施加至第二柵極線的第二柵極信號(hào)在相同的水平掃描周期期間處于高態(tài)。
[0022]在實(shí)施方式中,第一柵極信號(hào)具有第一脈沖高度并且第二柵極信號(hào)具有比第一脈沖高度低的第二脈沖高度。
[0023]在實(shí)施方式中,第一晶體管的第二端子在從第一柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有第一電平,并且第二晶體管的第二端子在從第一柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有低于第一電平的第二電平。在實(shí)施方式中,預(yù)定時(shí)間對(duì)于每個(gè)晶體管來(lái)說(shuō)是相同的。
[0024]在實(shí)施方式中,第二像素進(jìn)一步包括串聯(lián)連接至第二晶體管的第三晶體管。
[0025]在實(shí)施方式中,第三晶體管包括連接至第一柵極線的柵電極、連接至第二晶體管的第二端子的第一端子(例如,第一非柵電極/端子),并且第三晶體管的第二端子(例如,第二非柵電極/端子)連接至第二液晶電容。
[0026]在實(shí)施方式中,第一晶體管的第二端子在從施加至第一柵極線的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有第一電平,并且第二晶體管的第二端子在從施加至第二柵極線的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有低于第一電平的第二電平。在實(shí)施方式中,預(yù)定時(shí)間對(duì)于兩個(gè)晶體管來(lái)說(shuō)是相同的。
[0027]根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式,提供了顯示裝置,該顯示裝置包括柵極線、數(shù)據(jù)線、以及連接至柵極線和數(shù)據(jù)線的像素。數(shù)據(jù)線可以在與柵極線交叉的同時(shí)與柵極線隔離。像素包括第一像素和第二像素,第一像素和第二像素響應(yīng)于通過(guò)數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的灰度。通過(guò)兩個(gè)晶體管驅(qū)動(dòng)像素。例如,第一像素包括兩個(gè)晶體管之中的第一晶體管并且第二像素包括兩個(gè)晶體管之中的第二晶體管。在實(shí)施方式中,第一晶體管的第一非柵電極連接至第二晶體管的第一非柵電極。
[0028]在實(shí)施方式中,每個(gè)晶體管的柵電極連接至柵極線并且第一晶體管的第二非柵電極連接至數(shù)據(jù)線。
[0029]在實(shí)施方式中,第一晶體管的第一非柵電極連接至第一液晶電容,并且第二晶體管的第二非柵電極連接至第二液晶電容。
[0030]在實(shí)施方式中,在柵極導(dǎo)通電壓施加至柵極線之后的周期期間,第一晶體管的第一非柵電極的電壓比第二晶體管的第二非柵電極的電壓更快地增加。
【附圖說(shuō)明】
[0031]通過(guò)參照下面在結(jié)合附圖考慮時(shí)的詳細(xì)描述,本發(fā)明構(gòu)思的實(shí)施方式將變得顯而易見,在附圖中:
[0032]圖1是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的液晶顯示設(shè)備的框圖;
[0033]圖2是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板的一個(gè)像素的等效電路圖;
[0034]圖3是示出施加至圖2中所示出的像素、第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的信號(hào)的電壓電平的時(shí)序圖;
[0035]圖4是示出圖2中所示出的像素的仿真結(jié)果的圖表;
[0036]圖5是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板的一個(gè)像素的等效電路圖;
[0037]圖6是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板的一個(gè)像素的等效電路圖;
[0038]圖7是示出施加至圖6中所示出的第k個(gè)柵極線和第(k+Ι)個(gè)柵極線的柵極信號(hào)的視圖;以及
[0039]圖8是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板的一個(gè)像素的等效電路圖。
【具體實(shí)施方式】
[0040]將理解的是,當(dāng)元件或?qū)颖环Q為在另一元件或?qū)印吧稀?,“連接至”或“耦接至”另一元件或?qū)訒r(shí),該元件或?qū)涌梢灾苯釉诹硪辉驅(qū)由?,直接連接至或直接親接至另一元件或?qū)?,或者可以存在介于中間的元件或?qū)印?br>[0041 ]如本文中所使用的,單數(shù)形式的“一個(gè)(a)”、“一個(gè)(an)”、“該(the)”意在也包括復(fù)數(shù)形式,除非上下文另外清楚地指示。
[0042]在下文中,將參照附圖詳細(xì)解釋本發(fā)明構(gòu)思的實(shí)施方式。
[0043]圖1是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的液晶顯示設(shè)備1000的框圖。
[0044]參照?qǐng)D1,液晶顯示設(shè)備1000包括顯示面板100、時(shí)序控制器200、柵極驅(qū)動(dòng)器300和數(shù)據(jù)驅(qū)動(dòng)器400。
[0045]顯示面板100包括下襯底、面對(duì)下襯底的上襯底、以及設(shè)置在下襯底和上襯底之間的液晶層。
[0046]顯示面板100包括沿著第一方向DRl延伸的多個(gè)柵極線Gl至Gm和沿著與第一方向DRl交叉的第二方向DR2延伸的多個(gè)數(shù)據(jù)線Dl至Dn。柵極線Gl至Gm和數(shù)據(jù)線Dl至Dn限定了像素區(qū)并且像素分別設(shè)置在像素區(qū)中。圖1示出了作為代表性示例的、連接至第一柵極線Gl和第一數(shù)據(jù)線Dl的像素PX。
[0047]像素PX顯示多個(gè)原色(例如,紅色、綠色、藍(lán)色和白色)中的一個(gè),然而原色不限于此。也就是說(shuō),原色可以進(jìn)一步包括黃色、青色、品紅色等。
[0048]像素PX包括能夠顯示具有不同灰度的圖像的第一像素PX_H和第二像素PX_L。第一像素PX_H和第二像素以被稱為像素PX的子像素。第一像素PX_H和第二像素PX_L充有具有彼此不同的電壓電平的像素電壓,并因此可以提高像素PX的側(cè)面可見性或視角。
[0049]時(shí)序控制器200從外部圖形控制器(未示出)接收?qǐng)D像數(shù)據(jù)RGB和控制信號(hào)??刂菩盘?hào)包括作為幀區(qū)別信號(hào)的垂直同步信號(hào)Vsync、作為行區(qū)別信號(hào)的水平同步信號(hào)Hsync^據(jù)使能信號(hào)DE以及主時(shí)鐘信號(hào)MCLK,其中通過(guò)數(shù)據(jù)使能信號(hào)DE,數(shù)據(jù)被輸出以指示數(shù)據(jù)輸入周期。在實(shí)施方式中,數(shù)據(jù)使能信號(hào)DE在圖像數(shù)據(jù)施加至顯示面板100所處的周期內(nèi)被設(shè)置為高電平或維持在高電平。
[0050]時(shí)序控制器200考慮數(shù)據(jù)驅(qū)動(dòng)器400的規(guī)格將圖像數(shù)據(jù)RGB轉(zhuǎn)換為轉(zhuǎn)換數(shù)據(jù)DATA并且將轉(zhuǎn)換數(shù)據(jù)DATA施加至數(shù)據(jù)驅(qū)動(dòng)器400。時(shí)序控制器200生成柵極控制信號(hào)GSl和數(shù)據(jù)控制信號(hào)DS1。柵極控制信號(hào)GSl施加至柵極驅(qū)動(dòng)器300并且數(shù)據(jù)控制信號(hào)DSl施加至數(shù)據(jù)驅(qū)動(dòng)器400。
[0051]柵極控制信號(hào)GSl是用于驅(qū)動(dòng)?xùn)艠O驅(qū)動(dòng)器300的信號(hào)并且數(shù)據(jù)控制信號(hào)DSl是用于驅(qū)動(dòng)數(shù)據(jù)驅(qū)動(dòng)器400的信號(hào)。
[0052]柵極驅(qū)動(dòng)器300響應(yīng)于柵極控制信號(hào)GSl生成柵極信號(hào)并且將柵極信號(hào)施加至柵極線Gl至Gm。柵極控制信號(hào)GSl包括指示掃描開始的掃描開始信號(hào)、控制柵極導(dǎo)通電壓的輸出周期的至少一個(gè)時(shí)鐘信號(hào)、以及控制柵極導(dǎo)通電壓的維持的輸出使能信號(hào)。例如,圖3中所示出的柵極信號(hào)Gk的高態(tài)是柵極導(dǎo)通電壓的示例。
[0053]數(shù)據(jù)驅(qū)動(dòng)器400響應(yīng)于數(shù)據(jù)控制信號(hào)DSl生成與轉(zhuǎn)換數(shù)據(jù)DATA相對(duì)應(yīng)的灰度電壓并且將灰度電壓施加至數(shù)據(jù)線Dl至Dn作為數(shù)據(jù)電壓。數(shù)據(jù)電壓包括相對(duì)于公共電壓具有正值的正(+ )數(shù)據(jù)電壓和相對(duì)于公共電壓具有負(fù)值的負(fù)(_)數(shù)據(jù)電壓。數(shù)據(jù)控制信號(hào)DSl包括指示開始將轉(zhuǎn)換數(shù)據(jù)DATA傳輸至數(shù)據(jù)驅(qū)動(dòng)器400的水平開始信號(hào)、指示將數(shù)據(jù)電壓施加至數(shù)據(jù)線Dl至Dn的負(fù)載信號(hào)、以及使數(shù)據(jù)電壓的極性相對(duì)于公共電壓反轉(zhuǎn)的極性控制信號(hào)。
[0054]時(shí)序控制器200、柵極驅(qū)動(dòng)器300和數(shù)據(jù)驅(qū)動(dòng)器400中的每個(gè)可以直接安裝在顯示面板100上、在安裝在柔性印刷電路板上之后以帶載式封裝附接至顯示面板100、或安裝在單獨(dú)的印刷電路板上。在實(shí)施方式中,柵極驅(qū)動(dòng)器300和數(shù)據(jù)驅(qū)動(dòng)器400中的至少一個(gè)與像素的柵極線Gl至Gm、數(shù)據(jù)線Dl至Dn和薄膜晶體管一起被集成到顯示面板100上。此外,時(shí)序控制器200、柵極驅(qū)動(dòng)器300和數(shù)據(jù)驅(qū)動(dòng)器400可以被集成到單個(gè)芯片中。
[0055]圖2是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板的一個(gè)像素的等效電路圖。
[0056]參照?qǐng)D2,像素PX包括第一像素PX_H和第二像素PX_L。第一像素PX_H和第二像素PX_L基于通過(guò)第j個(gè)數(shù)據(jù)線Dj提供的數(shù)據(jù)電壓而顯示兩個(gè)彼此不同的灰度。
[0057]第一像素PX_H包括第一晶體管TR1、第一液晶電容Clcl以及第一存儲(chǔ)電容Cstl。第二像素?乂_1包括第二晶體管TR2、第二液晶電容Clc2以及第二存儲(chǔ)電容Cst2。
[0058]第一晶體管TRl包括連接至第k個(gè)柵極線Gk的柵電極、連接至第j個(gè)數(shù)據(jù)線Dj的源電極、以及連接至第一液晶電容Cl CI和第一存儲(chǔ)電容Cs 11的漏電極。
[0059 ]第一液晶電容Cl c I包括連接至第一晶體管TRl的漏電極的第一電極和施加有公共電壓Vcom的第二電極。第一存儲(chǔ)電容Cs 11包括連接至第一晶體管TRl的漏電極的第一電極和施加有存儲(chǔ)電壓Vcst的第二電極。第一液晶電容Clcl的第一電極和第一存儲(chǔ)電容Cstl的第一電極可以被定義為第一節(jié)點(diǎn)NH。
[0060]第二晶體管TR2包括連接至第k個(gè)柵極線Gk的柵電極、連接至第二液晶電容Clc2和第二存儲(chǔ)電容Cst2的漏電極、以及連接至第一節(jié)點(diǎn)NH(即第一晶體管TRl的漏電極)的源電極。
[0061 ]第二液晶電容Clc2包括連接至第二晶體管TR2的漏電極的第一電極和施加有公共電壓Vcom的第二電極。第二存儲(chǔ)電容Cst2包括連接至第二晶體管TR2的漏電極的第一電極和施加有存儲(chǔ)電壓Vcst的第二電極。第二液晶電容Clc2的第一電極和第二存儲(chǔ)電容Cst2的第一電極可以被定義為第二節(jié)點(diǎn)NL。
[0062]圖3是示出施加至圖2中所示出的像素、第一節(jié)點(diǎn)NH和第二節(jié)點(diǎn)NL的信號(hào)的電壓電平的時(shí)序圖。
[0063]參照?qǐng)D2和圖3,在第k個(gè)水平掃描周期IH-K期間柵極信號(hào)施加至第k個(gè)柵極線Gk。在第k個(gè)水平掃描周期IH-K期間第一晶體管TRl和和第二晶體管TR2導(dǎo)通。與施加至第k個(gè)柵極線Gk的柵極信號(hào)的上升時(shí)間相對(duì)應(yīng)的數(shù)據(jù)被施加至第j個(gè)數(shù)據(jù)線Dj作為數(shù)據(jù)電壓。施加至第j個(gè)數(shù)據(jù)線Dj的數(shù)據(jù)電壓通過(guò)第一晶體管TRl施加至第一像素PX_H。
[0064]當(dāng)?shù)谝痪w管TRl導(dǎo)通時(shí),第一節(jié)點(diǎn)NH的電壓增加,并且隨后在預(yù)定時(shí)間TA過(guò)去之后具有第一電平VNH。在實(shí)施方式中,第一電平VNH小于在第k個(gè)水平掃描周期IH-K期間施加至第j個(gè)數(shù)據(jù)線Dj的數(shù)據(jù)電壓。在另一實(shí)施方式中,第一電平VNH等于在第k個(gè)水平掃描周期IH-K期間施加至第j個(gè)數(shù)據(jù)線Dj的數(shù)據(jù)電壓。
[0065]預(yù)定時(shí)間TA對(duì)應(yīng)于第一節(jié)點(diǎn)NH的電壓達(dá)到穩(wěn)定狀態(tài)的周期。作為示例,預(yù)定時(shí)間TA可以被確定為一個(gè)幀周期。在實(shí)施方式中,柵極信號(hào)在一個(gè)幀周期的過(guò)程內(nèi)被順序地施加至顯示面板100的所有柵極線。
[0066]第一液晶電容Clcl充有與第一節(jié)點(diǎn)NH的電壓和公共電壓Vcom之間的差相對(duì)應(yīng)的第一像素電壓VPl。
[0067]施加至第j個(gè)數(shù)據(jù)線Dj的數(shù)據(jù)電壓通過(guò)第一晶體管TRl和第二晶體管TR2施加至第二像素PX_L。
[0068]當(dāng)?shù)谝痪w管TRl和第二晶體管TR2導(dǎo)通時(shí),第二節(jié)點(diǎn)NL的電壓增加,并且隨后在預(yù)定時(shí)間TA過(guò)去之后具有第二電平VNL。在實(shí)施方式中,第二電平VNL小于第一電平VNH。換句話說(shuō),第二節(jié)點(diǎn)NL的電壓比第一節(jié)點(diǎn)NH的電壓更慢地增加。例如,在時(shí)間TA的一部分期間第一節(jié)點(diǎn)NH的電壓的曲線斜率大于或陡于第二節(jié)點(diǎn)NL的電壓的斜率。由于第二晶體管TR2用作電阻,因此第二像素PX_L的時(shí)間常數(shù)大于第一像素PX_H的時(shí)間常數(shù)。在另一實(shí)施方式中,第二電平VNL等于第一電平VNH。
[0069]第二液晶電容Clc2充有與第二節(jié)點(diǎn)NL的電壓和公共電壓Vcom之間的差相對(duì)應(yīng)的第二像素電壓VP2。
[0070]在從施加至第k個(gè)柵極線Gk的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間TA所處的時(shí)間點(diǎn)處,第一像素電壓VPl大于第二像素電壓VP2。由于第一像素電壓VPl和第二像素電壓VP2彼此不同,因此通過(guò)第一像素PX_H所顯示的灰度不同于通過(guò)第二像素PXJJf顯示的灰度。在實(shí)施方式中,在相同的像素中,與第一像素PX_H的第一像素電壓VPl相關(guān)聯(lián)的灰度高于與第二像素PX_U^第二像素電壓VP2相關(guān)聯(lián)的灰度。
[0071]由于第二節(jié)點(diǎn)NL的電壓VNL比第一節(jié)點(diǎn)NH的電壓VNH更慢地增加,因此即使預(yù)定時(shí)間TA可具有可變的持續(xù)時(shí)間,第一像素電壓VPl仍大于第二像素電壓VP2。第一電平VNH和第二電平VNL之間的差以及第一像素電壓VPl和第二像素電壓VP2之間的差可以通過(guò)增加第二晶體管TR2的電阻來(lái)增加。例如,第二晶體管TR2的電阻可以通過(guò)改變第二晶體管TR2的溝道長(zhǎng)度和/或溝道寬度來(lái)變化。例如,第二晶體管TR2可以從具有不同溝道長(zhǎng)度和溝道寬度設(shè)置的多個(gè)晶體管之中選擇。因此,第一晶體管TRl和第二晶體管TR2在導(dǎo)通時(shí)可以具有不同的電阻。
[0072]圖4是示出在圖2中所示出的像素的仿真結(jié)果的圖表。
[0073]參照?qǐng)D2和圖4,由于施加至第k個(gè)柵極線Gk的柵極信號(hào)和施加至第j個(gè)數(shù)據(jù)線Dj的數(shù)據(jù)電壓,而使得第一節(jié)點(diǎn)NH的電壓和第二節(jié)點(diǎn)NL的電壓增加。此外,由于在圖2中所示出的像素PX的結(jié)構(gòu),而使得第一節(jié)點(diǎn)NH的電壓VNH高于第二節(jié)點(diǎn)NL的電壓VNL。
[0074]液晶顯示設(shè)備1000包括相對(duì)于每個(gè)像素PX的一個(gè)柵極線和一個(gè)數(shù)據(jù)線,并因此可以最小化驅(qū)動(dòng)液晶顯示設(shè)備1000的像素PX所需的柵極線的數(shù)量和數(shù)據(jù)線的數(shù)量。此外,根據(jù)本示例性實(shí)施方式的液晶顯示設(shè)備中的像素使用設(shè)置在一個(gè)像素PX中的兩個(gè)晶體管顯示兩個(gè)彼此不同的灰度。因此,可以提高液晶顯示設(shè)備的側(cè)面可見性并且可以增加顯示器的開口率。
[0075]當(dāng)?shù)谝痪w管TRl和第二晶體管TR2的一個(gè)端子直接連接至施加有公共電壓Vcom或存儲(chǔ)電壓Vcst的電極時(shí),出現(xiàn)IR壓降,并且由此,圖像的亮度根據(jù)顯示面板中像素的位置而變得不規(guī)則。在根據(jù)至少一個(gè)示例性實(shí)施方式的液晶顯示設(shè)備1000中,第一晶體管TRl和第二晶體管TR2的一個(gè)端子不直接連接至施加有公共電壓Vcom或存儲(chǔ)電壓Vcst的電極。因此,根據(jù)至少一個(gè)示例性實(shí)施方式的液晶顯示設(shè)備1000不包括如下路徑,即經(jīng)過(guò)第一晶體管TRl和第二晶體管TR2的電荷直接通過(guò)該路徑逃逸。因此,可以防止由于IR壓降而導(dǎo)致在像素中圖像的亮度變得不規(guī)則。
[0076]圖5是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板100的一個(gè)像素PXl的等效電路圖。在圖5中,將詳細(xì)描述與圖2中所示出的像素PX的特征不同的像素PXl的特征。
[0077]參照?qǐng)D5,像素PXl進(jìn)一步包括輔助電阻RS。詳細(xì)地,第二像素PX_Ui—步包括輔助電阻RS ο輔助電阻RS連接在第一節(jié)點(diǎn)NH和第二晶體管TR2的源電極之間。
[0078]輔助電阻RS串聯(lián)連接至第二晶體管TR2以增加第二像素PX_L的時(shí)間常數(shù)。輔助電阻RS由電阻材料形成,與第一晶體管TRl的漏電極和第二晶體管TR2接觸。作為示例,電阻材料包括非晶硅和本征硅中的至少一個(gè)。
[0079]根據(jù)包括圖5中所示出的像素PXl的顯示裝置,可以使用添加至圖2中所示出的像素的輔助電阻RS,更容易地控制第一節(jié)點(diǎn)NH和第二節(jié)點(diǎn)NL之間的電壓差。
[0080]圖6是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板100的一個(gè)像素PX2的等效電路圖。在圖6中,將詳細(xì)描述與圖2中所示出的像素PX的特征不同的像素PX2的特征。
[0081]參照?qǐng)D6,像素PX2連接至一個(gè)數(shù)據(jù)線Dj和兩個(gè)柵極線Gk和Gk+Ι。像素PX2連接至連續(xù)的兩個(gè)柵極線Gk和Gk+Ι并且像素PX2包括第一像素PX_H和第二像素PX_L。
[0082]第一像素PX_H包括第一晶體管TR1、第一液晶電容Clcl以及第一存儲(chǔ)電容Cstl。第二像素?乂_1包括第二晶體管TR2、第二液晶電容Clc2以及第二存儲(chǔ)電容Cst2。
[0083]第一晶體管TRl的柵電極和第二晶體管TR2的柵電極分別連接至彼此不同的柵極線。第一晶體管TRl的柵電極連接至第k個(gè)柵極線Gk并且第二晶體管TR2的柵電極連接至第(k+1)個(gè)柵極線Gk+1。
[0084]圖7是示出施加至圖6中所示出的第k個(gè)柵極線Gk和第(k+Ι)個(gè)柵極線Gk+Ι的柵極信號(hào)的視圖。
[0085]參照?qǐng)D6和圖7,第k個(gè)柵極信號(hào)施加至第k個(gè)柵極線Gk并且第(k+Ι)個(gè)柵極信號(hào)施加至第(k+Ι)個(gè)柵極線Gk+1。
[0086]第k個(gè)柵極信號(hào)和第(k+Ι)個(gè)柵極信號(hào)在相同的水平掃描周期IH期間處于高態(tài)。在實(shí)施方式中,高態(tài)對(duì)應(yīng)于柵極導(dǎo)通電壓。
[0087]第k個(gè)柵極信號(hào)和第(k+Ι)個(gè)柵極信號(hào)具有彼此不同的脈沖高度。作為示例,第k個(gè)柵極信號(hào)具有第一脈沖高度Pl并且第(k+Ι)個(gè)柵極信號(hào)具有第二脈沖高度P2。第二脈沖高度P2低于第一脈沖高度P1。柵極驅(qū)動(dòng)器300配置為生成具有不同脈沖高度的相鄰的柵極信號(hào)。
[0088]第二晶體管TR2具有由第二脈沖高度P2確定的電阻。根據(jù)包括圖6中所示出的像素PX2的顯示裝置,可以通過(guò)添加連接至第二晶體管TR2的柵電極的第(k+Ι)個(gè)柵極線Gk+Ι并且通過(guò)改變施加至第(k+Ι)個(gè)柵極線Gk+Ι的第(k+Ι)個(gè)柵極信號(hào)的第二脈沖高度P2,更容易地控制第一節(jié)點(diǎn)NH和第二節(jié)點(diǎn)NL之間的電壓差。
[0089]圖8是示出根據(jù)本發(fā)明構(gòu)思的示例性實(shí)施方式的、圖1中所示出的顯示面板100的一個(gè)像素PX3的等效電路圖。在圖8中,將詳細(xì)描述與圖2中所示出的像素PX的特征不同的像素PX3的特征。
[0090]參照?qǐng)D8,像素PX3連接至一個(gè)數(shù)據(jù)線Dj和兩個(gè)柵極線Gk和Gk+Ι并且像素PX3包括第一像素PX_H和第二像素PX_L。像素PX3連接至兩個(gè)連續(xù)的柵極線Gk和Gk+1。
[0091]第一像素PX_H包括第一晶體管TR1、第一液晶電容Clcl以及第一存儲(chǔ)電容Cstl。第二像素?乂_1包括第二晶體管TR2、第三晶體管TR3、第二液晶電容Clc2以及第二存儲(chǔ)電容Cst20
[0092]第一晶體管TRl包括連接至第k個(gè)柵極線Gk的柵電極、連接至第j個(gè)數(shù)據(jù)線Dj的源電極、以及連接至第一液晶電容Cl CI和第一存儲(chǔ)電容Cs 11的漏電極。
[0093]第二晶體管TR2包括連接至第(k+Ι)個(gè)柵極線Gk+Ι的柵電極、連接至第一節(jié)點(diǎn)NH的源電極、以及連接至第三晶體管TR3的漏電極。
[0094]第三晶體管TR3包括連接至第k個(gè)柵極線Gk的柵電極、連接至第二液晶電容Clc2和第二存儲(chǔ)電容Cs 12的漏電極、以及連接至第二晶體管TR2的漏電極的源電極。
[0095]第一晶體管TRl的柵電極和第三晶體管TR3的柵電極連接至相同的柵極線Gk。第一晶體管TRl的柵電極和第二晶體管TR2的柵電極連接至彼此不同的柵極線。
[0096]然而,根據(jù)另一示例性實(shí)施方式,第三晶體管TR3的柵電極連接至第(k+Ι)個(gè)柵極線Gk+Ι并且第二晶體管TR2的柵電極連接至第k個(gè)柵極線Gk。
[0097]參照?qǐng)D7和圖8,第k個(gè)柵極信號(hào)施加至第k個(gè)柵極線Gk并且第(k+Ι)個(gè)柵極信號(hào)施加至第(k+Ι)個(gè)柵極線Gk+1。
[0098]第k個(gè)柵極信號(hào)和第(k+Ι)個(gè)柵極信號(hào)具有彼此不同的脈沖高度。作為示例,第k個(gè)柵極信號(hào)具有第一脈沖高度Pl并且第(k+Ι)個(gè)柵極信號(hào)具有第二脈沖高度P2。第一脈沖高度Pl高于第二脈沖高度P2。
[0099]第二晶體管TR2具有由第二脈沖高度P2確定的電阻。根據(jù)包括圖8中所示出的像素PX3的顯示裝置,可以通過(guò)添加第二晶體管TR2和連接至第二晶體管TR2的柵電極的第(k+1)個(gè)柵極線Gk+1并且通過(guò)改變施加至第(k+Ι)個(gè)柵極線Gk+1的第(k+Ι)個(gè)柵極信號(hào)的第二脈沖高度P2,更容易地控制第一節(jié)點(diǎn)NH和第二節(jié)點(diǎn)NL之間的電壓差。
[0100]盡管已經(jīng)描述了本發(fā)明構(gòu)思的示例性實(shí)施方式,但是應(yīng)理解的是,本發(fā)明構(gòu)思不限于這些示例性實(shí)施方式,并且可以由本領(lǐng)域普通技術(shù)人員對(duì)這些實(shí)施方式做出各種改變和修改,而這些改變和修改在本發(fā)明構(gòu)思的精神和范圍內(nèi)。
【主權(quán)項(xiàng)】
1.一種顯示裝置,包括: 柵極線; 數(shù)據(jù)線;以及 像素,連接至所述柵極線和所述數(shù)據(jù)線,所述像素包括第一像素和第二像素,所述第一像素和所述第二像素響應(yīng)于通過(guò)所述數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的灰度,所述第一像素包括: 第一晶體管,包括連接至所述柵極線的柵電極和連接至所述數(shù)據(jù)線的第一端子;和 第一液晶電容,連接至所述第一晶體管的第二端子,以及所述第二像素包括: 第二晶體管,包括連接至所述柵極線的柵電極和連接至所述第一晶體管的所述第二端子的第一端子;和 第二液晶電容,連接至所述第二晶體管的第二端子。2.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第一晶體管的所述第二端子在從施加至所述柵極線的柵極信號(hào)的上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有第一電平,并且所述第二晶體管的所述第二端子在從施加至所述柵極線的所述柵極信號(hào)的所述上升時(shí)間起經(jīng)過(guò)預(yù)定時(shí)間之后具有低于所述第一電平的第二電平。3.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第二晶體管的所述第二端子的電壓電平比所述第一晶體管的所述第二端子的電壓電平更慢地增加。4.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第一晶體管和所述第二晶體管在導(dǎo)通時(shí)具有彼此不同的電阻。5.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第一液晶電容的第一電極連接至所述第一晶體管的所述第二端子,所述第一液晶電容的第二電極施加有公共電壓,所述第二液晶電容的第一電極連接至所述第二晶體管的所述第二端子,并且所述第二液晶電容的第二電極施加有公共電壓。6.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第一像素進(jìn)一步包括第一存儲(chǔ)電容,所述第一存儲(chǔ)電容具有連接至所述第一晶體管的所述第二端子的第一電極和施加有存儲(chǔ)電壓的第二電極,并且所述第二像素進(jìn)一步包括第二存儲(chǔ)電容,所述第二存儲(chǔ)電容具有連接至所述第二晶體管的所述第二端子的第一電極和施加有所述存儲(chǔ)電壓的第二電極。7.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第二像素進(jìn)一步包括串聯(lián)連接至所述第二晶體管的輔助電阻。8.根據(jù)權(quán)利要求7所述的顯示裝置,其中所述輔助電阻連接在所述第一晶體管的所述第二端子和所述第二晶體管的所述第一端子之間。9.根據(jù)權(quán)利要求7所述的顯示裝置,其中所述輔助電阻包括非晶硅和本征硅中的至少一個(gè)。10.—種顯示裝置,包括: 第一柵極線; 第二柵極線,鄰近所述第一柵極線設(shè)置; 數(shù)據(jù)線;以及 像素,連接至所述第一柵極線、所述第二柵極線和所述數(shù)據(jù)線,所述像素包括第一像素和第二像素,所述第一像素和所述第二像素基于通過(guò)所述數(shù)據(jù)線提供的數(shù)據(jù)電壓而顯示彼此不同的兩個(gè)灰度, 所述第一像素包括: 第一晶體管,包括連接至所述第一柵極線的柵電極和連接至所述數(shù)據(jù)線的第一端子;和 第一液晶電容,連接至所述第一晶體管的第二端子,以及所述第二像素包括: 第二晶體管,包括連接至所述第二柵極線的柵電極和連接至所述第一晶體管的第二端子的第一端子;和 第二液晶電容,連接至所述第二晶體管的第二端子。
【文檔編號(hào)】G09G3/36GK105825827SQ201610051532
【公開日】2016年8月3日
【申請(qǐng)日】2016年1月26日
【發(fā)明人】李起昌, 王寅秀
【申請(qǐng)人】三星顯示有限公司