一種移位寄存器、柵極集成驅(qū)動電路及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器、柵極集成驅(qū)動電路及顯示裝置。
【背景技術(shù)】
[0002]在科技發(fā)展日新月異的現(xiàn)今時代中,液晶顯示器已經(jīng)廣泛地應(yīng)用在電子顯示產(chǎn)品上,如電視機(jī)、計算機(jī)、手機(jī)及個人數(shù)字助理等。液晶顯示器包括數(shù)據(jù)驅(qū)動器(SourceDriver)、柵極驅(qū)動裝置(Gate Driver)及液晶顯示面板等。其中,液晶顯示面板中具有像素陣列,而柵極驅(qū)動裝置用以依序開啟像素陣列中對應(yīng)的像素行,以將數(shù)據(jù)驅(qū)動器輸出的像素數(shù)據(jù)傳輸至像素,進(jìn)而顯示待顯圖像。
[0003]目前,柵極驅(qū)動裝置一般通過陣列工藝形成在液晶顯示器的陣列基板上,即陣列基板行驅(qū)動(Gate Driver on Array, GOA)工藝,這種集成工藝不僅節(jié)省了成本,而且可以做到液晶面板(Panel)兩邊對稱的美觀設(shè)計,同時,也省去了柵極集成電路(1C,Integrated Circuit)的綁定(Bonding)區(qū)域以及扇出(Fan-out)的布線空間,從而可以實現(xiàn)窄邊框的設(shè)計;并且,這種集成工藝還可以省去柵極掃描線方向的Bonding工藝,從而提高了產(chǎn)能和良率。
[0004]現(xiàn)有的柵極驅(qū)動裝置通常由多個級聯(lián)的移位寄存器構(gòu)成。其中各級移位寄存器的信號輸出端所輸出信號一般是由上拉節(jié)點和時鐘信號控制的,為了避免移位寄存器的信號輸出端在非工作時間段輸出噪聲,在移位寄存器中一般設(shè)置有去除上拉節(jié)點和信號輸出端的噪聲的下拉控制模塊,該下拉控制模塊在一個直流信號VHD的控制下可以及時的去除上拉節(jié)點和信號輸出端的噪聲。但是,由于下拉控制模塊在移位寄存器的信號輸出端的非工作時間段一直處于工作狀態(tài),其包含的去噪開關(guān)晶體管的偏置作用很大,使去噪開關(guān)晶體管很快失去去噪的作用,從而導(dǎo)致移位寄存器誤操作或者失效,影響移位寄存器的工作壽命O
【實用新型內(nèi)容】
[0005]有鑒于此,本實用新型實施例提供了一種移位寄存器、柵極集成驅(qū)動電路及顯示裝置,用以解決現(xiàn)有的移位寄存器在長時間工作時容易失效的問題。
[0006]因此,本實用新型實施例提供的一種移位寄存器,包括:輸入模塊,第一復(fù)位模塊,輸出模塊,第一下拉控制模塊,以及第二下拉控制模塊;其中,
[0007]所述輸入模塊的第一端與輸入信號端相連,第二端與第一節(jié)點相連;所述輸入模塊用于在所述輸入信號端輸入有效脈沖信號時,控制所述第一節(jié)點的電位為第一電位;
[0008]所述輸出模塊的第一端與時鐘信號端相連,第二端與所述第一節(jié)點相連,第三端與所述信號輸出端相連;所述輸出模塊用于在所述第一節(jié)點為第一電位時,將所述時鐘信號端的時鐘信號提供給所述信號輸出端;
[0009]所述第一復(fù)位模塊的第一端與參考信號端相連,第二端與第一復(fù)位控制信號端相連,第三端與所述第一節(jié)點相連;所述第一復(fù)位模塊用于在所述第一復(fù)位控制信號端輸入第一復(fù)位信號時,將所述參考信號端的參考信號提供給所述第一節(jié)點;
[0010]所述第一下拉控制模塊的第一端與第一節(jié)點控制信號端相連,第二端與所述參考信號端相連,第三端與所述第一節(jié)點相連,第四端與第二節(jié)點相連,第五端與所述信號輸出端相連;所述第一下拉控制模塊用于在所述第一節(jié)點的電位為第一電位時,將所述參考信號端的參考信號提供給所述第二節(jié)點,在所述第一節(jié)點控制信號端輸入節(jié)點控制信號時,控制所述第二節(jié)點的電位為第一電位,將所述參考信號端的參考信號分別提供給所述第一節(jié)點和所述信號輸出端;
[0011]所述第二下拉控制模塊的第一端與第二節(jié)點控制信號端相連,第二端與所述參考信號端相連,第三端與所述第一節(jié)點相連,第四端與第三節(jié)點相連,第五端與所述信號輸出端相連;所述第二下拉控制模塊用于在所述第一節(jié)點的電位為第一電位時,將所述參考信號端的參考信號提供給所述第三節(jié)點,在所述第二節(jié)點控制信號端輸入節(jié)點控制信號時,控制所述第三節(jié)點的電位為第一電位,將所述參考信號端的參考信號分別提供給所述第一節(jié)點和所述信號輸出端;
[0012]所述有效脈沖信號和所述節(jié)點控制信號為高電位信號,所述第一電位為高電位,所述參考信號為低電位信號;或,所述有效脈沖信號和所述節(jié)點控制信號為低電位信號,所述第一電位為低電位,所述參考信號為高電位信號;所述第一節(jié)點控制信號端和所述第二節(jié)點控制信號端交替輸入所述節(jié)點控制信號。
[0013]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述輸入模塊,包括:第一開關(guān)晶體管;其中,
[0014]所述第一開關(guān)晶體管的柵極和源極均與所述輸入信號端相連,漏極與所述第一節(jié)點相連。
[0015]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第一復(fù)位模塊,包括:第二開關(guān)晶體管;其中,
[0016]所述第二開關(guān)晶體管的柵極與所述第一復(fù)位控制信號端相連,源極與所述第一節(jié)點相連,漏極與所述參考信號端相連。
[0017]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述輸出模塊,包括:第三開關(guān)晶體管;其中,
[0018]所述第三開關(guān)晶體管的柵極與所述第一節(jié)點相連,源極與所述時鐘信號端相連,漏極與所述信號輸出端相連。
[0019]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述輸出模塊,還包括:連接于所述第三開關(guān)晶體管的柵極與漏極之間的電容。
[0020]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第一下拉控制模塊,包括:第四開關(guān)晶體管,第五開關(guān)晶體管,第六開關(guān)晶體管,第七開關(guān)晶體管,第八開關(guān)晶體管和第九開關(guān)晶體管;其中,
[0021]所述第四開關(guān)晶體管的柵極和源極均與所述第一節(jié)點控制信號端相連,漏極與第四節(jié)點相連;
[0022]所述第五開關(guān)晶體管的柵極與所述第四節(jié)點相連,源極與所述第一節(jié)點控制信號端相連,漏極與所述第二節(jié)點相連;
[0023]所述第六開關(guān)晶體管的柵極與所述第一節(jié)點相連,源極與所述第四節(jié)點相連,漏極與所述參考信號端相連;
[0024]所述第七開關(guān)晶體管的柵極與所述第一節(jié)點相連,源極與所述第二節(jié)點相連,漏極與所述參考信號端相連;
[0025]所述第八開關(guān)晶體管的柵極與所述第二節(jié)點相連,源極與所述第一節(jié)點相連,漏極與所述參考信號端相連;
[0026]所述第九開關(guān)晶體管的柵極與所述第二節(jié)點相連,源極與所述信號輸出端相連,漏極與所述參考信號端相連。
[0027]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第二下拉控制模塊,包括:第十開關(guān)晶體管,第十一開關(guān)晶體管,第十二開關(guān)晶體管,第十三開關(guān)晶體管,第十四開關(guān)晶體管和第十五開關(guān)晶體管;其中,
[0028]所述第十開關(guān)晶體管的柵極和源極均與所述第二節(jié)點控制信號端相連,漏極與第五節(jié)點相連;
[0029]所述第十一開關(guān)晶體管的柵極與所述第五節(jié)點相連,源極與所述第二節(jié)點控制信號端相連,漏極與所述第三節(jié)點相連;
[0030]所述第十二開關(guān)晶體管的柵極與所述第一節(jié)點相連,源極與所述第五節(jié)點相連,漏極與所述參考信號端相連;
[0031]所述第十三開關(guān)晶體管的柵極與所述第一節(jié)點相連,源極與所述第三節(jié)點相連,漏極與所述參考信號端相連;
[0032]所述第十四開關(guān)晶體管的柵極與所述第三節(jié)點相連,源極與所述第一節(jié)點相連,漏極與所述參考信號端相連;
[0033]所述第十五開關(guān)晶體管的柵極與所述第三節(jié)點相連,源極與所述信號輸出端相連,漏極與所述參考信號端相連。
[0034]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,還包括:下拉復(fù)位模塊;所述下拉復(fù)位模塊的第一端與所述輸入信號端相連,第二端與所述參考信號端相連,第三端與所述第二節(jié)點相連,第四端與所述第三節(jié)點相連,第五端與所述第四節(jié)點相連,第六端與所述第五節(jié)點相連;
[0035]所述下拉復(fù)位模塊用于在所述輸入信號端輸入所述有效脈沖信號時,將所述參考信號端的參考信號分別提供給所述第二節(jié)點、第三節(jié)點、第四節(jié)點和第五節(jié)點。
[0036]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述下拉復(fù)位模塊,包括:第十六開關(guān)晶體管,第十七開關(guān)晶體管,第十八開關(guān)晶體管和第十九開關(guān)晶體管;其中,
[0037]所述第十六開關(guān)晶體管的柵極與所述信號輸入端相連,源極與所述第二節(jié)點相連,漏極與所述參考信號端相連;
[0038]所述第十七開關(guān)晶體管的柵極與所述信號輸入端相連,源極與所述第三節(jié)點相連,漏極與所述參考信號端相連;
[0039]所述第十八開關(guān)晶體管的柵極與所述信號輸入端相連,源極與所述第四節(jié)點相連,漏極與所述參考信號端相連;
[0040]所述第十九開關(guān)晶體管的柵極與所述信號輸入端相連,源極與所述第五節(jié)點相連,漏極與所述參考信號端相連。
[0041]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,還包括:第二復(fù)位模塊;所述第二復(fù)位模塊的第一端與第二復(fù)位控制信號端相連,第二端與所述參考信號端相連,第三端與所述信號輸出端相連;
[0042]所述第二復(fù)位模塊用于在所述第二復(fù)位控制信號端輸入第二復(fù)位信號時,將所述參考信號端的參考信號提供給所述信號輸出端。
[0043]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第二復(fù)位模塊,包括:第二十開關(guān)晶體管;其中,
[0044]所述第二十開關(guān)晶體管的柵極與所述第二復(fù)位控制信號端相連,源極與所述信號輸出端相連,漏極與所述參考信號端相連。
[0045]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第一復(fù)位信號與所述第二復(fù)位信號為同一信號。
[0046]在一種可能的實施方式中,本實用新型實施例提供的上述移位寄存器中,所述第一復(fù)位信號比所述第二復(fù)位信號延遲大于O且小于I個脈沖寬度。
[0047]本實用新型實施例提供的一種柵極集成驅(qū)動電路,包括級聯(lián)的多個本實用新型實施例提供的上述移位寄存器;第η級移位寄存器的信號輸出端與第n+m級移位寄存器的信號輸入端相連;第η級移位寄存器