欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

放大電路及顯示裝置的制作方法

文檔序號:2697648閱讀:226來源:國知局
專利名稱:放大電路及顯示裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種將輸入信號穩(wěn)定化,并輸出穩(wěn)定化的輸出信號之放大電路,尤其涉及輸出信號的補正。
背景技術(shù)
液晶顯示裝置等平板(flat-panel)式的顯示裝置已廣泛普及,特別是對便攜式設(shè)備而言,需要小型輕量的顯示裝置,例如于移動電話等,主要利用液晶顯示裝置。
在該液晶顯示裝置中,為顯示高清晰度的畫像,利用每個顯示畫素具有畫素電路,而能高清晰度的顯示的主動矩陣(active matrix)式。
在此,于液晶顯示裝置等,對應(yīng)矩陣狀配置的畫素各列(column)配置數(shù)據(jù)線(data line),將各畫素的數(shù)據(jù)信號經(jīng)由數(shù)據(jù)線供給至各畫素。數(shù)據(jù)線具有較長及用以維持數(shù)據(jù)信號的電容。因此,供給數(shù)據(jù)信號至該數(shù)據(jù)線時,于緩沖放大器提高電流供給能力,且預(yù)先使信號穩(wěn)定化。關(guān)于該類的放大電路,有例如記載于專利文獻1中的放大電路。
專利文獻1特開平11-150427號公報發(fā)明內(nèi)容(發(fā)明欲解決的課題) 在此,緩沖放大器因為結(jié)構(gòu)其放大電路的晶體管特性的不均勻等,在輸出輸入產(chǎn)生差距。關(guān)于顯示用的數(shù)據(jù),若電壓變化,顯示輝度即跟著變化,故要求盡量不要使電壓變化。
(解決課題的手段) 本發(fā)明具備有將輸入信號穩(wěn)定化,且輸出經(jīng)穩(wěn)定化的輸出信號的緩沖放大器;將向緩沖放大器輸入端輸入的輸入信號導通。切斷的第1開關(guān);有一端連接緩沖放大器的輸入端,另一端經(jīng)由第2開關(guān)連接至緩沖放大器輸出端的第1電容;將向第1電容的另一端供給的所述輸入信號導通。切斷的第3開關(guān),而且,將第1開關(guān)及第2開關(guān)導通,并將第3開關(guān)切斷而以輸入信號與輸出信號的電壓差充電至第1電容,之后,將第1開關(guān)及第2開關(guān)切斷,使第3開關(guān)導通,而供給輸入信號至第1電容的另一端,對緩沖放大器輸入端供給對輸入信號加算輸入信號與輸出信號的差的電壓。
此外,優(yōu)選的是,在所述第1電容的另一端與固定電壓的電源之間具有第2電容。
此外,一種對應(yīng)配置成矩陣狀的畫素各列配置數(shù)據(jù)線,而將各畫素的數(shù)據(jù)信號經(jīng)由數(shù)據(jù)線供給至各畫素的顯示裝置,并具有將所述數(shù)據(jù)信號穩(wěn)定化后供給至所述數(shù)據(jù)線的放大電路,而該放大電路優(yōu)選使用上述的放大電路。
(發(fā)明的效果) 依據(jù)本發(fā)明,由于對緩沖放大器輸入端的輸入信號,供給加算輸入信號與輸出信號之差的電壓,故變更緩沖放大器誤差的輸入信號電壓,而能適當?shù)匮a正輸出電壓。此外,由于設(shè)置第2電容,故能抑制第1開關(guān)切斷時緩沖放大器輸入端的電壓變化。


圖1是表示用以供給本實施例液晶顯示裝置的視頻數(shù)據(jù)至畫素電路的結(jié)構(gòu)圖。
圖2是表示閂鎖閂鎖型電壓移位電路(SRAM16)與該SRAM16的輸出之閂鎖電路(SRAM18)的結(jié)構(gòu)圖。
圖3是表示DAC20的上位位轉(zhuǎn)換的結(jié)構(gòu)圖。
圖4是表示DAC20的上位位轉(zhuǎn)換及放大器22的結(jié)構(gòu)圖。
圖5A是說明關(guān)于放大器22的電路動作的圖。
圖5B是說明關(guān)于放大器22的電路動作的圖。
圖6是表示關(guān)于DAC20的下位位的另一結(jié)構(gòu)圖。
圖7是表示切換開關(guān)24的結(jié)構(gòu)圖。
圖8是表示白信號與黑信號的波形圖。
圖9是表示數(shù)據(jù)線的預(yù)充的結(jié)構(gòu)圖。
圖10是表示設(shè)置2條電容線的畫素電路的大體結(jié)構(gòu)圖。
圖11是說明對液晶的電壓施加狀態(tài)圖。
圖12是表示各種信號的波形圖。
圖13是關(guān)于視頻數(shù)據(jù)輸入的時序圖。
圖14是關(guān)于模擬視頻信號輸出的時序圖。
主要組件符號說明10 視頻線12,24 開關(guān)14 水平傳送緩存器16,18 SRAM22 放大器24a 第1切換部24b 第2切換部 26 DL數(shù)據(jù)線100 畫素電路110,210,212,214,216,230,232,410,412,460,462,510,512,632a,632b,634a,634b,636a,636b TFT112 液晶組件 114 維持電容120 垂直驅(qū)動器122 SC驅(qū)動器300 基準電壓產(chǎn)生器300a,300b 基準電壓放大器310,312,314,316 譯碼器 420 充電控制TFT430,454,456 電容440 結(jié)合用TFT450,610,660 開關(guān)452 緩沖放大器470 第3開關(guān) 472 第2開關(guān)620 第1閂鎖 630 電壓移位器640 第2閂鎖622,624,642,644,650,672,674,680 反向器670 閂鎖 D0-D5 數(shù)據(jù)DAC 數(shù)字模擬轉(zhuǎn)換器Amp 放大器Pre-Charge 預(yù)充電 SC,SC-A,SC-B 電容線ΔVsc 預(yù)定電壓GL 柵極線VCOM 共通電極的電壓Va(W) 白電壓的數(shù)據(jù)信號位移量Va(B) 黑電壓的數(shù)據(jù)信號位移量
Vb’ 移位后的動態(tài)范圍VA垂直配向 VH,VL輸出電壓
具體實施例方式以下,依據(jù)

關(guān)于本發(fā)明的各實施例。
全體結(jié)構(gòu)圖1為顯示在實施例中液晶顯示裝置中用以供給視頻數(shù)據(jù)至畫素電路的結(jié)構(gòu)圖。
在該實施例,6位的視頻線10將每各畫素的64色階(gradation)的數(shù)字輝度信號依據(jù)畫素時鐘(clock)順序傳送。尚且,實際上具有R(紅)、G(綠)、B(藍)三條視頻線,且各色的視頻并聯(lián)供給,供給至對應(yīng)色的畫素,但于附圖中僅顯示1色。
對視頻線10連接對應(yīng)畫素各列(column)而設(shè)置的開關(guān)12的輸入端。該開關(guān)12的控制端各自連接有水平傳送緩存器(register)14的輸出。在此,水平傳送緩存器14,通過與供給至視頻線的視頻數(shù)據(jù)的每個畫素的時序同步的畫素時鐘,依序傳送水平起始信號(STH),具有對應(yīng)畫素各列的緩存器。尚且,在本說明中,為闡述關(guān)于RGB一種顏色顯示,顯示位與畫素同一。此外,供給于水平傳送緩存器的傳送時鐘,具有一般畫素時鐘2倍的周期,并使用反轉(zhuǎn)相位的2個時鐘(CKH、XCKH)的情形較多。
亦即,當對視頻線供給第1列的畫素視頻數(shù)據(jù)時,則將水平起始信號STH輸入至第一個水平傳送緩存器14并使對應(yīng)的開關(guān)12導通。并且,依據(jù)畫素時鐘在水平傳送緩存器14內(nèi)依序傳送水平起始信號(STH),就供給至視頻線10的每個畫素的視頻數(shù)據(jù),依序使對應(yīng)其畫素的開關(guān)12導通。尚且,開關(guān)12以并聯(lián)連接p溝道晶體管(TFT)與n溝道晶體管(TFT)的方式結(jié)構(gòu),各自通過水平傳送緩存器14的一個緩存器的非反轉(zhuǎn)輸出與反轉(zhuǎn)輸出而同時導通.切斷動作。
各開關(guān)12的輸出端,各自連接有6位的SRAM 16的輸入端,這些SRAM 16的輸出端各自連接于6位的SRAM 18的輸入端。從而,依序供給于視頻線10的每個畫素的視頻數(shù)據(jù),通過開關(guān)12順序?qū)ǘ斎胫罶RAM 16。而且,在1行(1水平掃描線)份的視頻數(shù)據(jù)輸入至SRAM 16的時間點,將1行份的視頻數(shù)據(jù)同時各自傳送至所對應(yīng)的SRAM 18,于每個各水平掃描期間重復該動作。從而,于各水平掃描期間,將1行份的視頻數(shù)據(jù)輸入至SRAM 16,之后將該視頻數(shù)據(jù)傳送至SRAM 18,將被傳送的視頻數(shù)據(jù)于下一個水平掃描期間維持在SRAM 18,而由此輸出。然后,重復該動作。
SRAM18的輸出端,連接有數(shù)字模擬轉(zhuǎn)換器(DAC)20的輸入端。該DAC 20將從SRAM 18供給的6位視頻數(shù)據(jù)轉(zhuǎn)換成64色階的模擬視頻信號。尚且,DAC 20施行以預(yù)定周期變更朝液晶的電壓施加方向,也就是施行所謂的AC驅(qū)動,而輸出2種極性(將液晶組件的共通電極電位當作基準,對液晶的電壓施加方向變?yōu)橄喾吹?個極性)視頻信號。如同后述,本實施例中,作為AC驅(qū)動的方式,由于利用點反轉(zhuǎn)(dot reverse)方式,故于水平及垂直方向鄰接的畫素中,反轉(zhuǎn)施加至液晶的電壓方向,就1個畫素的液晶而言于每1個訊框(frame)反轉(zhuǎn)。
此外,各DAC 20的輸出端,連接于放大器(Amp)22的輸入端,該放大器22的輸出端經(jīng)由切換開關(guān)24連接至數(shù)據(jù)線DL。該數(shù)據(jù)線DL延伸至列(垂直掃描方向),對應(yīng)的1列畫素電路100即各自連接于該數(shù)據(jù)線DL。尚且,該例中,數(shù)據(jù)線DL由于連接于畫素電路100中的畫素TFT的源極,故也稱為源極線(source line)。
從而,將從DAC20輸出的模擬視頻信號供給至數(shù)據(jù)線DL,并輸入于相當于此行的畫素電路100,而進行相應(yīng)于各畫素所接收的模擬視頻信號顯示。
SRAM結(jié)構(gòu)于本實施例,于各列具有維持6位數(shù)字視頻數(shù)據(jù)的2個SRAM 16、18。此外,視頻數(shù)據(jù),其動態(tài)范圍(dynamic range)設(shè)定成較小,作為輸入DAC20的數(shù)據(jù),一般要求將動態(tài)范圍設(shè)大。因此,例如,將5V振幅電壓移位(Level shift)至8V振幅。
在本實施例中,組合閂鎖電路(latch circuit)與電壓移位器而結(jié)構(gòu)SRAM16,且于SRAM 16也施行電壓移位(level shifting)。
圖2,表示顯示本實施例的閂鎖型電壓移位電路(SRAM16)與閂鎖該SRAM 16輸出的閂鎖電路(SRAM 18)的結(jié)構(gòu)。在此,視頻數(shù)據(jù)為6位的數(shù)字數(shù)據(jù),僅顯示1位份。
將5V振幅的數(shù)字視頻數(shù)據(jù)施加至開關(guān)610。該開關(guān)610通過同步點時鐘(dot clock)的時鐘來控制,每個顯示畫素(點)讀入供給至輸入端的視頻數(shù)據(jù)。例如,圖1的對應(yīng)視頻線10的開關(guān)12導通時,導通開關(guān)610并輸入視頻數(shù)據(jù)。此時,亦可將開關(guān)610作為開關(guān)12來使用。
開關(guān)610的輸出端連接有第1閂鎖620。第1閂鎖620為5V振幅,由2個互相連接輸出入的5V動作的反向器622、624所結(jié)構(gòu)。在該例中,由于開關(guān)610的輸出供給至反向器622的輸入端,故反轉(zhuǎn)信號輸入至反向器624。從而,依據(jù)開關(guān)610的輸出狀態(tài),決定反向器622的輸入狀態(tài),并決定反向器622的一對輸出側(cè)狀態(tài)。
在此,在該例中,宜將反向器622的能力設(shè)成大于反向器624。借此,即使反轉(zhuǎn)輸入的視頻數(shù)據(jù)時,輕易反轉(zhuǎn)反向器622,故能閂鎖該數(shù)據(jù)。
第1閂鎖620的一對輸出(極性相反)輸入至電壓驅(qū)動型的電壓移位器630。該電壓移位器630由并聯(lián)配置2個設(shè)置在8V的VDD與0V的VSS之間的3個串聯(lián)連接的晶體管所結(jié)構(gòu)。
VDD與VSS之間,配置串聯(lián)連接的p溝道TFT 632a、p溝道TFT 634a以及n溝道TFT 636a,及串聯(lián)連接的p溝道TFT 632b、p溝道TFT 634b以及n溝道TFT 636b。還有,TFT 634a及TFT 636a的柵極,連接有由閂鎖電路620閂鎖的開關(guān)610輸出;而對TFT 634b及TFT 636b的柵極,供給由閂鎖電路620閂鎖的開關(guān)610輸出的反轉(zhuǎn)信號。此外,TFT 632a的柵極連接至TFT 634b及TFT 636b的中間點;而TFT 632b的柵極連接至TFT 634a及TFT 636a的中間點。
依據(jù)該結(jié)構(gòu),依照閂鎖620的輸出,TFT 632a的柵極亦即是TFT 634b及n溝道TFT 636b的中間點、TFT 632b的柵極亦即是TFT 634a及n溝道TFT 636a的中間點,其中任意一方成為H電壓,另一方變?yōu)長電壓。例如,開關(guān)610的輸出為H電壓([1])時,TFT 634b及n溝道TFT 636b的中間點成為H電壓,而TFT 634a及n溝道TFT636a的中間點變?yōu)長電壓。
從TFT 634b與n溝道TFT 636b的中間點以及TFT 634a與n溝道TFT 636a的中間點的輸出,輸入至第2閂鎖640。第2閂鎖640是由相連接的反向器642與反向器644結(jié)構(gòu)的,TFT 634b及n溝道TFT 636b中間點的輸出輸入至反向器642的輸入、TFT 634a及TFT636a中間點的輸出輸入至反向器644的輸入,反向器642的輸出(反向器644的輸入)成為第2閂鎖640的輸出。
從而,輸入至開關(guān)610的數(shù)據(jù),由第1閂鎖620閂鎖住,而由電壓移位器630電壓移位的信號,被電壓移位而反轉(zhuǎn)的信號作為8V的信號閂鎖至第2閂鎖640。尚且,該第1閂鎖620,電壓移位器630及第2閂鎖640結(jié)構(gòu)SRAM 16。從而,在SARM 16的輸出可獲得將5V振幅電壓移位至8V的信號。如此,通過在電壓移位器630的輸入側(cè)及輸出側(cè)設(shè)置閂鎖電路,能同時施行閂鎖動作與電壓移位動作。從而,與個別施行該當動作的情形相比,能減小消耗電量。
第2閂鎖640的輸出通過反向器650反轉(zhuǎn)。尚且,與圖1的結(jié)構(gòu)對比時,至該反向器650為止的部分對應(yīng)SRAM 16,借此,所輸入的視頻數(shù)據(jù)即依照點時鐘(dot clock)而被存儲、電壓移位而輸出。
反向器650的輸出,經(jīng)由開關(guān)660而供給至閂鎖670。開關(guān)660,1水平掃描線份的數(shù)據(jù)輸入于SRAM 16后只在預(yù)定期間開啟。閂鎖670由互相連接輸出入的反向器672與反向器674組成,并將開關(guān)660的輸出輸入至反向器672,其輸出成為閂鎖670的輸出。而且,該閂鎖670的輸出由反向器680反轉(zhuǎn)并輸出。從而,閂鎖670及反向器680結(jié)構(gòu)SRAM 18。亦即,在1水平掃描線,各畫素的視頻數(shù)據(jù)在存儲至SRAM 16的階段,開啟開關(guān)660,此時的視頻數(shù)據(jù)設(shè)定至SRAM18。例如,在水平返馳(horizontal retrace)期間,所有的SRAM 16的數(shù)據(jù)總括傳送至SRAM 18。
如此,依據(jù)本實施例,通過SRAM16存儲數(shù)據(jù)之際,也可施行電壓移位。因此,能達成有效率的動作。
DAC20的高階位轉(zhuǎn)換的結(jié)構(gòu)圖3顯示DAC20的高階位轉(zhuǎn)換的結(jié)構(gòu)。基準電壓產(chǎn)生電路300具有基準電壓放大器300a、300b。基準電放大器壓300a、300b,兩者皆以電阻R0至R9的10個電阻分割電源電壓VCC與GND,而產(chǎn)生v0至v8的9個基準電壓。基準電壓放大器300a、300b于每1水平掃描期間交替動作。從而,9個基準電壓v0至v8于每1水平期間反轉(zhuǎn)極性。亦即,基準放大器300a動作時,v8接近VCC電壓,v0接近GND電壓,而基準放大器300b動作時,則變?yōu)橄喾?。此外,?水平期間的基準放大器300a、300b的切換,通過信號FRP來施行。例如,信號FRP為H電壓時基準放大器300a動作,而L電壓時基準放大器300b動作。
數(shù)據(jù)D5-D3輸入至上部H側(cè)譯碼器310、上部L側(cè)譯碼器312、下部H側(cè)譯碼器314、下部L側(cè)譯碼器316的4個譯碼器,基準電壓v0至v8也各自供給至這些譯碼器310至316。上部H側(cè)譯碼器310,依照111至000的8種類,選擇基準電壓v8至v1而輸出數(shù)據(jù)D5至D3;上部L側(cè)譯碼器312依照111至000的8種類,選擇基準電壓v7至v0而輸出數(shù)據(jù)D5至D3。從而,上部H側(cè)譯碼器310的輸出VH變成較上部L側(cè)譯碼器312的輸出VL高一階段的電壓(v8為VCC側(cè)的情形)。另一方面,下部H側(cè)譯碼器314依照111至000的8種類,選擇基準電壓v0至v7而輸出數(shù)據(jù)D5至D3;下部L側(cè)譯碼器316依照111至000的8種類,選擇基準電壓v1至v8而輸出數(shù)據(jù)D5至D3。從而,下部H側(cè)譯碼器314的輸出VH變成較下部L側(cè)譯碼器316的輸出VL低一階段的電壓(v8為VCC側(cè)的情形)。
如此,上部譯碼器310、312,輸出只偏移對應(yīng)D3位的電壓的輸出電壓VH、VL。下部譯碼器314、316,反轉(zhuǎn)上部譯碼器310、312的極性(相對于輸入的數(shù)字數(shù)據(jù)增大方向或減小方向的變化方向,輸出的模擬信號VH、VL為增大方向或減小方向的變化方向);下部H側(cè)譯碼器314與下部L側(cè)譯碼器316,輸出不同于D3的1位份的電壓VH、VL的這一點相同。
尚且,將上部譯碼器310、312的輸出施加至奇數(shù)列的數(shù)據(jù)線DL時,將下部譯碼器314、316的輸出供給至偶數(shù)列的數(shù)據(jù)線DL。
如此,通過以上部譯碼器310、312與下部譯碼器314、316,使基準電壓供給相反,利用1個基準電壓產(chǎn)生電路300,能施行于面板的上部側(cè)與下部側(cè)兩方的譯碼器的數(shù)字模擬的轉(zhuǎn)換。從而,將上部側(cè)譯碼器310、312與下部譯碼器314、316的輸出交替供給至數(shù)據(jù)線DL,即能將視頻信號的極性就每個數(shù)據(jù)線DL反轉(zhuǎn)。更且,通過就每1水平線交替使用基準電壓放大器300a、300b,能對供給至各數(shù)據(jù)線DL的視頻信號的極性就每1水平掃描線加以變更。從而,能達成于液晶顯示裝置的點反轉(zhuǎn)驅(qū)動。還有,于施行該驅(qū)動的情形,能使用1個基準電壓產(chǎn)生電路300,故能將電路簡略化,并謀求低消耗電量化。
DAC20的低階位變換及放大器22結(jié)構(gòu)如同上述,從高階3位(D5-D3)獲得VH、VL時,關(guān)于VH、VL的電壓差,獲得依照D2-D0的8種類的電壓。圖4顯示該結(jié)構(gòu)。D2照樣直接輸入至TFT 410-2的柵極,且反轉(zhuǎn)并輸入至TFT 412-2的柵極。TFT 410-2的一端接受VH供給,VL供給至TFT 412-2的一端。TFT 410-2、412-2的另一端,經(jīng)由充電控制TFT 420-2連接至電容430-2的一端。電容430-2的另一端連接至接地。
從而,D2為H電壓([1])時,TFT 410-2導通,而選擇VH。充電控制TFT 420-2導通時,電容430被VH充電。另一方面,D2為L電壓(
)的話,電容430即被VL充電。
關(guān)于D1、D0,設(shè)置成與D2基本相同的結(jié)構(gòu)。從而,VH或VL依照D1、D2的值充電至對應(yīng)的電容430-1、430-0。
更且,設(shè)置充電控制TFT 420-r,該充電控制TFT 420-r無關(guān)數(shù)據(jù),將VL直接充電至對應(yīng)的電容430-r。尚且,充電控制TFT 420-r、420-0、420-1、420-2通過充電信號(Charge)導通.切斷。
還有,電容430-r、430-0、430-1、430-2以其電容值C、C、2C、4C的方式設(shè)定。尚且,C為例如0.5pF,此時4C變?yōu)?pF。
更且,電容430-r、430-0、430-1、430-2的上側(cè)端,通過3個結(jié)合用TFT440-1、440-2、440-3連接,電容430-r的上側(cè)端經(jīng)由TFT440-r變?yōu)檩敵龆恕?br> 還有,結(jié)合信號(Combine)供給至結(jié)合用TFT 440-1、440-2、440-3及TFT 440-r的柵極。
通過這種電路,只要D2-D0全部為
,電容430-2、430-1、430-0、430-r全部被VL充電。從而,輸出電壓變?yōu)閂L。在此,VL如上述,由D5-D3選擇的值,而成為由D5-D0特定的電壓。
再且,只要D0為[1]的話,(VH-VL)C的電荷格外多充電,將其1/8C的電壓即加算于VL,而輸出VL+(VH-VL)/8。D2為[1]的話,(VH-VL)4的電荷格外多充電,將其1/8C的電壓加算于VL并輸出VL+4(VH-VL)/8。并且,D0、D1、D2全部為[1]的話,即輸出VL+7(VH-VL)/8。從而,依照D0-D3的值,將(VH-VL)為單位的電壓即加算于VL,輸出可獲得對應(yīng)D5-D0值的電壓。
尚且,該輸出獲得的電壓,為VCC-GND間的電壓,在面板的上側(cè)與下側(cè)(奇數(shù)列和偶數(shù)列)反轉(zhuǎn)極性,而再度于每1水平期間反轉(zhuǎn)極性。
在此,于本實施例中,將充電控制TFT 420-r、420-0、420-1、420-2的尺寸設(shè)定成1∶1∶2∶4。亦即,充電控制TFT 420-r、420-0、420-1、420-2所充電的電容430-r、430-0、430-1、430-2,其電電容值為1∶1∶2∶4,充電控制TFT 420-r、420-0、420-1、420-2的電流量也對應(yīng)該比值。從而,如同本實施例通過將充電控制TFT 420-r、420-0、420-1、420-2的尺寸設(shè)定成1∶1∶2∶4,即能將朝對應(yīng)的電容430-r、430-0、430-1、430-2的充電電荷量正確地設(shè)定成電電容值x電壓值,可使輸出電壓正確。再且,也可使由于晶體管(充電控制TFT)的MOS電電容的電壓變化相同。
放大器22的結(jié)構(gòu)就放大器22的結(jié)構(gòu)例1,依據(jù)圖4說明。該放大器22具有用以補正輸出的結(jié)構(gòu)。從結(jié)合TFT 440-r的輸出經(jīng)由以信號Φ01導通.切斷的開關(guān)TFT 450輸入至緩沖放大器452。另一方面,緩沖放大器452的輸入端連接于補正用電容454的一端,該補正用電容454的另一端經(jīng)由電壓降控制電容456連接至GND。
此外,對緩沖放大器452的輸入端經(jīng)由以充電用信號導通.切斷的TFT 460供給電壓VL。更且,電容454與456的中點經(jīng)由以充電信號導通.切斷的TFT462接受電壓VL,且經(jīng)由以信號Φ03導通.切斷TFT 470連接于開關(guān)TFT 450的輸入側(cè)(DAC的輸出端),再且,也經(jīng)由TFT 472連接于緩沖放大器452的輸出端。
接著將該當電路的動作,依照圖5(A)及圖5(B)說明。首先,以充電信號使TFT 460、462導通,緩沖放大器452的輸入端及電容454與456的中點設(shè)定于電壓VL。再且,在該狀態(tài)下,確定對電容430-r、430-0、430-1、430-2施行上述充電的充電量,充電信號下降,其后結(jié)合信號上升,在DAC 20的輸出端顯現(xiàn)對應(yīng)輸入數(shù)據(jù)的模擬電壓Vin。
還有,在步驟1中,結(jié)合信號在H電壓的狀態(tài)下信號Φ01變?yōu)镠電壓,開關(guān)TFT 450導通。借此,緩沖放大器452的輸入端設(shè)定于DAC 20的輸出電壓Vin。
接著,于步驟2,通過將信號Φ02變?yōu)镠電壓,使TFT 472導通。借此,電容454與456的中點設(shè)定于緩沖放大器452的輸出電壓Vout。尚且,緩沖放大器452,其輸出電壓雖與輸入電壓的動作一致,但依其特性產(chǎn)生誤差,而在本實施例中即補償其誤差。在此,假設(shè)緩沖放大器452的誤差電壓為ΔV,則輸出電壓Vout=Vin+ΔV。
步驟3,信號Φ02返回L電壓。借此,電容454的緩沖放大器452的輸入端側(cè)(上側(cè))固定于Vin,電容456側(cè)(下側(cè))固定于Vout,電容454被ΔV充電。
于步驟4,將信號Φ01變?yōu)長電壓,將開關(guān)TFT 450切斷。在此,該開關(guān)TFT 450切斷,則柵極電位從H電壓變?yōu)長電壓,則由于該開關(guān)TFT 450的柵極電容(Cgs)的原因,緩沖放大器452輸入端的電壓會些微下降。在此,電容454只被ΔV充電,電容456只被Vout-GND充電。從而,這些電容454、456的中點電壓及緩沖放大器452的輸入端電壓不會變動太大。假設(shè)因切斷開關(guān)TFT 450而于緩沖放大器452的輸入端下降的電壓為a,則緩沖放大器452的輸入端電壓即變?yōu)閂in-a。而且,電容454、456的中點的電壓雖然為小于a的電壓,但隨著a而下降。假設(shè)電容454、456的中點電壓低下部分為a’,則其電壓變?yōu)閂in+ΔV-a’。
于步驟5,將信號Φ03變?yōu)镠電壓,將電容454、456的中點電壓設(shè)定成Vin。借此,電容454、456的中點電壓只變化Vin-(Vin+ΔV-a’)。從而,緩沖放大器452的輸入電壓也只做相同變化,而變?yōu)閂in-a+Vin-Vin-ΔV+a’,變?yōu)閂in-ΔV-(a-a’)。a與a’雖依照電容454、456電容值的設(shè)定而異,a與a’原本為接近的值,容易使其大略相同。假設(shè)a=a’,緩沖放大器452的輸入電壓大致變?yōu)閂in-ΔV。因此,在輸入Vin的情形,成為Vout=Vin+ΔV的緩沖放大器452的輸出,由于輸入僅ΔV變低,故成為VoutVin,而補償其誤差。
關(guān)于DAC20的低階位其它的結(jié)構(gòu)圖6表示關(guān)于DAC20的低階位的其它的結(jié)構(gòu)例。在該例中,利用預(yù)充電(Pre-Charge)取代結(jié)合信號。
對應(yīng)D2-D0,而設(shè)有TFT 410-2、412-2、410-1、412-1、410-0、412-0各自選擇各自設(shè)置的VH或VL中的任意一個,這些即經(jīng)由充電控制晶體管420-2、420-1、420-0而供應(yīng)至電容430-2、430-1、430-0的一端側(cè)(上側(cè))。并且,對電容430-r直接供給VL,將一端側(cè)(上側(cè))經(jīng)常設(shè)定于VL。
還有,電容430-2、430-1、430-0、430-r的另一端側(cè)(下側(cè))共通連接,而成為DAC 20的輸出。
還有,對電容430-2的兩端間串聯(lián)連接TFT 510-2與512-2,電容430-1的兩端間串聯(lián)連接TFT 510-1與512-1,電容430-0的兩端間串聯(lián)連接TFT 510-0與512-0,電容430-r的兩端間串聯(lián)連接TFT 510-r與512-r。還有,TFT 510-2與512-2的串聯(lián)連接、TFT 510-1與512-1的串聯(lián)連接、TFT 510-0與512-0的串聯(lián)連接、TFT 510-r與512-r的串聯(lián)連接的中間點,全部供給有VL,并將預(yù)充電信號全部供給至這些TFT的柵極。
于如上述電路中,首先通過將預(yù)充電信號變?yōu)镠電壓,將全部的電容430-2、430-1、430-0、430-r的兩端設(shè)定成VL。
然后,將預(yù)充電信號變?yōu)長電壓后,導通充電控制TFT420-2、420-1、420-0,而且將對應(yīng)于數(shù)據(jù)D2-D0的VH或VL供給至對應(yīng)的電容430-2、430-1、430-0的一端側(cè)。由此,接受有VH的電容430-2、430-1、430-0的另一端雖欲移位,但是此時各電容的電荷量與電容430-2、430-1、430-0的電容值成比例,故與上述情形同樣,輸出端的電壓只有對應(yīng)通過D2-D0決定的值得部分變成從VL往VH方向移位的電壓。
尚且,于該結(jié)構(gòu)中,充電控制TFT 420-2、420-1、420-0設(shè)為對應(yīng)電容430-2、430-1、430-0電容比的晶體管尺寸。
切換開關(guān)24切換開關(guān)24的結(jié)構(gòu)如圖7所示。該切換開關(guān)24具有第1切換部24a與第2切換部24b,借此,從白(WHITE)信號及黑(BLACK)信號的兩個待機(standby)用信號,與DAC 20輸出的64色階的平常顯示用的視頻信號中,選擇其一并輸出。
首先,第1切換部24a通過顯示模式信號切換為一般模式或待機模式(低電壓模式),在一般模式的情形中選擇一般顯示用的視頻信號并輸出。
另一方面,待機模式的情形中,通過第1切換部24a,選擇待機用信號。第2切換部24b的輸出供給至第1切換部24a的待機用信號的輸入端。還有,該第2切換部24b選擇白信號或黑信號的任意一種并輸出。從而,在待機模式的情形,由第2切換部24b選擇出的白信號或黑信號的任意一種,經(jīng)由第1切換部24a輸出。
在此,對第2切換部24b供給SRAM 18的6位MSB(0-5位的第5位)信號。這是因為于待機模式的情形,顯示為簡單的記號等顯示,而使用白黑2種類的顯示,由視頻數(shù)據(jù)的第5位,判定為白或黑的任意一種的緣故。尚且,例如黑為000000,白為111111的話,雖然不論藉由哪個位皆能判定,惟依據(jù)視頻數(shù)據(jù),也有不利用所有范圍數(shù)據(jù)的情形,故以適當?shù)奈粊砼卸纯?。亦即,每個畫素的畫素數(shù)據(jù)通過畫素數(shù)據(jù)內(nèi)適當?shù)?位來判定白或黑,借此,在第2切換部24b選擇白信號或黑信號的任意一種。此外,該例中,將SRAM 18的預(yù)定位作為切換控制信號,供給至第1切換部24a,而依照其位為1或0來切換第1切換部24a。
依據(jù)上述,在一般顯示模式的情形中,來自DAC20的一般視頻信號被供給至數(shù)據(jù)線DL;在待機模式的情形,則將白信號或黑信號的任意一種供給至數(shù)據(jù)線DL。
尚且,于具有RGB各色畫素的彩色顯示裝置,也由于供給高輝度的信號至全部的畫素,故顯示本體變?yōu)榘?,而對全部畫素供給低輝度的信號則變?yōu)楹陲@示。此外,關(guān)于RGB的各色畫素,由于能導通.切斷,故也能顯示R、G、B、R+G、R+B、G+B、白、黑8色。
于待機模式的情形,不需要一般顯示用的多色階視頻信號。因此,于本實施例中,由于通過數(shù)字的視頻數(shù)據(jù)選擇其它方式準備的白信號或黑信號,而不使用模擬的視頻信號,停止DAC20及放大器22的動作并減低消耗電量。尚且,關(guān)于放大器22,以切斷電源為宜,關(guān)于DAC,也以切斷產(chǎn)生其基準電壓的放大器電源為宜。如此,于待機模式中,由于變?yōu)椴恍枰幚砟M信號,故能通過完全停止模擬電路的動作而謀求節(jié)省電力。
在此,于液晶中,以防止燒熔等目的于每個預(yù)定期間反轉(zhuǎn)朝液晶的電壓施加方向,而施行所謂的AC驅(qū)動。從而,于利用正常顯黑(normally black)(不施加電壓時變?yōu)楹陲@示)液晶的情形,黑信號設(shè)定成與供給電極電壓同樣的固定電壓,而白信號設(shè)定成每個預(yù)定期間從共通電極離開的電壓;于利用正常顯白(normally white)(不施加電壓時變?yōu)榘罪@示)液晶的情形,則變?yōu)橄喾吹男盘枴?br> 在此,于正常顯白的情形中,如圖8所示,白信號視為1/2VDD的信號,黑成為于每1水平掃描間交替重復VSS與VDD的信號,而施加至液晶組件的畫素電極。尚且,共通電極的電壓VCOM設(shè)定成大致與白信號相同的電壓。由此,使就每畫素的1行對黑顯示畫素供給的視頻信號的極性(較VCOM還大或還小的電壓)反轉(zhuǎn)。還有,由于下一個訊框中關(guān)于該行的視頻信號的極性被反轉(zhuǎn),故關(guān)于持續(xù)1個的黑顯示的畫素,使每1訊框?qū)σ壕У碾妷菏┘臃较蚍崔D(zhuǎn)。
特別是,如上述,即使在1行之中,優(yōu)選的是,使就每點施加于液晶的電壓的方向反轉(zhuǎn)的點反轉(zhuǎn)方式。
開關(guān)24的具體電路結(jié)構(gòu)圖9顯示開關(guān)24的具體電路結(jié)構(gòu)。黑信號(LP_BLACK)供給至TFT210的一端(漏極或源極),該n溝道TFT 210的另一端(源極或漏極)連接p溝道TFT 212的一端(源極或漏極),對該p溝道TFT 210的另一端(漏極或源極)供給白信號(WHITE)。還有,對TFT 210、212的柵極供給視頻數(shù)據(jù)的第5位(D5)。從而,D5為[1]時TFT 210導通,而D5為
時TFT 212導通。
TFT 210與TFT 212的連接點連接n溝道TFT 214的一端,該TFT 214的另一端連接至數(shù)據(jù)線DL。還有,待機模式時,變?yōu)镠電壓的LP_ENB信號供給至TFT 214的柵極。從而,于待機模式中,TFT 214導通,而將黑信號白信號的任意一種供給至數(shù)據(jù)線DL。
此外,從DAC 20經(jīng)由放大器22供給的64色階的數(shù)字視頻信號,供給至n溝道TFT 216的一端,該TFT 216的另一端連接至數(shù)據(jù)線DL。還有,于一般顯示模式之際,設(shè)定成H電壓的RGB_ENB信號供給于TFT 216的柵極。從而,一般顯示模式之際,TFT 216導通,64色階的視頻信號供給至數(shù)據(jù)線DL。
如上所述,通過視頻數(shù)據(jù)D5,選擇白信號或黑信號的任意一種,且通過LP_ENB信號及RGB_ENB信號選擇視頻信號或者白信號、黑信號的任意一種,而供給至數(shù)據(jù)線DL。
預(yù)充電的結(jié)構(gòu)再且,圖9顯示用以預(yù)充電數(shù)據(jù)線DL的結(jié)構(gòu)。亦即。各數(shù)據(jù)線DL彼此之間配置n溝道TFT 230,通過導通該TFT 230而連接鄰接的數(shù)據(jù)線DL。該TFT 230配置于全部的數(shù)據(jù)線DL之間。此外,在供給白信號的線與各數(shù)據(jù)線DL之間配置n溝道之TFT 32,通過導通該TFT232,將白信號供給至數(shù)據(jù)線DL。
還有,對兩個TFT 230與TFT 232的柵極供給DSG信號。從而,通過將信號DSG設(shè)定成H電壓,TFT 230、232兩方即導通,使鄰接的數(shù)據(jù)線DL相連接的同時,對此供給白信號。
在此,該白信號,如圖8所示,為(1/2)VDD的信號。因此,于水平返馳期間,藉由將DSG信號設(shè)定成H電壓,各數(shù)據(jù)線DL能對(1/2)VDD預(yù)充電。尚且,預(yù)充電在將水平返馳期間等1水平掃描期間的數(shù)據(jù)設(shè)定至數(shù)據(jù)線DL之前先行實施。
特別是,于后述的在鄰接畫素(點)間反轉(zhuǎn)的數(shù)據(jù)極性的點反轉(zhuǎn)方式的情形,設(shè)定鄰接的數(shù)據(jù)線DL的視頻信號電壓值,將共通電極電壓VCOM作為境界變?yōu)橄喾捶较颉R虼?,使TFT 230導通,而使鄰接的數(shù)據(jù)線DL彼此相連接,而變成接近共通電極電壓VCOM的電壓。亦即,于自然畫等的顯示中,鄰接像素的輝度相近的情形很多,從而,通過使設(shè)定成鄰接畫素的顯示用電壓的數(shù)據(jù)線DL,彼此相連接,可無需來自外部的電力供給,能設(shè)定成接近VCOM的電壓。例如,在全面黑顯示的情形,數(shù)據(jù)線DL交替設(shè)定成VSS、VDD,通過連接這些線能施行有效率的預(yù)充電。
更且,于本實施例中,設(shè)置TFT 232,各數(shù)據(jù)線DL設(shè)定成(1/2)VDD。借此,于之后將視頻信號寫入數(shù)據(jù)線DL之際,可減少需要的電力(電荷量),并謀求節(jié)省電力化。
尚且,在圖9的例子中,通過一條控制線的DSG信號導通關(guān)斷TFT230、232,雖在同一個時序?qū)═FT 230、232,但個別以控制線使TFT 230導通之后,優(yōu)選的是,使TFT 232導通。此外,通過TFT 232施加的電壓作為(1/2)VDD,但只要是接近共通電極電壓VCOM電壓,其它電壓亦可。
再且,當設(shè)置TFT 230時,可省略TFT 232。亦即,使TFT導通,即可經(jīng)由TFT 230使鄰接的數(shù)據(jù)線DL彼此相連接,而獲得相同的效果。再且,也可僅設(shè)置TFT 230或TFT 232中的任意一種。
畫素電路及點反轉(zhuǎn)在此,對1行設(shè)置2條電容線,優(yōu)選的是以相反的極性于每1訊框反轉(zhuǎn)該2條電容線的電壓的形式,以下說明關(guān)于該結(jié)構(gòu)。
圖10表示設(shè)置2條該電容線的畫素電路結(jié)構(gòu)的概略結(jié)構(gòu)。畫素電路1以矩陣狀配置于顯示區(qū)域全體。矩陣配置并非為完全的格子狀,亦可為Z字型狀。此外,顯示亦可為黑白和全彩色,全彩色的情形中,一般畫素雖為RGB3原色,但亦可依據(jù)需求追加包含白色的特定色的畫素。
一個畫素電路1如圖所示,具有源極連接至數(shù)據(jù)線DL的n溝道畫素TFT 110,與連接至該畫素TFT 110的漏極的液晶組件11及維持電容114。于每各水平掃描線配置的柵極線GL連接至畫素TFT110的柵極。
液晶組件112,其于每個畫素個別設(shè)置的畫素電極連接至畫素TFT 110的漏極。對于該畫素電極,夾著液晶并對向配置全畫素共通的共通電極而形成者。尚且,共通電極連接至共通電極電源VCOM。
此外,維持電容114,延長結(jié)構(gòu)畫素TFT 110的漏極的半導體層的部分就此成為一方的電極,經(jīng)由氧化膜并對向形成的電容線SC的一部份形成對向電極。尚且,將成為維持電容114的電極部分與畫素TFT110的部分切離并作為其它的半導體層,而將兩者以金屬配線連接亦可。
在此,電容線SC有SC-A、SC-B兩條對著1行(水平掃描線),于水平掃描方向,各畫素電路的維持電容SC-A、SC-B交替地連接。在該圖標的畫素電路中,維持電容114連接電容線SC-A,相鄰的畫素維持電容114連接至電容線SC-B。
柵極線GL連接垂直驅(qū)動器120,該垂直驅(qū)動器120于每1水平期間依序一條條地選擇柵極線GL并且使其成為H電壓。垂直驅(qū)動器120具有移位緩存器,并接受顯示1垂直掃描期間開始的信號STV,將移位緩存器的第一段變成H電壓,之后例如通過時鐘信號一個個移位H電壓,依序一條條地選擇各水平掃描線的柵極線GL并使其為H電壓。在此,例如柵極線GL的H電壓為VDD電位,L電壓為VSS電位,這些電源電壓VDD、VSS供給至垂直驅(qū)動器120,借此設(shè)定垂直驅(qū)動器的輸出的柵極線GL的H電壓與L電壓。
SC驅(qū)動器122輸出2個電壓至2個維持電容線SC-A、SC-B。
尚且,顯示裝置例如也設(shè)置有未圖標的水平驅(qū)動器,控制依序施加的輸入視頻信號的數(shù)據(jù)線DL。亦即,該例中,依照每畫素的視頻信號的時鐘,由水平驅(qū)動器輸出每畫素的抽樣時鐘(samplingclock),依該抽樣時鐘,使開關(guān)導通.切斷并閂鎖1水平掃描線份的視頻信號(數(shù)據(jù)信號)。還有,于1水平掃描期間輸出閂鎖的1水平掃描線各畫素的數(shù)據(jù)信號至數(shù)據(jù)線DL。
尚且,實際上視頻信號有RGB3種類,垂直方向的各畫素成為R、G、B任意一方的一個同一色畫素。因此,數(shù)據(jù)線DL即設(shè)定于RGB任一方的1色數(shù)據(jù)信號。
還有,在本實施例的裝置中,采用點反轉(zhuǎn)方式的AC施加方式。亦即,在水平掃描方向的各畫素(點)中,施加至液晶組件112的畫素電極的電壓,對共通電極的電壓VCOM作為極性相反的數(shù)據(jù)信號而施加。
圖11左側(cè)所示,為依照第1極性的數(shù)據(jù)信號,寫有Vvideo的三角形斜邊,表示對應(yīng)輝度的數(shù)據(jù)信號(寫入電壓)。數(shù)據(jù)信號為從黑電壓至白電壓的Vb電位差(動態(tài)范圍),電壓移位后施加至畫素電極的電壓,以VCOM為中心,電壓遠離的一方成為白,電壓接近的一方成為黑。從而,該例中,變成黑電壓為VCOM-Vb/2,白電壓為VCOM+Vb/2。此外,在鄰接畫素中,如圖11右側(cè)所示,成為與第1極性相反的第2極性,黑電壓成為VCOM+Vb/2,白電壓成為VCOM-Vb/2。
還有,如圖12所示,朝畫素TFT 110的導通期間結(jié)束且數(shù)據(jù)的寫入結(jié)束之后,電容線SC-A、SC-B只移位預(yù)定電壓ΔVsc。該例中,使用作為液晶的正常顯黑垂直配向(VA)型。關(guān)于圖11左側(cè)的畫素,連接電容線SC-A,Vsc只將ΔVsc電壓移位至高方向。此外,圖11的右側(cè)畫素,連接電容線SC-B,Vsc只將Δsc電壓移位至低方向。
借此,如圖12所示,施加至畫素電極的數(shù)據(jù)信號僅移位對應(yīng)ΔVsc的電壓,成為將其施加至VCOM之間。在此,ΔVsc設(shè)定成對應(yīng)依照液晶的施加電壓開始變化透過率的門坎值電壓(thresholdvoltage)Vath的電壓,通過移位后的電壓,成為能依照液晶組件112顯示。此外,數(shù)據(jù)信號的動態(tài)范圍,以移位后的動態(tài)范圍從顯示中的黑電壓變成白電壓的電位差的方式來設(shè)定。
全體動作接著就圖1中視頻數(shù)據(jù)的輸入SRAM16、18的動作,依照圖13的時序圖來說明。1水平掃描期間由施加視頻數(shù)據(jù)至視頻線10(圖1)的數(shù)據(jù)期間與水平返馳期間(遮沒(blanking)期間)所組成。通過水平同步信號Hsync,能夠取得水平掃描期間的同步。點時鐘Dot clock為同步視頻數(shù)據(jù)的1點的信號,將該1/2時鐘的水平傳送時鐘XCKH(及CKH)作為水平傳送時鐘使用,水平起始信號STH傳送至水平傳送緩存器14(圖1)。尚且,通過致能信號ENB,僅于施加視頻數(shù)據(jù)期間于水平傳送緩存器14施行STH的傳送。
STH如圖13中SR 01所示,被水平傳送緩存器14的第1段傳送,之后SR 02、SR 03依次傳送,在該例中,在130段結(jié)束視頻數(shù)據(jù)的輸入。在此,朝SRAM 16(圖1)輸入視頻數(shù)據(jù),通過AND 01a至AND 130a施行。在此,AND 01a為于通過SR 01與SR 01a(與SR 02相同的信號)與AND(及)獲得的SR 01后半變?yōu)镠電壓的信號,對應(yīng)視頻數(shù)據(jù)的第1點的視頻數(shù)據(jù)。從而,通過該AND 01a,第1點的視頻數(shù)據(jù)輸入至第1段的SRAM 16。通過AND 01a至AND 130a,1行份的視頻數(shù)據(jù)讀取至對應(yīng)的SRAM 16。
該例中,將水平傳送緩存器14的段數(shù)預(yù)先作133段,依照SR 133,將輸入至SRAM 16的1行份視頻數(shù)據(jù)傳送至SRAM 18。
接著,關(guān)于從DAC 20寫入畫素電路100的動作,以圖14的時序圖來說明。
首先,遮沒期間結(jié)束時,如同上述1行份的視頻數(shù)據(jù)設(shè)定至SRAM 18。因此,DAC20雖施行數(shù)字模擬轉(zhuǎn)換,但關(guān)于下位3位必須對電容430充電。因此將充電信號作為H電壓開始充電。充電完畢后,將充電信號作為L電壓,將結(jié)合信號作為H電壓。借此,從DAC20輸出可獲得64色調(diào)的模擬視頻信號。
尚且,從該DAC 20輸出模擬信號期間,如同上述,施行放大器22的輸出補正處理。在此,于圖4的[d1][d2]的結(jié)構(gòu),顯示利用信號Φ01至Φ03的時序,但其與圖5(A)顯示的相同。
另一方面,于開關(guān)24中,于結(jié)合信號為H電壓的期間將RGB ENB位為H電壓,放大器22輸出的模擬視頻信號供給至數(shù)據(jù)線DL,將該列的畫素電路100即輸入其模擬視頻信號。尚且,RGB_ENB較結(jié)合信號先返回L電壓,而防止數(shù)據(jù)線DL上的視頻信號的變化。
柵極線GL于數(shù)據(jù)期間變?yōu)镠電壓,在各畫素電路100中,RGB_ENB在H電壓期間的最后方,柵極線GL變?yōu)镠電壓,確定畫素電路100的數(shù)據(jù)電壓。
另一方面,于遮沒期間,信號DSG變?yōu)镠電壓,各數(shù)據(jù)線DL被(1/2)VDD預(yù)充電。此外,于遮沒期間,由于反轉(zhuǎn)FRP,故反轉(zhuǎn)DAC 20的基準電壓極性,反轉(zhuǎn)模擬視頻數(shù)據(jù)的極性。
權(quán)利要求
1.一種放大電路,其特征在于,其含有將輸入信號穩(wěn)定化,并輸出穩(wěn)定化的輸出信號的緩沖放大器;將向緩沖放大器的輸入端輸入的輸入信號導通/切斷的第1開關(guān);有一端連接至緩沖放大器的輸入端,另一端經(jīng)由第2開關(guān)連接至緩沖放大器的輸出端的第1電容;以及將向第1電容的另一端供給的前述輸入信號導通/切斷的第3開關(guān);并且使第1開關(guān)及第2開關(guān)導通,并將第3開關(guān)切斷,而以輸入信號與輸出信號的電壓差充電第1電容;之后,通過將第1開關(guān)及第2開關(guān)切斷、使第3開關(guān)導通、而供給輸入信號至第1電容的另一端,對緩沖放大器的輸入端供給對輸入信號加算輸入信號與輸出信號的差的電壓。
2.根據(jù)權(quán)利要求1所述的放大電路,其中,前述第1電容的另一端與固定電壓的電源之間具有第2電容。
3.一種顯示裝置,為對應(yīng)配置成矩陣狀的畫素的各列配置數(shù)據(jù)線,而將各畫素的數(shù)據(jù)信號經(jīng)由數(shù)據(jù)線供給至各畫素的顯示裝置;其特征在于其具有將前述數(shù)據(jù)信號穩(wěn)定化后供給至前述數(shù)據(jù)線的放大電路;而于該放大電路使用根據(jù)權(quán)利要求1或2項所述的放大電路。
全文摘要
本發(fā)明的目的在于將緩沖放大器的輸出安定化。設(shè)置控制朝緩沖放大器452輸入端的輸入信號的輸入的第1開關(guān)450。設(shè)置有一端連接緩沖放大器452的輸入端而另一端經(jīng)經(jīng)由第2開關(guān)472連接至緩沖放大器452的輸出端的第1電容454,同時,設(shè)置用以將朝第1電容的另一端供給的前述輸入信號導通與切斷的第3開關(guān)470。然后,導通第1開關(guān)450及第2開關(guān)472,切斷第3開關(guān)470并對第1電容454充電輸入信號與輸出信號的電壓差,之后,將第1開關(guān)450及第2開關(guān)472切斷,使第3開關(guān)470導通,將輸入信號供給至第1電容454的另一端,對緩沖放大器452輸入端的輸入信號,供給將輸入信號與輸出信號之差加算的電壓。
文檔編號G02F1/133GK1917029SQ20061011571
公開日2007年2月21日 申請日期2006年8月11日 優(yōu)先權(quán)日2005年8月16日
發(fā)明者千田滿, 堀端浩行 申請人:三洋愛普生映像元器件有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
昭平县| 庆安县| 安顺市| 顺义区| 都兰县| 马关县| 留坝县| 乌拉特后旗| 静海县| 平阳县| 陆河县| 岳池县| 涟水县| 平遥县| 祥云县| 东乡| 松滋市| 临海市| 勃利县| 偏关县| 阿勒泰市| 宜阳县| 寿光市| 汝城县| 广丰县| 丰镇市| 陇西县| 永定县| 海门市| 巧家县| 禹州市| 蓬安县| 河曲县| 高淳县| 贵阳市| 岗巴县| 荣昌县| 襄城县| 易门县| 班戈县| 嘉荫县|