專利名稱:水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種液晶顯示裝置的像素結(jié)構(gòu),特別涉及一種水平電場(chǎng)型液 晶顯示裝置的像素結(jié)構(gòu)。
背景技術(shù):
共平面電場(chǎng)切換(in-plane field switching,以下簡(jiǎn)稱為"IPS")技 術(shù)是通過在共平面內(nèi)產(chǎn)生水平電場(chǎng)來使液晶分子產(chǎn)生旋轉(zhuǎn),該水平電場(chǎng)相互 平行,從而可以提高液晶顯示裝置的視角性能。邊界電場(chǎng)切換(fringe field switching,以下簡(jiǎn)稱為"FFS")技術(shù)是通過電極間產(chǎn)生邊緣電場(chǎng),使電極 間以及電極正上方的液晶分子都能在平面方向產(chǎn)生旋轉(zhuǎn)轉(zhuǎn)換,從而提高了液 晶顯示裝置的視角性能??墒请S著液晶顯示裝置的顯示面板逐漸擴(kuò)大,IPS型 液晶顯示裝置和FFS型液晶顯示裝置等水平電場(chǎng)型液晶顯示裝置的視角性能 都無法滿足大型液晶顯示裝置對(duì)視角性能的要求,特別是40寸以上的寬屏液 曰曰 顯裝置?,F(xiàn)有的IPS型液晶顯示裝置和FFS型液晶顯示裝置都采用顯示面板內(nèi)的 像素結(jié)構(gòu)在相同的方向形成視角,因此觀看的視角與像素結(jié)構(gòu)形成視角的方 向不一致時(shí),導(dǎo)致了用戶無法看到正常的畫面。另外,用戶觀看顯示面板的 角度越接近視角的極限時(shí),出現(xiàn)的色彩偏差越嚴(yán)重,從而影響用戶的視覺效 果。同時(shí),通過現(xiàn)有技術(shù)制造的大型液晶顯示裝置常常會(huì)出現(xiàn)黑點(diǎn)現(xiàn)象,即 制造液晶顯示面板的過程中在顯示面板上出現(xiàn)損壞的像素,使該像素不能正 常工作,導(dǎo)致在顯示面板上出現(xiàn)黑點(diǎn),嚴(yán)重影響液晶顯示裝置的顯示質(zhì)量。 發(fā)明內(nèi)容本發(fā)明的目的是提供一種水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),有效提 高大型液晶顯示裝置的視角性能,克服色彩偏差和黑點(diǎn)缺陷。為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),包括多個(gè)像素單元,其中,每一像素單元包括 一個(gè)與像素單元對(duì)應(yīng) 的柵線、 一個(gè)與像素單元對(duì)應(yīng)的數(shù)據(jù)線和至少一個(gè)薄膜晶體管,薄膜晶體管 與柵線和數(shù)據(jù)線電連接,柵線和數(shù)據(jù)線把像素單元分為四個(gè)子像素,子像素 設(shè)有與薄膜晶體管電連接的像素電極,像素電極設(shè)有多個(gè)具有設(shè)定方向的縫隙。其中,子像素的面積相同。其中,第一子像素中縫隙與柵線之間的夾角為(n丌/2)+e、第二子像 素中縫隙與柵線之間的夾角為[(n+l) tt/2] + 6、第三子像素中縫隙與柵線 之間的夾角為[(n+2) 7t/2]+6、第四子像素中縫隙與柵線之間的夾角為 [(n+3) tt/2] + 6;或者第一子像素中縫隙與數(shù)據(jù)線之間的夾角為(n丌/2) + 6、第二子像素中縫隙與數(shù)據(jù)線之間的夾角為[(n+l) Ti/" + e、第三子像 素中縫隙與數(shù)據(jù)線之間的夾角為[(n+2) :r/2] + e、第四子像素中縫隙與數(shù) 據(jù)線之間的夾角為[(n+3) 7t/2] + 6,其中n為自然數(shù)、r為180度、6大 于等于O度,小于等于90度。其中,第一子像素中縫隙與柵線之間的夾角為nn + e、第二子像素中縫 隙與柵線之間的夾角為n 7i - 6 、第三子像素中縫隙與柵線之間的夾角為(n+1 ) 丌+ e、第四子像素中縫隙與柵線之間的夾角為(n+l) tt-6;或者第一子像 素中縫隙與柵線之間的夾角為n丌-e、第二子像素中縫隙與柵線之間的夾角 為n:x + e、第三子像素中縫隙與柵線之間的夾角為(n+l) tt-6、第四子像 素中縫隙與柵線之間的夾角為(n+l) Ti + e;或者第一子像素中縫隙與數(shù)據(jù) 線之間的夾角為n丌+ 6 、第二子像素中縫隙與數(shù)據(jù)線之間的夾角為n丌-6 、
第三子像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) 7t + e、第四子像素中縫隙 與數(shù)據(jù)線之間的夾角為(n+l) TT-6;或者第一子像素中縫隙與數(shù)據(jù)線之間 的夾角為n:r-e、第二子像素中縫隙與數(shù)據(jù)線之間的夾角為n tt +6 、第三子 像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) 7t-e、第四子像素中縫隙與數(shù)據(jù) 線之間的夾角為(n+l) 7t + e,其中n為自然數(shù)、7t為180度、6大于等于0 度,小于等于90度。其中,位于不相鄰子像素內(nèi)的縫隙相互平行。其中,位于相鄰子像素內(nèi)的縫隙之間相互垂直。其中,位于相鄰子像素內(nèi)的縫隙以柵線為對(duì)稱軸對(duì)稱;位于相鄰子像素 內(nèi)的縫隙以數(shù)據(jù)線為對(duì)稱軸對(duì)稱。其中,薄膜晶體管為一個(gè),薄膜晶體管與一個(gè)子像素內(nèi)的像素電極電連 接,位于不同子像素內(nèi)的像素電極相互電連接。其中,薄膜晶體管為兩個(gè),每個(gè)薄膜晶體管分別與位于兩個(gè)子像素內(nèi)的 像素電極電連接。其中,薄膜晶體管為兩個(gè),每個(gè)薄膜晶體管分別與位于一個(gè)子像素內(nèi)的 像素電極電連接,已與薄膜晶體管電連接的像素電極和另一個(gè)未與薄膜晶體 管電連接的像素電極電連接。其中,薄膜晶體管為四個(gè),每個(gè)薄膜晶體管與一個(gè)子像素內(nèi)的像素電極 電連接。水平電場(chǎng)。本發(fā)明提出的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu)為,通過水平電場(chǎng)排 列液晶分子,進(jìn)一步地通過像素電極縫隙形成不同方向的水平電場(chǎng),從而在 不同方向形成視角的技術(shù)方案。由于本發(fā)明的像素結(jié)構(gòu)在多個(gè)方向形成了視 角,因此相比在一個(gè)方向形成視角的現(xiàn)有像素結(jié)構(gòu),本發(fā)明的技術(shù)方案進(jìn)一 步提高液晶顯示裝置的視角性能,使得用戶從不同方向、不同視角觀看顯示
面板時(shí),不會(huì)影響視覺效果。另外本發(fā)明的技術(shù)方案通過多個(gè)個(gè)子像素構(gòu)成 了一個(gè)像素單元,且每個(gè)子像素內(nèi)的縫隙指向設(shè)定方向,所以當(dāng)用戶的視角 接近某個(gè)方向上的極限3見角時(shí)可以從相近方向上形成的^見角中得到光線補(bǔ) 償,因此可以有效防止接近某個(gè)方向的視角極限時(shí)出現(xiàn)色彩偏差現(xiàn)象。同時(shí), 在制造過程中出現(xiàn)某一個(gè)像素電極被損壞時(shí),與該像素電極對(duì)應(yīng)的子像素可 以從相鄰的縫隙方向不同的子像素得到光線補(bǔ)償,因此可以有效地降低損壞 的像素電極產(chǎn)生的影響。
圖1為本發(fā)明實(shí)施例一的結(jié)構(gòu)示意圖; 圖2為本發(fā)明圖1的A區(qū)域放大示意圖; 圖3為本發(fā)明圖1的B區(qū)域放大示意圖; 圖4為本發(fā)明圖1的C區(qū)域;故大示意圖; 圖5為本發(fā)明實(shí)施例二的結(jié)構(gòu)示意圖; 圖6為本發(fā)明實(shí)施例三的結(jié)構(gòu)示意圖; 圖7為本發(fā)明實(shí)施例四的結(jié)構(gòu)示意圖;. 圖8為本發(fā)明實(shí)施例五的結(jié)構(gòu)示意圖。 附圖標(biāo)記說明l-柵線; 2-數(shù)據(jù)線; 3-薄膜晶體管;4-子像素; 5-像素電極; 6-導(dǎo)電梁。
具體實(shí)施方式
本發(fā)明提供一種水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),包括多個(gè)像素單 元,其中每一像素單元包括 一個(gè)與像素單元對(duì)應(yīng)的柵線、 一個(gè)與像素單元 對(duì)應(yīng)的數(shù)據(jù)線和至少一個(gè)薄膜晶體管,薄膜晶體管與柵線和數(shù)據(jù)線電連接, 柵線和數(shù)據(jù)線把像素單元分為四個(gè)子像素,子像素設(shè)有與薄膜晶體管電連接
的像素電極,像素電極設(shè)有多個(gè)具有設(shè)定方向的縫隙。 實(shí)施例一圖1為本發(fā)明實(shí)施例一的結(jié)構(gòu)示意圖。如圖l所示,每一像素單元包括 與像素單元對(duì)應(yīng)的柵線1、與像素單元對(duì)應(yīng)的數(shù)據(jù)線2 、兩個(gè)薄膜晶體管3 、 四個(gè)子像素4和四個(gè)像素電極5 ,其中柵線1位于像素單元內(nèi)相鄰子像素4 之間;數(shù)據(jù)線2位于像素單元內(nèi)相鄰子像素4之間;柵線1和數(shù)據(jù)線2相互 垂直;其中, 一個(gè)薄膜晶體管3與柵線1、數(shù)據(jù)線2和兩個(gè)相鄰的子像素4 電連接;每個(gè)子像素4內(nèi)設(shè)有一個(gè)像素電極5 ;每個(gè)像素電極設(shè)有多個(gè)具有 設(shè)定方向的縫隙;并且該像素單元產(chǎn)生水平電場(chǎng),以控制液晶分子排列。本實(shí)施例提出的液晶顯示裝置的像素結(jié)構(gòu)為,通過水平電場(chǎng)排列液晶分 子,進(jìn)一步地通過像素電極縫隙形成不同方向的水平電場(chǎng),從而在不同方向 形成視角的技術(shù)方案。由于本實(shí)施例的像素結(jié)構(gòu)在多個(gè)方向形成了視角,因 此相比在一個(gè)方向形成視角的現(xiàn)有像素結(jié)構(gòu),本實(shí)施例的技術(shù)方案進(jìn)一步提 高液晶顯示裝置的視角性能,使得用戶從不同方向、不同視角觀看顯示面板 時(shí),不會(huì)影響視覺效果。另外該技術(shù)方案通過四個(gè)子像素構(gòu)成了一個(gè)像素單 元,且每個(gè)子像素內(nèi)的縫隙方向不同,所以當(dāng)用戶的視角接近某個(gè)方向上的 極限視角時(shí)可以從相近方向上形成的視角中得到光線補(bǔ)償,因此可以有效防 止接近某個(gè)方向的視角極限時(shí)出現(xiàn)色彩偏差現(xiàn)象。同時(shí),在制造過程中出現(xiàn) 某 一個(gè)像素電極被損壞時(shí),與該像素電極對(duì)應(yīng)的子像素可以從相鄰的縫隙方 向不同的子像素得到光線補(bǔ)償,因此可以有效地降低損壞的像素電極產(chǎn)生的 影響。本實(shí)施例中柵線和數(shù)據(jù)線為垂直交叉的網(wǎng)狀型結(jié)構(gòu),還可以為根據(jù)需要 設(shè)置的具有設(shè)定夾角的網(wǎng)狀型結(jié)構(gòu)。另外,本實(shí)施例中每個(gè)子像素的面積相 同,還可以根據(jù)顯示顏色的具體需要調(diào)整子像素面積的大小。圖2為本發(fā)明圖1的A區(qū)域放大示意圖。如圖2所示,柵線1和像素電 極5的縫隙之間的夾角為a。圖3為本發(fā)明圖1的B區(qū)域放大示意圖。如圖3 所示,數(shù)據(jù)線2和像素電極5的縫隙之間的夾角為b。在實(shí)際情況中根據(jù)具體 需要可以分別調(diào)整不同子像素內(nèi)的夾角a和夾角b,使得位于不同子像素內(nèi)的 像素電極縫隙可以分別指向不同方向,同時(shí)像素電極縫隙的個(gè)數(shù)也可以根據(jù) 需要進(jìn)行調(diào)整。圖4為本發(fā)明圖1的C區(qū)域放大示意圖。如圖4所示,兩個(gè) 子像素內(nèi)的縫隙形成的夾角為c。根據(jù)實(shí)際的需要兩個(gè)縫隙之間形成的夾角c 也可以調(diào)整。如圖1所示,第一子像素中縫隙與柵線1之間的夾角為(nrr/2)+6、 第二子像素中縫隙與柵線1之間的夾角為[(n+l) rr/2] + e、第三子像素中 縫隙與柵線1之間的夾角為[(n+2) tt/2] + 6、第四子像素中縫隙與柵線1 之間的夾角為[(n+3) Ti/2] + e時(shí),其中n為自然數(shù)、Ti為180度、6大于 等于O度,小于等于90度。假設(shè)11=0、 6=45度,右上子像素,即第一子像 素中縫隙與柵線l之間的夾角為45度、左上子像素,即第二子像素中縫隙與 柵線1之間的夾角為135度、左下子像素,即第三子像素中縫隙與柵線1之 間的夾角為225度、右下子像素,即第四子像素中縫隙與柵線1之間的夾角 為315度。這時(shí)不管6取任何角度,在相鄰子像素內(nèi)所形成的像素電極縫隙之間均 有90度的夾角。若第一子像素中縫隙與數(shù)據(jù)線之間的夾角為(nrr/2)+e、 第二子像素中縫隙與數(shù)據(jù)線之間的夾角為[(n+l) 7r/2] + e、第三子像素中 縫隙與數(shù)據(jù)線之間的夾角為[(n+2)丌/2] + e、第四子像素中縫隙與數(shù)據(jù)線 之間的夾角為[(n+3) 7t/2] + e時(shí),情況相同,在這里不再一一贅述。如圖1所示,第一子像素中縫隙與柵線1之間的夾角為n兀+ e 、第二子 像素中縫隙與柵線1之間的夾角為n兀-6 、第三子像素中縫隙與柵線1之間 的夾角為(n+l) 7t + e、第四子像素中縫隙與柵線l之間的夾角為(n+l) 7t -6時(shí),其中n為自然數(shù)、tt為180度、e大于等于O度,小于等于90度。 假設(shè)n-O、 6=45度,右上子像素,即第一子像素中縫隙與柵線l之間的夾角 為45度、左上子像素,即第二子像素中縫隙與柵線l之間的夾角為135度、
左下子像素,即第三子像素中縫隙與柵線1之間的夾角為225度、右下子像 素,即第四子像素中縫隙與柵線l之間的夾角為315度。這時(shí)不管6取任何角度,在相鄰子像素內(nèi)所形成的像素電極縫隙之間以 柵線或數(shù)據(jù)線為對(duì)稱軸相互對(duì)稱,即相鄰像素電極縫隙為上下位置關(guān)系時(shí)以 柵線為對(duì)稱軸上下對(duì)稱;相鄰像素電極縫隙為左右位置關(guān)系時(shí)以數(shù)據(jù)線為對(duì) 稱軸左右對(duì)稱。若第一子像素中縫隙與柵線之間的夾角為n丌-e、第二子像 素中縫隙與柵線之間的夾角為n丌+ 6、第三子像素中縫隙與柵線之間的夾角 為(n+l) TT-e、第四子像素中縫隙與柵線之間的夾角為(n+l) TU + 6;或 者第一子像素中縫隙與數(shù)據(jù)線之間的夾角為nrr+e、第二子像素中縫隙與數(shù) 據(jù)線之間的夾角為nn-6 、第三子像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) 丌+ e、第四子像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) 7T-6;或者第一子 像素中縫隙與數(shù)據(jù)線之間的夾角為nTT-e、第二子像素中縫隙與數(shù)據(jù)線之間 的夾角為n7i + 6、第三子像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) 7T-e、 第四子像素中縫隙與數(shù)據(jù)線之間的夾角為(n+l) Ti + e時(shí),情況相同,在這 里不再一一贅述。另外在本實(shí)施例中,不相鄰像素電極的縫隙以像素中心為對(duì)稱點(diǎn)互相點(diǎn) 對(duì)稱。進(jìn)一步的,還可以使像素電極縫隙平行于柵線或數(shù)據(jù)線,另外縫隙可以 為直線型外還可以為曲線形。更進(jìn)一步的,本實(shí)施中的水平電場(chǎng)可以為IPS方式或者為FFS方式,這 兩種方式的水平電場(chǎng)為現(xiàn)有技術(shù),所以在這里不再一一贅述。實(shí)施例二圖5為本發(fā)明實(shí)施例二的結(jié)構(gòu)示意圖。如圖5所示,像素單元包括與 像素單元對(duì)應(yīng)的柵線l、與像素單元對(duì)應(yīng)的數(shù)據(jù)線2、四個(gè)薄膜晶體管3、四個(gè)子像素4和四個(gè)像素電極5 ,柵線1位于像素單元內(nèi)相鄰子像素4之間; 數(shù)據(jù)線2位于像素單元內(nèi)相鄰子像素4之間;柵線1和數(shù)據(jù)線2相互垂直;
其中, 一個(gè)薄膜晶體管3與柵線1、數(shù)據(jù)線2和一個(gè)子像素4電連接,即每 個(gè)薄膜晶體管3分別對(duì)應(yīng)一個(gè)子像素4;每個(gè)子像素4內(nèi)設(shè)有一個(gè)像素電極5 ; 每個(gè)像素電極5設(shè)有多個(gè)具有設(shè)定方向的縫隙;并且該像素單元產(chǎn)生水平電 場(chǎng),控制液晶分子排列。本實(shí)施例提出的液晶顯示裝置的像素結(jié)構(gòu),通過具有四個(gè)薄膜晶體管的 像素單元形成像素結(jié)構(gòu),實(shí)現(xiàn)了與實(shí)施例一相同的技術(shù)效果,同時(shí)由于采用 了四個(gè)薄膜晶體管,因此一個(gè)薄膜晶體管損害時(shí)不會(huì)導(dǎo)致兩個(gè)子像素出現(xiàn)黑點(diǎn)現(xiàn)象,從而既提高了液晶顯示裝置的顯示質(zhì)量,又提高了容差能力。 實(shí)施例三圖6為本發(fā)明實(shí)施例三的結(jié)構(gòu)示意圖。如圖6所示,像素單元包括與 像素單元對(duì)應(yīng)的柵線l、與像素單元對(duì)應(yīng)的數(shù)據(jù)線2、兩個(gè)薄膜晶體管3、 四個(gè)子像素4和四個(gè)像素電極5 ,其中柵線1位于像素單元內(nèi)相鄰子像素4 之間;數(shù)據(jù)線2位于像素內(nèi)單元相鄰子像素4之間;柵線1和數(shù)據(jù)線2相互 垂直;其中, 一個(gè)薄膜晶體管3與柵線1、數(shù)據(jù)線2和兩個(gè)相鄰的子像素4 電連接;每個(gè)子像素4內(nèi)設(shè)有一個(gè)像素電極5;每個(gè)像素電極5設(shè)有多個(gè)具 有設(shè)定方向的縫隙,且相鄰像素電極5的縫隙之間形成的夾角為直角,另外 其中兩個(gè)像素電極5的縫隙與柵線1平行、其余兩個(gè)像素電極5的縫隙與數(shù) 據(jù)線2平行;并且該像素單元產(chǎn)生水平電場(chǎng),控制液晶分子排列。本實(shí)施例提出的液晶顯示裝置的像素結(jié)構(gòu)為,把像素電極縫隙之間的夾 角設(shè)置為直角的技術(shù)方案,可以均勻分布每個(gè)方向形成的視角,可以同時(shí)考 慮到不同方向、不同視角的視覺效果。進(jìn)一步的,圖6中所示,第一子像素中縫隙與柵線l之間的夾角為(nn /2)+6、第二子像素中縫隙與柵線l之間的夾角為[(n+l)丌/2] + 6、第三 子像素中縫隙與柵線1之間的夾角為[(n+2) 7t/2] + 6、第四子像素中縫隙 與柵線l之間的夾角為[(n+3)丌/2] + 6時(shí),其中n為自然數(shù)、丌為180度、e大于等于o度,小于等于90度。假設(shè)n—、 e-o度,右上子像素,即第一 子像素中縫隙與柵線1之間的夾角為0度、右下左上子像素,即第二子像素豐纟勤^*^4—之間脈夾l為—』在度—左下^"—像素—,—鄰第三子像素中縫隙與柵 線1之間的夾角為180度、右下子像素,即第四子像素中縫隙與柵線1之間 的夾角為270度。若第一子像素中縫隙與數(shù)據(jù)線之間的夾角為(n丌/2)+e、 第二子像素中縫隙與數(shù)據(jù)線之間的夾角為[(n+l)兀/2] + e、第三子像素中 縫隙與數(shù)據(jù)線之間的夾角為[(n+2) 7t/2] + 6、第四子像素中縫隙與數(shù)據(jù)線 之間的夾角為[(n+3) Ti/2] + e時(shí),n=0、 6=90度,在這里不再——贅述 實(shí)施例四圖7為本發(fā)明實(shí)施例四的結(jié)構(gòu)示意圖。如圖7所示,像素單元包括與 像素單元對(duì)應(yīng)的柵線1 、與像素單元對(duì)應(yīng)的數(shù)據(jù)線2 、 一個(gè)薄膜晶體管3 、 四個(gè)子像素4和四個(gè)像素電極5 ,其中柵線1位于像素單元內(nèi)相鄰子像素4 之間;數(shù)據(jù)線2位于像素單元內(nèi)相鄰子像素4之間;柵線1和數(shù)據(jù)線2相互 垂直;薄膜晶體管3與柵線1、數(shù)據(jù)線2和一個(gè)子像素4電連接;每個(gè)子像 素4內(nèi)設(shè)有一個(gè)像素電極5 ;位于相鄰子像素4內(nèi)的像素電極5通過導(dǎo)電梁6 相互電連接;每個(gè)像素電極5設(shè)有多個(gè)具有設(shè)定方向的縫隙,并且該像素單 元產(chǎn)生水平電場(chǎng),控制液晶分子排列。進(jìn)一步的,導(dǎo)電梁用于電連接相鄰子像素內(nèi)的像素電極,因此導(dǎo)電梁本 身可以為像素電極材料,或者為數(shù)據(jù)線金屬材料。即導(dǎo)電梁為像素電極材料 時(shí),可以形成像素電極的過程中同時(shí)形成;若導(dǎo)電梁為數(shù)據(jù)線金屬材料時(shí), 可以形成數(shù)據(jù)線和源漏電極的過程中同時(shí)形成,并通過設(shè)置在鈍化層上的電 連接過孔實(shí)現(xiàn)相鄰子像素內(nèi)的像素電極電連接。實(shí)施例五圖8為本發(fā)明實(shí)施例五的結(jié)構(gòu)示意圖。如圖8所示,像素單元包括與 像素單元對(duì)應(yīng)的柵線1、與像素單元對(duì)應(yīng)的數(shù)據(jù)線2 、兩個(gè)薄膜晶體管3 、 四個(gè)子像素4和四個(gè)像素電極5 ,其中柵線1位于像素單元內(nèi)相鄰子像素4 之間;數(shù)據(jù)線2位于像素單元內(nèi)相鄰子像素4之間;柵線1和數(shù)據(jù)線2相互
垂直;其中, 一個(gè)薄膜晶體管3與柵線1 、數(shù)據(jù)線2和一個(gè)子像素4電連接; 每個(gè)子像素4內(nèi)設(shè)有一個(gè)像素電極5;與薄膜晶體管3電連接的像素電極5 通過導(dǎo)電梁6和未與薄膜晶體管3電連接的像素電極5電連接;每個(gè)像素電 極5設(shè)有多個(gè)具有設(shè)定方向的縫隙,并且該像素單元產(chǎn)生水平電場(chǎng),控制液 晶分子排列。進(jìn)一步的,導(dǎo)電梁用于電連接相鄰子像素內(nèi)的像素電極,因此導(dǎo)電梁本 身可以為像素電極材料,或者為數(shù)據(jù)線金屬材料。即導(dǎo)電梁為像素電極材料 時(shí),可以形成像素電極的過程中同時(shí)形成;若導(dǎo)電梁為數(shù)據(jù)線金屬材料時(shí), 可以形成數(shù)據(jù)線和源漏電極的過程中同時(shí)形成,并通過設(shè)置在鈍化層上的電 連接過孔實(shí)現(xiàn)相鄰子像素內(nèi)的像素電極電連接。最后應(yīng)說明的是以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案,而非對(duì)其 限制;盡管參照前述實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù) 人員應(yīng)當(dāng)理解其依然可以對(duì)前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或 者對(duì)其中部分技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技 術(shù)方案的本質(zhì)脫離本發(fā)明各實(shí)施例技術(shù)方案的精神和范圍。
權(quán)利要求
1、一種水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),包括多個(gè)像素單元,其中每一像素單元包括一個(gè)與所述像素單元對(duì)應(yīng)的柵線、一個(gè)與所述像素單元對(duì)應(yīng)的數(shù)據(jù)線和至少一個(gè)薄膜晶體管,其特征在于所述薄膜晶體管與所述柵線和數(shù)據(jù)線電連接,所述柵線和所述數(shù)據(jù)線把所述像素單元分為四個(gè)子像素,所述子像素設(shè)有與所述薄膜晶體管電連接的像素電極,所述像素電極設(shè)有多個(gè)具有設(shè)定方向的縫隙。
2、 根據(jù)權(quán)利要求1所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特 征在于所述子像素的面積相同。
3、 根據(jù)權(quán)利要求1所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于第一子像素中所述縫隙與所述柵線之間的夾角為(n7i/2)+e、第二 子像素中所述縫隙與所述柵線之間的夾角為[(n+l)兀/2] + 6、第三子像素 中所述縫隙與所述柵線之間的夾角為[(n+2)丌/2] + e、第四子像素中所述 縫隙與所述柵線之間的夾角為[(n+3) tt/2] + 6;或者第一子像素中所述縫 隙與所述數(shù)據(jù)線之間的夾角為(nTi/2)+e、第二子像素中所述縫隙與所述 數(shù)據(jù)線之間的夾角為[(n+l)丌/2] + e、第三子像素中所述縫隙與所述數(shù)據(jù) 線之間的夾角為[(n+2) tt/2] + 6、第四子像素中所述縫隙與所述數(shù)據(jù)線之 間的夾角為[(n+3)丌/2] + 6,其中n為自然數(shù)、丌為180度、6大于等于0 度,小于等于90度。
4、 根據(jù)權(quán)利要求l所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于第一子像素中所述縫隙與所述柵線之間的夾角為n丌+ e 、第二子像素 中所述縫隙與所述柵線之間的夾角為n丌-6、第三子像素中所述縫隙與所述 柵線之間的夾角為(n+l) 7t + 6、第四子像素中所述縫隙與所述柵線之間的 夾角為(n+l) Ti-e;或者第一子像素中所述縫隙與所述柵線之間的夾角為n7T-e、第二子像素中所述縫隙與所述柵線之間的夾角為n7T + e、第三子像素中所述縫隙與所述柵線之間的夾角為(n+l)兀-e、第四子像素中所述縫隙 與所述柵線之間的夾角為(n+l) 7T + 6;或者第一子像素中所述縫隙與所述 數(shù)據(jù)線之間的夾角為n7T + 6、第二子像素中所述縫隙與所述數(shù)據(jù)線之間的夾 角為n7T-6、第三子像素中所述縫隙與所述數(shù)據(jù)線之間的夾角為(n+l) 7T + 6、第四子像素中所述縫隙與所述數(shù)據(jù)線之間的夾角為U+l) Ti-e;或者 第一子像素中所述縫隙與所述數(shù)據(jù)線之間的夾角為n丌-6、第二子像素中所 述縫隙與所述數(shù)據(jù)線之間的夾角為n丌+ e、第三子像素中所述縫隙與所述數(shù) 據(jù)線之間的夾角為(n+l)丌-6、第四子像素中所述縫隙與所述數(shù)據(jù)線之間 的夾角為(n+l) TT + e,其中n為自然數(shù)、丌為180度、e大于等于o度, 小于等于90度。
5、 根據(jù)權(quán)利要求1-4任一權(quán)利要求所述的水平電場(chǎng)型液晶顯示裝置的 像素結(jié)構(gòu),其特征在于位于不相鄰子像素內(nèi)的所述縫隙相互平行。
6、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于位于相鄰子像素內(nèi)的所述縫隙之間相互垂直。
7、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于位于相鄰子像素內(nèi)的所述縫隙以所述柵線為對(duì)稱軸對(duì)稱;位于相鄰子 像素內(nèi)的所述縫隙以所述數(shù)據(jù)線為對(duì)稱軸對(duì)稱。
8、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于所述薄膜晶體管為一個(gè),所述薄膜晶體管與一個(gè)子像素內(nèi)的像素電極 電連接,位于不同子像素內(nèi)的像素電極相互電連接。
9、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征 在于所述薄膜晶體管為兩個(gè),每個(gè)所述薄膜晶體管分別與位于兩個(gè)子像素 內(nèi)的像素電極電連接。
10、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特 征在于所述薄膜晶體管為兩個(gè),每個(gè)所述薄膜晶體管分別與位于一個(gè)子像 素內(nèi)的像素電極電連接,已與薄膜晶體管電連接的所述像素電極和另一個(gè)未 與薄膜晶體管電連接的所述像素電極電連接。
11、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特征在于所述薄膜晶體管為四個(gè),每個(gè)薄膜晶體管與一個(gè)子像素內(nèi)的像素電 極電連接。
12、 根據(jù)權(quán)利要求5所述的水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),其特 征在于 式水平電場(chǎng),
全文摘要
本發(fā)明涉及一種水平電場(chǎng)型液晶顯示裝置的像素結(jié)構(gòu),包括多個(gè)像素單元,其中每一像素單元包括一個(gè)與像素單元對(duì)應(yīng)的柵線、一個(gè)與像素單元對(duì)應(yīng)的數(shù)據(jù)線和至少一個(gè)薄膜晶體管,薄膜晶體管與柵線和數(shù)據(jù)線電連接,柵線和數(shù)據(jù)線把像素單元分為四個(gè)子像素,子像素設(shè)有與薄膜晶體管電連接的像素電極,像素電極設(shè)有多個(gè)具有設(shè)定方向的縫隙。本發(fā)明不僅可以有效提高液晶顯示裝置的視角性能,而且還改善了接近極限視角區(qū)域的視覺效果,同時(shí)還有效防止了制造過程中出現(xiàn)的壞像素影響液晶顯示裝置顯示質(zhì)量的缺陷。
文檔編號(hào)G02F1/133GK101398587SQ20071017548
公開日2009年4月1日 申請(qǐng)日期2007年9月29日 優(yōu)先權(quán)日2007年9月29日
發(fā)明者金在光 申請(qǐng)人:北京京東方光電科技有限公司