專利名稱::顯示裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及顯示裝置,尤其涉及適用于經(jīng)由一對傳輸線路以差分串行傳輸方式被提供輸入信號的顯示裝置的有效技術(shù)。
背景技術(shù):
:由于TFT方式的液晶顯示裝置能夠顯示高精細(xì)的圖像,所以作為電視機、計算機用顯示器等顯示裝置而被使用。尤其是,小型的TFT方式的液晶顯示裝置多用作便攜式電話的顯示部。通常情況下,在液晶顯示裝置中形成有薄膜晶體管和像素電極而構(gòu)成所謂的子像素,其中,薄膜晶體管根據(jù)來自掃描線的掃描信號而導(dǎo)通,像素電極經(jīng)由薄膜晶體管被提供來自視頻線的視頻信號。這些多個子像素形成的區(qū)域為顯示區(qū)域,包圍該顯示區(qū)域而存在周邊區(qū)域。周邊區(qū)域中設(shè)有向各視頻線提供視頻電壓(灰階電壓)的漏極驅(qū)動器(也稱源極驅(qū)動器);以及向各掃描線提供掃描電壓的柵極驅(qū)動器。在漏極驅(qū)動器及柵極驅(qū)動器中輸入有來自顯示控制電路(也稱定時控制器)的顯示控制信號,漏極驅(qū)動器及柵極驅(qū)動器由顯示控制電路控制、驅(qū)動。
發(fā)明內(nèi)容近年來,隨著面向中小型設(shè)備的液晶顯示面板的高分辨率化發(fā)展,WVGA級的高精細(xì)的液晶顯示面板占據(jù)了主流,但高精細(xì)、高畫質(zhì)化的需求沒有就此停止,在平板終端(tabletterminator)等高端模型(highendmodel)中WVGA化成為主流。鑒于這樣的情況,為了應(yīng)對低分辨率級高分辨率級的廣泛的液晶顯示面板,還為了實現(xiàn)低成本化,期望使低分辨率級的液晶顯示面板為液晶驅(qū)動器僅使用單個芯片的單芯片結(jié)構(gòu),另一方面,使高分辨率級的液晶顯示面板為液晶驅(qū)動器使用多個芯片的多芯片結(jié)構(gòu),對單芯片結(jié)構(gòu)和多芯片結(jié)構(gòu)進(jìn)行切換。為了滿足上述期望,設(shè)想通過設(shè)置在液晶驅(qū)動器中的端子來使液晶驅(qū)動器為單芯片結(jié)構(gòu)或多芯片結(jié)構(gòu)。在這樣的狀況下,需要將用于以差分串行傳輸方式提供輸入信號的一對傳輸線路終接,再有,在經(jīng)由一對傳輸線路讀取信號時,需要防止多個信號發(fā)生沖突。本發(fā)明是為了滿足上述要求而研發(fā)的,本發(fā)明的目的在于提供如下技術(shù)在顯示裝置中,通過端子設(shè)定,能夠切換一對傳輸線路的終接方法,或者,在經(jīng)由一對傳輸線路讀取信號時,能夠防止信號發(fā)生沖突。本發(fā)明的上述目的及其他目的和新特征將通過本說明書的記載及附圖得到明確。簡單說明本申請所公開的發(fā)明中具有代表性的技術(shù)方案的概要如下。(I)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個驅(qū)動電路,其中,n^2,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供顯示數(shù)據(jù),所述η個驅(qū)動電路中的I個驅(qū)動電路作為主驅(qū)動電路工作,所述η個驅(qū)動電路中的所述主驅(qū)動電路以外的驅(qū)動電路作為從驅(qū)動電路工作,所述各驅(qū)動電路具有SELC端子,當(dāng)輸入到所述SELC端子的電壓為第I電壓電平時,所述主驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為Ra的電阻來終接所述一對傳輸線路,所述從驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間不連接電阻而使所述一對傳輸線路開路,當(dāng)輸入到所述SELC端子的電壓為與所述第I電壓電平不同的第2電壓電平時,所述η個驅(qū)動電路分別在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為(nXRa)的電阻來終接所述一對傳輸線路。(2)在⑴所述的顯示裝置中,所述各驅(qū)動電路具有SELA端子和SALB端子,當(dāng)輸入到所述SELA端子的電壓為第2電壓電平、且輸入到所述SELB端子的電壓為第I電壓電平時,所述各驅(qū)動電路作為所述主驅(qū)動電路工作,當(dāng)輸入到所述SELA端子的電壓為第2電壓電平、且輸入到所述SELB端子的電壓為第2電壓電平時,所述各驅(qū)動電路作為所述從驅(qū)動電路工作。(3)在⑴或⑵所述的顯示裝置中,在所述η為3以上的情況下,所述各驅(qū)動電路具有SELDl端子至SELD(η-2)端子,根據(jù)分別輸入到所述SELDl端子至SELD(η_2)端子的電壓電平,所述從驅(qū)動電路分別識別自身為第幾個從驅(qū)動電路。(4)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的多個驅(qū)動電路,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有REVS端子,當(dāng)所述主體從所述各驅(qū)動電路讀取信號時,僅所述REVS端子被輸入第2電壓電平的電壓的驅(qū)動電路向所述一對傳輸線路輸出數(shù)據(jù)。(5)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的多個驅(qū)動電路,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有寄存器,當(dāng)所述主體從所述各驅(qū)動電路讀取信號時,僅所述寄存器內(nèi)被寫入允許讀取的數(shù)據(jù)的驅(qū)動電路向所述一對傳輸線路輸出信號。(6)在(5)所述的顯示裝置中,所述主體將所述允許讀取的數(shù)據(jù)寫入到成為下次讀取對象的驅(qū)動電路內(nèi)的寄存器中。(7)在(I)至(6)中任意一項所述的顯示裝置中,所述各驅(qū)動電路為具有顯示控制電路的視頻線驅(qū)動電路。(8)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,n^2;顯示控制電路,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各視頻線驅(qū)動電路具有SELC端子,當(dāng)輸入到所述SELC端子的電壓為第I電壓電平時,第一個視頻線驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為Ra的電阻來終接所述一對傳輸線路,其余的視頻線驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間不連接電阻而使所述一對傳輸線路開路,當(dāng)輸入到所述SELC端子的電壓為與所述第I電壓電平不同的第2電壓電平時,所述η個驅(qū)動電路分別在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為(nXRa)的電阻來終接所述一對傳輸線路。(9)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,n^2;顯示控制電路,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各視頻線驅(qū)動電路具有REVS端子,當(dāng)所述顯示控制電路從所述各視頻線驅(qū)動電路讀取信號時,僅所述REVS端子被輸入第2電壓電平的電壓的視頻線驅(qū)動電路向所述一對傳輸線路輸出信號。(10)一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,η>2;顯示控制電路,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有寄存器,當(dāng)所述顯示控制電路從所述各視頻線驅(qū)動電路讀取信號時,僅所述寄存器內(nèi)被寫入允許讀取的數(shù)據(jù)的視頻線驅(qū)動電路向所述一對傳輸線路輸出信號。(11)在(10)所述的顯示裝置中,所述顯示控制電路將所述允許讀取的數(shù)據(jù)寫入到成為下次讀取對象的視頻線驅(qū)動電路內(nèi)的寄存器中。圖1是表示本發(fā)明的實施例1的液晶顯示裝置的概要結(jié)構(gòu)的框圖。圖2是用于說明本發(fā)明的實施例1的漏極驅(qū)動器的端子設(shè)定的圖。圖3是用于說明本發(fā)明的實施例1的漏極驅(qū)動器的端子設(shè)定的圖。圖4是用于說明本發(fā)明的實施例1的漏極驅(qū)動器的端子設(shè)定的圖。圖5是用于說明本發(fā)明的實施例1的漏極驅(qū)動器的端子設(shè)定的圖。圖6是用于說明本發(fā)明的實施例1的液晶顯示裝置的問題點的圖。圖7是用于說明本發(fā)明的實施例2的漏極驅(qū)動器的端子設(shè)定的圖。圖8是用于說明本發(fā)明的實施例2的漏極驅(qū)動器的端子設(shè)定的圖。圖9是表示現(xiàn)有的液晶顯示裝置的概要結(jié)構(gòu)的框圖。附圖標(biāo)記說明I液晶顯示面板2漏極驅(qū)動器2a主漏極驅(qū)動器2b、2c從漏極驅(qū)動器3柵極驅(qū)動器4、40顯示控制電路5電源電路8主體計算機30一對傳輸線路35寄存器36緩沖器(三態(tài)緩沖器)GL掃描線(柵極線)DL視頻線(漏極線、源極線)TFT薄膜晶體管PX像素電極CT對置電極CL液晶電容Cadd保持電容具體實施例方式以下,參照附圖詳細(xì)說明本發(fā)明的實施例。此外,在用于說明實施例的全部附圖中,對具有相同功能的部件標(biāo)以相同的附圖標(biāo)記,省略其重復(fù)的說明。另外,以下的實施例不用于限定本發(fā)明的權(quán)利要求書的解釋。[實施例1]圖1是表示本發(fā)明的實施例1的液晶顯示裝置的概要結(jié)構(gòu)的框圖。本實施例的液晶顯示裝置由液晶顯示面板1、多個漏極驅(qū)動器2、柵極驅(qū)動器3、電源電路5構(gòu)成。在此,用η(η彡2)來表示漏極驅(qū)動器2的個數(shù)。圖1示出了η為3的結(jié)構(gòu),即液晶顯示裝置具有漏極驅(qū)動器2a2c。漏極驅(qū)動器2a2c和柵極驅(qū)動器3設(shè)置在液晶顯示面板I的周邊部。例如,漏極驅(qū)動器2a2c和柵極驅(qū)動器3分別以COG(ChipOnGlass)方式安裝在第I基板(例如,玻璃基板)的兩條邊的周邊部?;蛘?,漏極驅(qū)動器2a2c和柵極驅(qū)動器3分別以COF(ChipOnFilm)方式安裝在柔性電路基板上,該柔性電路基板配置在液晶顯示面板I的第I基板的兩條邊的周邊部。另外,電源電路5安裝在電路基板上,該電路基板配置在液晶顯示面板I的周邊部(例如,液晶顯示裝置的背側(cè))。本實施例的液晶顯示裝置將顯示控制電路40內(nèi)置在各自的漏極驅(qū)動器中。顯示控制電路40進(jìn)行數(shù)據(jù)的交流化等適于液晶顯示面板I的顯示的定時調(diào)整,由此將從主體計算機8輸入的顯示信號轉(zhuǎn)換成顯示形式的輸入信號并與同步信號(時鐘信號)一起輸入到漏極驅(qū)動器2a2c、柵極驅(qū)動器3中。柵極驅(qū)動器3在顯示控制電路40的控制下依次向多條掃描線(也稱柵極線;GL)提供選擇掃描電壓。漏極驅(qū)動器2a2c內(nèi)置有視頻線驅(qū)動電路,向多條視頻線(也稱漏極線、源極線;DL)提供視頻電壓來使視頻顯示在液晶顯示面板I上。電源電路5生成液晶顯示裝置所需的各種電壓。液晶顯示面板I具有多個子像素,各子像素設(shè)置在由視頻線DL和掃描線GL包圍的區(qū)域。各子像素具有薄膜晶體管TFT,TFT的第I電極(漏電極或源電極)與視頻線DL連接,TFT的第2電極(源電極或漏電極)與像素電極PX連接。另外,TFT的柵電極與掃描線GL連接。此外,在圖1中,附圖標(biāo)記CL是等效地表示配置在像素電極PX與對置電極CT之間的液晶層的液晶電容。附圖標(biāo)記Cadd是形成在像素電極PX與對置電極CT之間的保持電容。在圖1所示的液晶顯示面板I中,排列在縱方向上的各子像素的TFT的第I電極分別與視頻線DL連接。各視頻線DL與漏極驅(qū)動器2a2c連接。另外,TFT的柵電極分別與掃描線GL連接。各掃描線GL與柵極驅(qū)動器3連接。當(dāng)在液晶顯示面板I上顯示圖像時,柵極驅(qū)動器3依次例如從上向下選擇掃描線GL,另一方面,在某條掃描線的選擇期間,漏極驅(qū)動器2a2c向視頻線DL提供與顯示數(shù)據(jù)對應(yīng)的視頻電壓。提供給視頻線DL的電壓經(jīng)由TFT施加在像素電極PX上,最終,保持電容Cadd和液晶電容CL充電,并通過控制液晶分子來顯示圖像。液晶顯示面板I如下構(gòu)成使形成有像素電極PX、TFT等的第I基板和形成有彩色濾光片等的第2基板隔開規(guī)定間隔地重合,通過框狀地設(shè)置在該兩基板間的周緣部附近的密封材料而將兩基板貼合在一起,并且從設(shè)置于密封材料的一部分上的液晶封入口向兩基板間的密封材料的內(nèi)側(cè)將液晶封入并封固,再有,在兩基板的外側(cè)貼附偏振片。此外,若為TN方式或VA方式的液晶顯示面板,則對置電極CT設(shè)置在第2基板側(cè)。IPS方式的情況下,對置電極CT設(shè)置在第I基板側(cè)。另外,由于本發(fā)明與液晶面板的內(nèi)部構(gòu)造無關(guān),所以省略對液晶面板的內(nèi)部構(gòu)造的詳細(xì)說明。再有,本發(fā)明能夠適用于任何構(gòu)造的液晶面板。在本實施例的液晶顯示裝置中,顯示控制電路40內(nèi)置在各漏極驅(qū)動器中,但若將顯示控制電路40內(nèi)置在各漏極驅(qū)動器2a2c中,則需要在內(nèi)置于各漏極驅(qū)動器中的顯示控制電路40之間取得同步。因此,在本實施例中,使多個漏極驅(qū)動器中的一個漏極驅(qū)動器作為主漏極驅(qū)動器(圖1中以附圖標(biāo)記2a表示的漏極驅(qū)動器)來工作,使其余的漏極驅(qū)動器作為從漏極驅(qū)動器(圖1中以附圖標(biāo)記2b、2c表示的漏極驅(qū)動器)來工作。主漏極驅(qū)動器2a生成自由振蕩時鐘,向從漏極驅(qū)動器2b、2c輸入由主漏極驅(qū)動器2a生成的自由振蕩時鐘。由此,主漏極驅(qū)動器2a和從漏極驅(qū)動器2b、2c能夠同步地工作。另外,從主漏極驅(qū)動器2a向前面的柵極驅(qū)動器3輸入柵極驅(qū)動器控制信號6,根據(jù)柵極驅(qū)動器數(shù)據(jù)傳輸信號7,從前面的柵極驅(qū)動器3向后級的柵極驅(qū)動器3傳輸柵極驅(qū)動器控制信號。像這樣,在本實施例的液晶顯示裝置中,由于將顯示控制電路40內(nèi)置在漏極驅(qū)動器2a2c內(nèi),能夠削減零部件數(shù)量,因此能夠降低成本。在本實施例中,從外部的主體計算機8輸入的顯示信號含有顯示數(shù)據(jù),含有顯示數(shù)據(jù)的輸入信號從主體計算機8經(jīng)由一對傳輸線路以差分串行傳輸方式被提供給漏極驅(qū)動器2a2c。圖2至圖4是用于說明本實施例的漏極驅(qū)動器的端子設(shè)定的圖。圖2至圖4示出了η為2的結(jié)構(gòu),即液晶顯示裝置具有漏極驅(qū)動器2a、2b。此外,在圖2至圖4中,以及在后述的圖5中,關(guān)于主體計算機8僅圖示了信號的收發(fā)部,關(guān)于漏極驅(qū)動器2僅圖示了信號的接收部。另外,在圖2至圖4、圖5中,TX+是正極性側(cè)的收發(fā)部,TX-是負(fù)極性側(cè)的收發(fā)部,P是一對傳輸線路30中的正極性側(cè)的傳輸線路,N是一對傳輸線路30中的負(fù)極性側(cè)的傳輸線路。如圖2至圖4所示,在本實施例的漏極驅(qū)動器中,設(shè)有SELA端子、SELB端子、SELC端子。當(dāng)輸入到SELA端子的電壓為Low(相當(dāng)于邏輯值“O”。以下稱作低電平)時,如圖2所示,為單芯片結(jié)構(gòu);當(dāng)輸入到SELA端子的電壓為High(相當(dāng)于邏輯值“I”。以下稱作高電平)時,如圖3、圖4所示,為多芯片結(jié)構(gòu)。并且,如圖3、圖4所示,當(dāng)輸入到SELA端子的電壓為高電平、且輸入到SELB端子的電壓為低電平時,本實施例的漏極驅(qū)動器作為主漏極驅(qū)動器2a工作;當(dāng)輸入到SELA端子的電壓為高電平、且輸入到SELB端子的電壓為高電平時,本實施例的漏極驅(qū)動器作為從漏極驅(qū)動器2b工作。雖然含有顯示數(shù)據(jù)的輸入信號從主體計算機8經(jīng)由一對傳輸線路30以差分串行傳輸方式被提供給漏極驅(qū)動器,但是一對傳輸線路30需要通過終端電阻來終接。SELC端子是為了設(shè)定一對傳輸線路的終接方法而設(shè)置的。當(dāng)輸入到SELC端子的電壓為低電平時,主漏極驅(qū)動器2a在其內(nèi)部、并在一對傳輸線路30之間連接電阻值為Ra(在此為100Ω)的電阻來終接一對傳輸線路30,從漏極驅(qū)動器2b在其內(nèi)部、并在一對傳輸線路30之間不連接電阻來使一對傳輸線路30開路。通常情況下,在差分串行傳輸方式中,從主體計算機8到各漏極驅(qū)動器2a2c的一對傳輸線路的線長不同的情況下,在最遠(yuǎn)端的漏極驅(qū)動器中將一對傳輸線路30終接。圖4圖示了這樣的情況。當(dāng)輸入到SELC端子的電壓為高電平時,漏極驅(qū)動器2a、2b分別在一對傳輸線路30之間連接電阻值為(ηXRa)(在此是200Ω)的電阻,從而使一對傳輸線路30通過終端電阻來終接。圖3圖示了這樣的情況。將以上的端子設(shè)定內(nèi)容在表I中示出。表I權(quán)利要求1.一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個驅(qū)動電路,其中,n^2,其特征在于,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供顯示數(shù)據(jù),所述η個驅(qū)動電路中的I個驅(qū)動電路作為主驅(qū)動電路工作,所述η個驅(qū)動電路中的所述主驅(qū)動電路以外的驅(qū)動電路作為從驅(qū)動電路工作,所述各驅(qū)動電路具有SELC端子,當(dāng)輸入到所述SELC端子的電壓為第I電壓電平時,所述主驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為Ra的電阻來終接所述一對傳輸線路,所述從驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間不連接電阻而使所述一對傳輸線路開路,當(dāng)輸入到所述SELC端子的電壓為與所述第I電壓電平不同的第2電壓電平時,所述η個驅(qū)動電路分別在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為(nXRa)的電阻來終接所述一對傳輸線路。2.如權(quán)利要求1所述的顯示裝置,其特征在于,所述各驅(qū)動電路具有SELA端子和SALB端子,當(dāng)輸入到所述SELA端子的電壓為第2電壓電平、且輸入到所述SELB端子的電壓為第I電壓電平時,所述各驅(qū)動電路作為所述主驅(qū)動電路工作,當(dāng)輸入到所述SELA端子的電壓為第2電壓電平、且輸入到所述SELB端子的電壓為第2電壓電平時,所述各驅(qū)動電路作為所述從驅(qū)動電路工作。3.如權(quán)利要求1或權(quán)利要求2所述的顯示裝置,其特征在于,在所述η為3以上的情況下,所述各驅(qū)動電路具有SELDl端子至SELD(η-2)端子,根據(jù)分別輸入到所述SELDl端子至SELD(η-2)端子的電壓電平,所述從驅(qū)動電路分別識別自身為第幾個從驅(qū)動電路。4.一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的多個驅(qū)動電路,其特征在于,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有REVS端子,當(dāng)所述主體從所述各驅(qū)動電路讀取信號時,僅所述REVS端子被輸入第2電壓電平的電壓的驅(qū)動電路向所述一對傳輸線路輸出數(shù)據(jù)。5.一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的多個驅(qū)動電路,其特征在于,從主體經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有寄存器,當(dāng)所述主體從所述各驅(qū)動電路讀取信號時,僅所述寄存器內(nèi)被寫入允許讀取的數(shù)據(jù)的驅(qū)動電路向所述一對傳輸線路輸出信號。6.如權(quán)利要求5所述的裝置,其特征在于,所述主體將所述允許讀取的數(shù)據(jù)寫入到成為下次讀取對象的驅(qū)動電路內(nèi)的寄存器中。7.如權(quán)利要求1和權(quán)利要求2以及權(quán)利要求4至權(quán)利要求6中任意一項所述的顯示裝置,其特征在于,所述各驅(qū)動電路為具有顯示控制電路的視頻線驅(qū)動電路。8.—種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,n^2;顯示控制電路,所述顯示裝置特征在于,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各視頻線驅(qū)動電路具有SELC端子,當(dāng)輸入到所述SELC端子的電壓為第I電壓電平時,第一個視頻線驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為Ra的電阻來終接所述一對傳輸線路,其余的視頻線驅(qū)動電路在其內(nèi)部、并在所述一對傳輸線路之間不連接電阻而使所述一對傳輸線路開路,當(dāng)輸入到所述SELC端子的電壓為與所述第I電壓電平不同的第2電壓電平時,所述η個視頻線驅(qū)動電路分別在其內(nèi)部、并在所述一對傳輸線路之間連接電阻值為(nXRa)的電阻來終接所述一對傳輸線路。9.一種顯示裝置,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,n^2;顯示控制電路,所述顯示裝置的特征在于,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各視頻線驅(qū)動電路具有REVS端子,當(dāng)所述顯示控制電路從所述各視頻線驅(qū)動電路讀取信號時,僅所述REVS端子被輸入第2電壓電平的電壓的視頻線驅(qū)動電路向所述一對傳輸線路輸出信號。10.一種顯不裝直,具有多個像素;對所述多個像素進(jìn)行驅(qū)動的η個視頻線驅(qū)動電路,其中,n^2;顯示控制電路,所述顯示裝置的特征在于,從所述顯示控制電路經(jīng)由一對傳輸線路以差分串行傳輸方式向所述各視頻線驅(qū)動電路提供輸入信號,所述各驅(qū)動電路具有寄存器,當(dāng)所述顯示控制電路從所述各視頻線驅(qū)動電路讀取信號時,僅所述寄存器內(nèi)被寫入允許讀取的數(shù)據(jù)的視頻線驅(qū)動電路向所述一對傳輸線路輸出信號。11.如權(quán)利要求10所述的顯示裝置,其特征在于,所述顯示控制電路將所述允許讀取的數(shù)據(jù)寫入到成為下次讀取對象的視頻線驅(qū)動電路內(nèi)的寄存器中。全文摘要本發(fā)明提供顯示裝置,其通過端子設(shè)定切換一對傳輸線路的終接方法。從主體經(jīng)由一對傳輸線路以差分串行傳輸方式分別向n個驅(qū)動電路提供顯示數(shù)據(jù)。多個驅(qū)動電路中的一個作為主驅(qū)動電路工作,其余作為從驅(qū)動電路工作。各驅(qū)動電路具有SELC端子,當(dāng)輸入到SELC端子的電壓為第1電壓電平時,主驅(qū)動電路在其內(nèi)部、并在一對傳輸線路之間連接電阻值為Ra的電阻來將一對傳輸線路終接,從驅(qū)動電路在其內(nèi)部、并在一對傳輸線路之間不連接電阻而使一對傳輸線路開路。當(dāng)輸入到SELC端子的電壓為與第1電壓電平不同的第2電壓電平時,n個驅(qū)動電路分別在其內(nèi)部、并在一對傳輸線路之間連接電阻值為(n×Ra)的電阻來終接一對傳輸線路。文檔編號G02F1/133GK103035214SQ20121037740公開日2013年4月10日申請日期2012年9月27日優(yōu)先權(quán)日2011年9月30日發(fā)明者大木陽一,小谷佳宏申請人:株式會社日本顯示器東