補(bǔ)償反饋電壓的像素單元電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示技術(shù)領(lǐng)域,尤其涉及一種補(bǔ)償反饋電壓的像素單元電路。
【背景技術(shù)】
[0002]液晶顯示器(Liquid Crystal Display,LCD)具有機(jī)身薄、省電、無福射等眾多優(yōu)點,得到了廣泛的應(yīng)用。如:液晶電視、移動電話、個人數(shù)字助理(PDA)、數(shù)字相機(jī)、計算機(jī)屏幕或筆記本電腦屏幕等,在平板顯示領(lǐng)域中占主導(dǎo)地位。
[0003]現(xiàn)有市場上的液晶顯示器大部分為背光型液晶顯示器,其包括殼體、設(shè)于殼體內(nèi)的液晶顯示面板及設(shè)于殼體內(nèi)的背光模組。液晶顯示面板是液晶顯示器的主要組件,但液晶顯示面板本身不發(fā)光,需要借由背光模組提供的光源來正常顯示影像。
[0004]通常液晶顯示面板由一彩色濾光片基板(Color Filter, CF)、一薄膜晶體管陣列基板(Thin Film Transistor Array Substrate,TFT Array Substrate)以及一配置于兩基板間的液晶層(Liquid Crystal Layer)所構(gòu)成,并分別在兩基板的相對內(nèi)側(cè)設(shè)置像素電極、公共電極,通過施加電壓控制液晶分子改變方向,將背光模組的光線折射出來產(chǎn)生畫面。其中陣列基板布滿多個呈矩陣式排列的像素,每個像素由薄膜晶體管(Thin FilmTransistor,TFT)開關(guān)來控制像素電極的電壓,從而控制液晶翻轉(zhuǎn)角度,實現(xiàn)對光場強(qiáng)度的控制。
[0005]TFT具有多種結(jié)構(gòu),目前液晶顯示器多采用底柵結(jié)構(gòu),TFT底柵極與源/漏極存在重疊區(qū)域,該重疊區(qū)域形成寄生電容Cgs。
[0006]圖1所示為傳統(tǒng)的像素單元電路的電路圖,包括:薄膜晶體管Tl,其柵極電性連接于像素單元所在行對應(yīng)的掃描線G(m),源極電性連接于像素單元所在列對應(yīng)的數(shù)據(jù)線D (η),漏極電性連接于像素電極P ;寄生電容Cgs,其兩端分別電性連接薄膜晶體管Tl的柵極與漏極;存儲電容Cst,其一端電性連接薄膜晶體管Tl的漏極,另一端接一恒定電壓;液晶電容Clc,其一端電性連接薄膜晶體管Tl的漏極,另一端接一恒定電壓。
[0007]由于寄生電容Cgs的存在,導(dǎo)致像素電極P的電壓受到薄膜晶體管Tl的柵極電位的干擾。結(jié)合圖2,在像素電極P充電結(jié)束時,薄膜晶體管Tl的柵極的電位瞬間拉低,像素電極P的電壓因電容耦合作用也被拉低,產(chǎn)生一個反饋(feedthrough)電壓Vftl。反饋電壓Vftl的大小可由以下公式表示:
[0008]Vftl = (Vgh-Vgl) XCgs/Ctotal
[0009]其中,Vgh表不掃描線G(m)傳輸?shù)膾呙栊盘柕母唠娢?,Vgl表不掃描線G(m)傳輸?shù)膾呙栊盘柕牡碗娢唬籆total表示所有與該像素電極P連接的電容之和,包括液晶電容Clc、存儲電容Cst、與寄生電容Cgs。
[0010]像素電極P的正負(fù)幀電壓都會受到反饋電壓Cgs的影響,容易造成正負(fù)幀電壓不對稱,形成閃爍(flicker),并引發(fā)殘影(Image Sticking)等問題,影響顯示品質(zhì)。另外,面板各區(qū)域因RC Delay的狀況不同,也會造成反饋電壓的差異,從而引起公共電極電壓Vcom不均,造成局部閃爍嚴(yán)重。
【發(fā)明內(nèi)容】
[0011]本發(fā)明的目的在于提供一種補(bǔ)償反饋電壓的像素單元電路,能夠補(bǔ)償由寄生電容引起的反饋電壓,減小面板閃爍,減輕影像殘留現(xiàn)象,提高顯示均勻性,改善顯示面板的整體顯示品質(zhì)。
[0012]為實現(xiàn)上述目的,本發(fā)明提供一種補(bǔ)償反饋電壓的像素單元電路,包括:
[0013]薄膜晶體管,其柵極電性連接于像素單元所在行對應(yīng)的掃描線,源極電性連接于像素單元所在列對應(yīng)的數(shù)據(jù)線,漏極電性連接于像素電極;
[0014]像素電極,其電性連接于所述薄膜晶體管的漏極;
[0015]寄生電容,其一端電性連接所述薄膜晶體管的柵極,另一端電性連接所述薄膜晶體管的漏極及像素電極;
[0016]補(bǔ)償電容,其一端電性連接于補(bǔ)償電位走線,另一端電性連接于所述薄膜晶體管的漏極及像素電極;
[0017]以及補(bǔ)償電位走線,所述補(bǔ)償電位走線傳輸?shù)难a(bǔ)償信號的電位與掃描線傳輸?shù)膾呙栊盘柕碾娢幌喾础?br>[0018]所述補(bǔ)償反饋電壓的像素單元電路,還包括一反相器,所述反相器的輸入端電性連接于掃描線,輸出端電性連接于補(bǔ)償電位走線。
[0019]所述補(bǔ)償反饋電壓的像素單元電路,還包括存儲電容,其一端電性連接薄膜晶體管的漏極,另一端接一恒定電壓;以及液晶電容,其一端電性連接薄膜晶體管的漏極,另一端接一恒定電壓。
[0020]所述補(bǔ)償電位走線、薄膜晶體管的柵極、及掃描線位于同一層,所述補(bǔ)償電容由補(bǔ)償電位走線與薄膜晶體管的漏極組成。
[0021]所述補(bǔ)償電位走線、薄膜晶體管的柵極、及掃描線位于同一層,所述補(bǔ)償電容由補(bǔ)償電位走線與像素電極組成。
[0022]所述像素電極為ITO電極。
[0023]所述補(bǔ)償反饋電壓的像素單元電路中:
[0024]C_co X V_co = (Vgh-Vgl) X Cgs ;
[0025]其中,C_co表示補(bǔ)償電容,V_co表示補(bǔ)償電位走線傳輸?shù)难a(bǔ)償信號的高、低電位之間的電壓差,Vgh表不掃描線傳輸?shù)膾呙栊盘柕母唠娢?,Vgl表不掃描線傳輸?shù)膾呙栊盘柕牡碗娢?,Cgs表示寄生電容。
[0026]可選的,V_co= Vgh-Vgl,
[0027]C_co = Cgs0
[0028]可選的,V_co〈Vgh_Vgl,
[0029]C_co>Cgs。
[0030]本發(fā)明的有益效果:本發(fā)明提供的一種補(bǔ)償反饋電壓的像素單元電路設(shè)置有補(bǔ)償電容,該補(bǔ)償電容一端電性連接于補(bǔ)償電位走線,另一端電性連接于像素電極,所述補(bǔ)償電位走線傳輸?shù)难a(bǔ)償信號的電位與掃描線傳輸?shù)膾呙栊盘柕碾娢幌喾?,在像素電極充電結(jié)束時,補(bǔ)償電容產(chǎn)生一個上拉的反饋電壓,對寄生電容引起的下拉的反饋電壓進(jìn)行補(bǔ)償,消除掃描線傳輸?shù)膾呙栊盘枌ο袼仉姌O的影響,從而減小面板閃爍,減輕影像殘留現(xiàn)象,提高顯示均勻性,改善顯示面板的整體顯示品質(zhì)。
[0031]為了能更進(jìn)一步了解本發(fā)明的特征以及技術(shù)內(nèi)容,請參閱以下有關(guān)本發(fā)明的詳細(xì)說明與附圖,然而附圖僅提供參考與說明用,并非用來對本發(fā)明加以限制。
【附圖說明】
[0032]下面結(jié)合附圖,通過對本發(fā)明的【具體實施方式】詳細(xì)描述,將使本發(fā)明的技術(shù)方案及其它有益效果顯而易見。
[0033]附圖中,
[0034]圖1為傳統(tǒng)的像素單元電路的電路圖;
[0035]圖2為傳統(tǒng)的像素單元電路中像素電極的電壓波形示意圖;
[0036]圖3為本發(fā)明的補(bǔ)償反饋電壓的像素單元電路的電路圖;
[0037]圖4為本發(fā)明的補(bǔ)償反饋電壓的像素單元電路中補(bǔ)償電容的結(jié)構(gòu)示意圖;
[0038]圖5為本發(fā)明的補(bǔ)償反饋電壓的像素單元電路中掃描線傳輸?shù)膾呙栊盘柵c補(bǔ)償電位走線傳輸?shù)难a(bǔ)償信號的波形圖;
[0039]圖6為本發(fā)明的補(bǔ)償反饋電壓的像素單元電路中像素電極的電壓波形示意圖。
【具體實施方式】
[0040]為更進(jìn)一步闡述本發(fā)明所采取的技術(shù)手段及其效果,以下結(jié)合本發(fā)明的優(yōu)選實施例及其附圖進(jìn)行詳細(xì)描述。
[0041]請參閱圖3,本發(fā)明提供一種補(bǔ)償反饋電壓的像素單元電路,包括:
[0042]薄膜晶體管Tl,其柵極電性連接于像素單元所在行對應(yīng)的掃描線G(m),源極電性連接于像素單元所在列對應(yīng)的數(shù)據(jù)線D (η),漏極電性連接于像素電極P ;
[0043]像素電極P,其電性連接于所述薄膜晶體管Tl的漏極;
[0044]寄生電容Cgs,其一端電性連接所述薄膜晶體管Tl的柵極,另一端電性連接所述薄膜晶體管Tl的漏極及像素電極P ;
[0045]補(bǔ)償電容C_co,其一端電性連接于補(bǔ)償電位走線G(m)_co,另一端電性連接于所述薄膜晶體管Tl的漏極及像素電極P ;