專利名稱:電磁閥控制電路及其電磁閥接入自檢方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種控制電路,具體的說,涉及了一種電磁閥控制電路及其電磁閥接入自檢方法。
背景技術(shù):
目前,市面上銷售的家用氣體探測(cè)器,部分型號(hào)的產(chǎn)品帶有氣體電磁閥聯(lián)動(dòng)控制裝置,該類型產(chǎn)品雖然可以實(shí)現(xiàn)關(guān)氣聯(lián)動(dòng)控制,但是產(chǎn)品本身均沒有可以檢測(cè)電磁閥是否有效連接或者是否有效關(guān)閉的檢測(cè)裝置或者方法;電磁閥連接在探測(cè)器相應(yīng)接口上,探測(cè)器報(bào)警時(shí)會(huì)關(guān)閉電磁閥,但是,在產(chǎn)品使用中,難免會(huì)存在以下情況電磁閥沒有連接好,導(dǎo) 致探測(cè)器報(bào)警時(shí)發(fā)出關(guān)閉電磁閥的信號(hào)失效;或者,探測(cè)器報(bào)警時(shí),雖然發(fā)出關(guān)閉電磁閥的信號(hào),但電磁閥閥門被異物堵塞,導(dǎo)致電磁閥不能關(guān)閉。為了解決以上存在的問題,人們一直在尋求一種理想的技術(shù)解決方案。
發(fā)明內(nèi)容
本發(fā)明的目的是針對(duì)現(xiàn)有技術(shù)的不足,從而提供一種設(shè)計(jì)科學(xué)、結(jié)構(gòu)簡單、安全性高、性能穩(wěn)定的電磁閥控制電路,還提供了一種占用系統(tǒng)資源少、易于實(shí)現(xiàn)、成本低、簡單實(shí)用的電磁閥控制電路的電磁閥接入自檢方法。為了實(shí)現(xiàn)上述目的,本發(fā)明所采用的技術(shù)方案是一種電磁閥控制電路,它包括微處理器電路、電磁閥DC、三極管Q1、極性電容Cl、限流電阻R1、限流電阻R4、分壓電阻R2和采樣電阻R3;其中,所述限流電阻Rl —端用于連接直流電源,所述限流電阻Rl另一端連接所述電磁閥DC的線圈一端,所述電磁閥DC的線圈另一端連接所述三極管的集電極,所述三極管的發(fā)射極接地;所述限流電阻Rl另一端連接所述極性電容Cl的正極,所述極性電容Cl的負(fù)極接地;所述限流電阻Rl另一端連接所述分壓電阻R2 —端,所述分壓電阻R2另一端連接所述采樣電阻R3 —端,所述采樣電阻R3另一端接地;所述微處理器電路包括有微處理器U1,所述微處理器Ul的電磁閥控制端連接所述限流電阻R4 —端,所述限流電阻R4另一端連接所述三極管Ql的基極;所述微處理器Ul的模數(shù)轉(zhuǎn)換輸入端連接所述采樣電阻R3一端。基于上述,它還包括二極管D1,所述二極管Dl的負(fù)極連接所述電磁閥DC的線圈一端,所述二極管Dl的正極連接所述電磁閥DC的線圈另一端。一種電磁閥控制電路的電磁閥接入自檢方法,該方法包括以下步驟
步驟I、微處理器Ul上電工作,輸出低電平控制三極管Ql斷開,并采集采樣電阻R3兩端的電壓,記錄為采樣電壓Vl ;
步驟2、微處理器Ul輸出高電平控制三極管Ql導(dǎo)通,且自輸出高電平起延時(shí),延時(shí)時(shí)間為Tl,然后,微處理器Ul再采集采樣電阻R3兩端的電壓,并記錄為采樣電壓V2 ;其中,延時(shí)時(shí)間Tl不大于電磁閥DC的實(shí)際動(dòng)作時(shí)間T且不小于三極管Ql的導(dǎo)通時(shí)間;
步驟3、微處理器Ul將采樣電壓Vl減去采樣電壓V2,得到差值V0,如果-a Vl < VO < a VI,則說明電磁閥DC未能接入電磁閥控制電路,反之,則說明電磁閥DC已經(jīng)接入電磁閥控制電路,其中,a為預(yù)設(shè)值。本發(fā)明相對(duì)現(xiàn)有技術(shù)具有突出的實(shí)質(zhì)性特點(diǎn)和顯著進(jìn)步,具體的說,該電磁閥控制電路在現(xiàn)有的電磁閥控制電路的基礎(chǔ)上,增加了電壓采樣電路,且僅占用微處理器的一個(gè)模數(shù)轉(zhuǎn)換輸入端口資源,即可實(shí)現(xiàn)對(duì)電磁閥是否有效連接的自檢,其具有設(shè)計(jì)科學(xué)、結(jié)構(gòu)簡單、安全性高、性能穩(wěn)定的優(yōu)點(diǎn)。該電磁閥接入自檢方法巧妙地運(yùn)用電磁閥控制電路的基本特性,實(shí)現(xiàn)了電磁閥是否有效連接的自檢,其具有占用系統(tǒng)資源少、易于實(shí)現(xiàn)、成本低、簡單實(shí)用的優(yōu)點(diǎn)。
圖I是本發(fā)明所述電磁閥控制電路的結(jié)構(gòu)示意圖。
具體實(shí)施例方式下面通過具體實(shí)施方式
,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。如圖I所示,一種電磁閥控制電路,它包括微處理器電路、電磁閥DC、二極管D1、三極管Q1、極性電容Cl、限流電阻R1、限流電阻R4、分壓電阻R2和采樣電阻R3。其中,所述限流電阻Rl —端用于連接直流電源VCC,所述限流電阻Rl另一端連接所述電磁閥DC的線圈一端,所述電磁閥DC的線圈另一端連接所述三極管的集電極,所述三極管的發(fā)射極接地;所述二極管Dl的負(fù)極連接所述電磁閥DC的線圈一端,所述二極管Dl的正極連接所述電磁閥DC的線圈另一端。直流電源VCC的選擇,根據(jù)電磁閥DC電壓參數(shù)選擇,一般為DC36V或者DC24V或者DC12V或者DC9V ;三極管Ql關(guān)斷時(shí),二極管Dl具有續(xù)流作用,防止電磁閥DC斷電時(shí)產(chǎn)生的高壓反電動(dòng)勢(shì)損壞電路器件;三極管Ql用于控制電磁閥DC導(dǎo)通與關(guān)閉,三極管Ql的參數(shù),根據(jù)電磁閥DC驅(qū)動(dòng)電流規(guī)格要求選擇。所述限流電阻Rl另一端連接所述極性電容Cl的正極,所述極性電容Cl的負(fù)極接地。限流電阻Rl為極性電容Cl所需限流電阻;極性電容Cl的電容耐壓參數(shù),根據(jù)直流電源VCC選擇,電容容值的選擇,根據(jù)電磁閥DC驅(qū)動(dòng)電流規(guī)格要求選擇。所述限流電阻Rl另一端連接所述分壓電阻R2 —端,所述分壓電阻R2另一端連接所述采樣電阻R3 —端,所述采樣電阻R3另一端接地。分壓電阻R2和采樣電阻R3組成分壓采樣電路,分壓電阻R2和采樣電阻R3的阻值大小,根據(jù)直流電源VCC及微處理器Ul的模數(shù)轉(zhuǎn)換輸入端所允許的電壓輸入范圍選擇。所述微處理器電路包括有微處理器Ul,所述微處理器Ul的電磁閥DC控制端連接所述限流電阻R4 —端,所述限流電阻R4另一端連接所述三極管Ql的基極;限流電阻R4為三極管Ql基極限流電阻;所述微處理器Ul的模數(shù)轉(zhuǎn)換輸入端連接所述采樣電阻R3 —端。一種電磁閥控制電路的電磁閥接入自檢方法,該方法包括以下步驟
步驟I、微處理器Ul上電工作,輸出低電平控制三極管Ql斷開,并采集采樣電阻R3兩端的電壓,記錄為采樣電壓Vl ;
步驟2、微處理器Ul輸出高電平控制三極管Ql導(dǎo)通,且自輸出高電平起延時(shí),延時(shí)時(shí)間為Tl,然后,微處理器Ul再采集采樣電阻R3兩端的電壓,并記錄為采樣電壓V2 ;其中,延時(shí)時(shí)間Tl不大于電磁閥DC的實(shí)際動(dòng)作時(shí)間T且不小于三極管Ql的導(dǎo)通時(shí)間,具體依電磁閥DC、三極管Ql規(guī)格參數(shù)選擇;例如,延時(shí)時(shí)間Tl為IOms ;換言之,當(dāng)高電平輸出時(shí),三極管Ql可以導(dǎo)通,但是電磁閥DC不能關(guān)閉;
步驟3、微處理器Ul將采樣電壓Vl減去采樣電壓V2,得到差值V0,如果-a Vl彡VO彡a VI,則說明電磁閥DC未能接入電磁閥控制電路,反之,則說明電磁閥DC已經(jīng)接入電磁閥控制電路,其中,a為預(yù)設(shè)值。換言之,如果采樣電壓Vl與采樣電壓V2相差不大,則說明電磁閥DC未能接入電磁閥控制電路 ,反之,則說明電磁閥DC已經(jīng)接入電磁閥控制電路。在本實(shí)施例中,a取值為零,則微處理器Ul將采樣電壓Vl與采樣電壓V2比較,如果二者不同,則說明電磁閥DC已經(jīng)接入電磁閥控制電路,反之,則說明電磁閥DC未能接入電磁閥控制電路。a值大小的選取,具體需要根據(jù)電磁閥控制電路所采用各個(gè)電氣元件的規(guī)格參數(shù)確定;需要特別說明的是,在其它實(shí)施例中,a值也可以是其它數(shù)值。最后應(yīng)當(dāng)說明的是以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案而非對(duì)其限制;盡管參照較佳實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說明,所屬領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解依然可以對(duì)本發(fā)明的具體實(shí)施方式
進(jìn)行修改或者對(duì)部分技術(shù)特征進(jìn)行等同替換;而不脫離本發(fā)明技術(shù)方案的精神,其均應(yīng)涵蓋在本發(fā)明請(qǐng)求保護(hù)的技術(shù)方案范圍當(dāng)中。
權(quán)利要求
1.一種電磁閥控制電路,其特征在于它包括微處理器電路、電磁閥DC、三極管Q1、極性電容Cl、限流電阻R1、限流電阻R4、分壓電阻R2和采樣電阻R3 ;其中,所述限流電阻Rl一端用于連接直流電源,所述限流電阻Rl另一端連接所述電磁閥DC的線圈一端,所述電磁閥DC的線圈另一端連接所述三極管的集電極,所述三極管的發(fā)射極接地;所述限流電阻Rl另一端連接所述極性電容Cl的正極,所述極性電容Cl的負(fù)極接地;所述限流電阻Rl另一端連接所述分壓電阻R2 —端,所述分壓電阻R2另一端連接所述采樣電阻R3 —端,所述采樣電阻R3另一端接地;所述微處理器電路包括有微處理器U1,所述微處理器Ul的電磁閥控制端連接所述限流電阻R4 —端,所述限流電阻R4另一端連接所述三極管Ql的基極;所述微處理器Ul的模數(shù)轉(zhuǎn)換輸入端連接所述采樣電阻R3 —端。
2.根據(jù)權(quán)利要求I所述的電磁閥控制電路,其特征在于它還包括二極管D1,所述二極管Dl的負(fù)極連接所述電磁閥DC的線圈一端,所述二極管Dl的正極連接所述電磁閥DC的線圈另一端。
3.權(quán)利要求I或2所述的電磁閥控制電路的電磁閥接入自檢方法,其特征在于,該方法包括以下步驟步驟I、微處理器Ul上電工作,輸出低電平控制三極管Ql斷開,并采集采樣電阻R3兩端的電壓,記錄為采樣電壓Vl ;步驟2、微處理器Ul輸出高電平控制三極管Ql導(dǎo)通,且自輸出高電平起延時(shí),延時(shí)時(shí)間為Tl,然后,微處理器Ul再采集采樣電阻R3兩端的電壓,并記錄為采樣電壓V2 ;其中,延時(shí)時(shí)間Tl不大于電磁閥DC的實(shí)際動(dòng)作時(shí)間T且不小于三極管Ql的導(dǎo)通時(shí)間;步驟3、微處理器Ul將采樣電壓Vl減去采樣電壓V2,得到差值V0,如果-a Vl ^ VO ^ a VI,則說明電磁閥DC未能接入電磁閥控制電路,反之,則說明電磁閥DC已經(jīng)接入電磁閥控制電路,其中,a為預(yù)設(shè)值。
全文摘要
本發(fā)明提供了一種電磁閥控制電路及其電磁閥接入自檢方法,該裝置包括由微處理器電路、電磁閥DC、三極管Q1、極性電容C1、限流電阻R1、限流電阻R4構(gòu)成的電磁閥電路和由分壓電阻R2和采樣電阻R3構(gòu)成的分壓采樣電路,所述微處理器電路的模數(shù)轉(zhuǎn)換輸入端連接所述采樣電阻R3一端。該方法包括微處理器U1控制三極管Q1斷開,采集采樣電阻R3的采樣電壓V1,再控制三極管Q1導(dǎo)通且延時(shí),延時(shí)時(shí)間為T1,再采集采樣電阻R3的采樣電壓V2,再將采樣電壓V1與V2比較,如相同,則電磁閥未能接入,反之,電磁閥已經(jīng)接入。該裝置具有設(shè)計(jì)科學(xué)、安全性高的優(yōu)點(diǎn),該方法具有占用系統(tǒng)資源少、易于實(shí)現(xiàn)、成本低、簡單實(shí)用的優(yōu)點(diǎn)。
文檔編號(hào)F16K37/00GK102777665SQ20121026740
公開日2012年11月14日 申請(qǐng)日期2012年7月31日 優(yōu)先權(quán)日2012年7月31日
發(fā)明者李洛偉, 王書潛, 邵順平, 金鑫, 陳彬, 高冰 申請(qǐng)人:河南漢威電子股份有限公司