一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路的制作方法
【專利摘要】本實(shí)用新型公開(kāi)了一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,第一整形電路的輸入端外接被測(cè)電能表的電能脈沖,第二整形電路的輸入端外接被測(cè)電能表的時(shí)鐘脈沖,可編程邏輯器件內(nèi)設(shè)置有電能、時(shí)鐘脈沖數(shù)計(jì)數(shù)器,第一整形電路的輸出端、標(biāo)準(zhǔn)電能表電能高頻脈沖端分別與電能脈沖數(shù)計(jì)數(shù)器相連接,第二整形電路的輸出端、標(biāo)準(zhǔn)電能表時(shí)鐘高頻脈沖端分別與時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還通過(guò)總線與DSP處理器進(jìn)行通信,電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還分別通過(guò)中斷信號(hào)線與DSP處理器相連接。本實(shí)用新型大量節(jié)約測(cè)試時(shí)間,提高電能表檢定的使用效率,電路簡(jiǎn)單,容易實(shí)現(xiàn),具有良好的應(yīng)用前景。
【專利說(shuō)明】
一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,屬于計(jì)量?jī)x器儀表制造及檢測(cè)技術(shù)領(lǐng)域。
【背景技術(shù)】
[0002]根據(jù)國(guó)家電網(wǎng)《Q/GDW 1355-2013單相智能電能表型式規(guī)范》和《Q/GDW 1356-2013三相智能電能表型式規(guī)范》的要求,單相智能電能表和三相智能電能表都同時(shí)具有電能脈沖和多功能的時(shí)鐘脈沖。但是,現(xiàn)有的用于電能表的檢定裝置,只有一路脈沖測(cè)試電路,不能同時(shí)對(duì)電能脈沖和時(shí)鐘脈沖進(jìn)行采集測(cè)試,測(cè)試只能電能脈沖、時(shí)鐘脈沖一步一步分開(kāi)的進(jìn)行,測(cè)試時(shí)間比較長(zhǎng),費(fèi)時(shí)費(fèi)力,降低檢定裝置的使用效率。
【實(shí)用新型內(nèi)容】
[0003]本實(shí)用新型目的是為了克服現(xiàn)有的電能表的檢定裝置,只有一路脈沖測(cè)試電路,不能同時(shí)對(duì)電能脈沖和時(shí)鐘脈沖進(jìn)行采集測(cè)試,測(cè)試時(shí)間比較長(zhǎng),費(fèi)時(shí)費(fèi)力,降低檢定裝置的使用效率的問(wèn)題。本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,對(duì)電能表的電能及時(shí)鐘脈沖兩種脈沖信號(hào)進(jìn)行同時(shí)采集,大量節(jié)約測(cè)試時(shí)間,提高電能表檢定的使用效率,電路簡(jiǎn)單,容易實(shí)現(xiàn),具有良好的應(yīng)用前景。
[0004]為了達(dá)到上述目的,本實(shí)用新型所采用的技術(shù)方案是:
[0005]一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:包括可編程邏輯器件、DSP處理器、第一整形電路、第二整形電路、鍵盤、顯示器和通訊接口,所述第一整形電路的輸入端外接被測(cè)電能表的電能脈沖,所述第二整形電路的輸入端外接被測(cè)電能表的時(shí)鐘脈沖,所述可編程邏輯器件內(nèi)設(shè)置有電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器,所述第一整形電路的輸出端、標(biāo)準(zhǔn)電能表電能高頻脈沖端分別與電能脈沖數(shù)計(jì)數(shù)器相連接,所述第二整形電路的輸出端、標(biāo)準(zhǔn)電能表時(shí)鐘高頻脈沖端分別與時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還通過(guò)數(shù)據(jù)總線與DSP處理器進(jìn)行通信,所述DSP處理器通過(guò)地址總線分別與電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還分別通過(guò)中斷信號(hào)線與DSP處理器相連接,所述鍵盤、顯示器和通訊接口分別與DSP處理器相連接。
[0006]前述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器均為32位計(jì)數(shù)器,所述32位計(jì)數(shù)器為帶鎖存的32位計(jì)數(shù)器。
[0007]前述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述可編程邏輯器件為CPLD芯片,所述CPLD芯片的型號(hào)為EPM7128SLC84。
[0008]前述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述DSP處理器的型號(hào)為 TMS320F28234。
[0009]本實(shí)用新型的有益效果是:本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,對(duì)電能表的電能及時(shí)鐘脈沖兩種脈沖信號(hào)進(jìn)行同時(shí)采集,在進(jìn)行電能表電能誤差測(cè)試的同時(shí),還能夠進(jìn)行電能表的時(shí)鐘誤差值,大量節(jié)約測(cè)試時(shí)間,提高電能表檢定的使用效率,電路簡(jiǎn)單,容易實(shí)現(xiàn),具有良好的應(yīng)用如景。
【附圖說(shuō)明】
[0010]圖1是本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路的系統(tǒng)框圖。
【具體實(shí)施方式】
[0011]下面將結(jié)合說(shuō)明書(shū)附圖,對(duì)本實(shí)用新型做進(jìn)一步說(shuō)明。以下實(shí)施例僅用于更加清楚地說(shuō)明本實(shí)用新型的技術(shù)方案,而不能以此來(lái)限制本實(shí)用新型的保護(hù)范圍。
[0012]如圖1所示,本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,包括可編程邏輯器件、DSP處理器、第一整形電路、第二整形電路、鍵盤、顯示器和通訊接口,所述第一整形電路的輸入端外接被測(cè)電能表的電能脈沖,所述第二整形電路的輸入端外接被測(cè)電能表的時(shí)鐘脈沖,所述可編程邏輯器件內(nèi)設(shè)置有電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器,所述第一整形電路的輸出端、標(biāo)準(zhǔn)電能表電能高頻脈沖端分別與電能脈沖數(shù)計(jì)數(shù)器相連接,所述第二整形電路的輸出端、標(biāo)準(zhǔn)電能表時(shí)鐘高頻脈沖端分別與時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還通過(guò)數(shù)據(jù)總線與DSP處理器進(jìn)行通信,所述DSP處理器通過(guò)地址總線分別與電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還分別通過(guò)中斷信號(hào)線與DSP處理器相連接,所述鍵盤、顯示器和通訊接口分別與DSP處理器相連接。
[0013]所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器均為32位計(jì)數(shù)器,所述32位計(jì)數(shù)器為帶鎖存的32位計(jì)數(shù)器,分別對(duì)被測(cè)電能表的電能脈沖和時(shí)鐘脈沖進(jìn)行計(jì)數(shù)采集,并用于啟動(dòng)和停止對(duì)應(yīng)的32位計(jì)數(shù)器工作,誤差低,準(zhǔn)確性高,兩路帶鎖存的32位計(jì)數(shù)器還分別采集標(biāo)準(zhǔn)電能表的標(biāo)準(zhǔn)電能尚頻脈沖和標(biāo)準(zhǔn)時(shí)鐘尚頻脈沖。
[0014]所述可編程邏輯器件為CPLD芯片,所述CPLD芯片的型號(hào)為EPM7128SLC84,所述DSP處理器的型號(hào)為TMS320F28234,兩種芯片成本合適,功耗低,便于使用。
[0015]本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,工作過(guò)程如下:兩路脈沖整形電路,用于分別對(duì)被測(cè)電能表的電能脈沖和時(shí)鐘脈沖信號(hào)進(jìn)行采集調(diào)理,并將采集調(diào)理好的兩路脈沖信號(hào)送入CPLD可編程邏輯器件進(jìn)行計(jì)數(shù)采集,CPLD可編程邏輯器件中設(shè)計(jì)兩個(gè)獨(dú)立工作的帶鎖存的32位計(jì)數(shù)器,分別用于對(duì)采集調(diào)理好的兩路脈沖信號(hào)采集計(jì)數(shù),被檢電能表電能脈沖數(shù)和被檢電能表時(shí)鐘脈沖數(shù)用于動(dòng)和停止對(duì)應(yīng)的32位計(jì)數(shù)器工作,在停止對(duì)應(yīng)的32位計(jì)數(shù)器同時(shí)分別把計(jì)數(shù)值進(jìn)行鎖存并產(chǎn)生各自的中斷信號(hào),通過(guò)中斷信號(hào)線觸發(fā)DSP處理器,DSP處理器通過(guò)地址總線和數(shù)據(jù)總線對(duì)各帶鎖存的32位計(jì)數(shù)器,采集鎖存的數(shù)據(jù)進(jìn)行讀取和計(jì)算,得到電能誤差值和時(shí)鐘誤差值,并顯示在顯示器上,同時(shí)也可以通過(guò)通訊接口進(jìn)行傳輸,其中鍵盤能夠調(diào)整DSP處理器的處理或顯示產(chǎn)生。
[0016]綜上所述,本實(shí)用新型的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,對(duì)電能表的電能及時(shí)鐘脈沖兩種脈沖信號(hào)進(jìn)行同時(shí)采集,在進(jìn)行電能表電能誤差測(cè)試的同時(shí),還能夠進(jìn)行電能表的時(shí)鐘誤差值,大量節(jié)約測(cè)試時(shí)間,提高電能表檢定的使用效率,電路簡(jiǎn)單,容易實(shí)現(xiàn),具有良好的應(yīng)用前景。
[0017]以上顯示和描述了本實(shí)用新型的基本原理、主要特征及優(yōu)點(diǎn)。本行業(yè)的技術(shù)人員應(yīng)該了解,本實(shí)用新型不受上述實(shí)施例的限制,上述實(shí)施例和說(shuō)明書(shū)中描述的只是說(shuō)明本實(shí)用新型的原理,在不脫離本實(shí)用新型精神和范圍的前提下,本實(shí)用新型還會(huì)有各種變化和改進(jìn),這些變化和改進(jìn)都落入要求保護(hù)的本實(shí)用新型范圍內(nèi)。本實(shí)用新型要求保護(hù)范圍由所附的權(quán)利要求書(shū)及其等效物界定。
【主權(quán)項(xiàng)】
1.一種用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:包括可編程邏輯器件、DSP處理器、第一整形電路、第二整形電路、鍵盤、顯示器和通訊接口,所述第一整形電路的輸入端外接被測(cè)電能表的電能脈沖,所述第二整形電路的輸入端外接被測(cè)電能表的時(shí)鐘脈沖,所述可編程邏輯器件內(nèi)設(shè)置有電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器,所述第一整形電路的輸出端、標(biāo)準(zhǔn)電能表電能高頻脈沖端分別與電能脈沖數(shù)計(jì)數(shù)器相連接,所述第二整形電路的輸出端、標(biāo)準(zhǔn)電能表時(shí)鐘高頻脈沖端分別與時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還通過(guò)數(shù)據(jù)總線與DSP處理器進(jìn)行通信,所述DSP處理器通過(guò)地址總線分別與電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器相連接,所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器還分別通過(guò)中斷信號(hào)線與DSP處理器相連接,所述鍵盤、顯示器和通訊接口分別與DSP處理器相連接。2.根據(jù)權(quán)利要求1所述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述電能脈沖數(shù)計(jì)數(shù)器、時(shí)鐘脈沖數(shù)計(jì)數(shù)器均為32位計(jì)數(shù)器,所述32位計(jì)數(shù)器為帶鎖存的32位計(jì)數(shù)器。3.根據(jù)權(quán)利要求1所述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述可編程邏輯器件為CPLD芯片,所述CPLD芯片的型號(hào)為EPM7128SLC84。4.根據(jù)權(quán)利要求1所述的用于電能表電能及時(shí)鐘脈沖的同時(shí)采集電路,其特征在于:所述DSP處理器的型號(hào)為TMS320F28234。
【文檔編號(hào)】G08C19/00GK205720636SQ201620563361
【公開(kāi)日】2016年11月23日
【申請(qǐng)日】2016年6月13日
【發(fā)明人】劉建, 蘇慧玲, 宋瑞鵬, 王忠東, 蔡奇新, 徐晴
【申請(qǐng)人】國(guó)網(wǎng)江蘇省電力公司電力科學(xué)研究院, 國(guó)家電網(wǎng)公司