本實(shí)用新型涉及微波通信中的微波測(cè)量技術(shù)領(lǐng)域,特別涉及一種寬帶微波測(cè)頻裝置。
背景技術(shù):
瞬時(shí)頻率測(cè)量是現(xiàn)代電子戰(zhàn)中的一項(xiàng)關(guān)鍵技術(shù),對(duì)敵方的偵查、干擾、對(duì)抗與信息俘獲都需要首先偵知對(duì)方的電磁輻射信息。通過瞬時(shí)頻率測(cè)量可以提供最初檢測(cè)到的關(guān)于輸入信號(hào)的威脅分類,可以快速的定位未知信號(hào)的頻段,用以輔助查明敵方電子設(shè)備的類型,數(shù)量等重要信息,利于采取合理的攻擊或應(yīng)對(duì)措施。
利用新興的微波光子技術(shù),通過引入光子技術(shù)來實(shí)現(xiàn)微波系統(tǒng)中較難實(shí)現(xiàn)的信號(hào)處理功能,可以實(shí)現(xiàn)低損耗、小尺寸、輕重量、寬帶寬、電磁干擾免疫的微波信號(hào)處理系統(tǒng)。
現(xiàn)有的瞬時(shí)測(cè)頻芯片工作帶寬較窄,一般為幾百M(fèi)Hz,可測(cè)量的頻率也較低,多用于中頻測(cè)量。僅僅只靠測(cè)頻芯片無法直接對(duì)寬帶微波信號(hào)進(jìn)行頻率測(cè)量。
技術(shù)實(shí)現(xiàn)要素:
有鑒于此,本實(shí)用新型提供一種寬帶微波測(cè)頻裝置,解決現(xiàn)有測(cè)頻芯片無法直接對(duì)寬帶微波信號(hào)進(jìn)行頻率測(cè)量的技術(shù)問題。
本實(shí)用新型通過以下技術(shù)手段解決上述問題:
一種寬帶微波測(cè)頻裝置,包括開關(guān)濾波組件,第一本振源,第二本振源,第一混頻器,第二混頻器,第一濾波器,第二濾波器,分頻器,測(cè)頻芯片和FPGA;
所述開關(guān)濾波組件的輸入端用于接收微波信號(hào),所述開關(guān)濾波組件的輸出端與所述第一混頻器的第一輸入端連接,所述第一混頻器的輸出端與所述第一濾波器的輸入端連接,所述第一濾波器的輸出端與所述第二混頻器的第一輸入端連接,所述第二混頻器的輸出端與所述第二濾波器的輸入端連接,所述第二濾波器的輸出端與所述分頻器的輸入端連接,所述分頻器的輸出端與所述測(cè)頻芯片的輸入端連接,所述測(cè)頻芯片的輸入輸出端與所述FPGA的輸入輸出端連接,所述FPGA的輸出端分別與所述開關(guān)濾波組件的輸入端和所述第一本振源的輸入端連接,所述第一本振源的輸出端與所述第一混頻器的第二輸入端連接,所述第二本振源的輸出端與所述第二混頻器的第二輸入端連接;
所述FPGA用于計(jì)算并輸出測(cè)試微波頻率。
進(jìn)一步的,所述測(cè)頻芯片的頻率測(cè)量范圍為200~600MHz。
進(jìn)一步的,所述FPGA用于當(dāng)檢測(cè)到有信號(hào)輸入所述測(cè)頻芯片時(shí),控制所述第一本振源輸出預(yù)設(shè)固定頻率。
進(jìn)一步的,所述第一本振源的輸出頻率范圍為10.0~21.2GHz,步進(jìn)為0.8GHz。
進(jìn)一步的,所述分頻器是二分頻器。
進(jìn)一步的,所述第一濾波器為帶通濾波器,所述第一濾波器的通帶為3.2~4.0GHz。
進(jìn)一步的,所述第二濾波器為帶通濾波器,所述第二濾波器的通帶為0.4~1.2GHz。
本實(shí)用新型提供的一種寬帶微波測(cè)頻裝置,通過開關(guān)濾波組件對(duì)輸入的微波信號(hào)進(jìn)行預(yù)處理,通過第一混頻器、第一濾波器和第二混頻器、第二濾波器將輸入的微波信號(hào)變換至測(cè)頻芯片的測(cè)試范圍內(nèi),再通過測(cè)頻芯片測(cè)出變頻后的頻率,最后通過FPGA計(jì)算并輸出測(cè)試微波頻率。相較于現(xiàn)有技術(shù),本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單,操作方便,能夠利用現(xiàn)有的測(cè)頻芯片實(shí)現(xiàn)寬帶微波測(cè)頻。
附圖說明
圖1是本實(shí)用新型一種寬帶微波測(cè)頻裝置的結(jié)構(gòu)示意圖。
具體實(shí)施方式
以下將結(jié)合附圖和優(yōu)選實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步的說明。這些附圖均為簡(jiǎn)化的示意圖,僅以示意方式說明本實(shí)用新型的基本結(jié)構(gòu),因此其僅顯示與本實(shí)用新型有關(guān)的構(gòu)成,并不限制本實(shí)用新型與現(xiàn)有結(jié)構(gòu)的結(jié)合。
參見圖1,本實(shí)施例提供一種寬帶微波測(cè)頻裝置,包括開關(guān)濾波組件11,第一本振源12,第二本振源13,第一混頻器14,第二混頻器15,第一濾波器16,第二濾波器17,分頻器18,測(cè)頻芯片19和FPGA 20。
其中,所述開關(guān)濾波組件11的輸入端用于接收微波信號(hào),所述開關(guān)濾波組件11的輸出端與所述第一混頻器14的第一輸入端連接,所述第一混頻器14的輸出端與所述第一濾波器16的輸入端連接,所述第一濾波器16的輸出端與所述第二混頻器15的第一輸入端連接,所述第二混頻器15的輸出端與所述第二濾波器17的輸入端連接,所述第二濾波器17的輸出端與所述分頻器18的輸入端連接,所述分頻器18的輸出端與所述測(cè)頻芯片19的輸入端連接,所述測(cè)頻芯片19的輸入輸出端與所述FPGA 20的輸入輸出端連接,所述FPGA 20輸出端分別與所述開關(guān)濾波組件11的輸入端和所述第一本振源12的輸入端連接,所述第一本振源12的輸出端與所述第一混頻器14的第二輸入端連接,所述第二本振源13的輸出端與所述第二混頻器15的第二輸入端連接。所述FPGA 20用于計(jì)算并輸出測(cè)試頻率。
在上述方式中,通過開關(guān)濾波組件11對(duì)輸入的微波信號(hào)進(jìn)行預(yù)處理,通過第一混頻器14、第一濾波器16和第二混頻器15、第二濾波器17將輸入的微波信號(hào)變換至測(cè)頻芯片19的測(cè)試范圍內(nèi),再通過測(cè)頻芯片19測(cè)出變頻后的頻率,最后通過FPGA 20計(jì)算并輸出測(cè)試微波頻率。相較于現(xiàn)有技術(shù),本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單,操作方便,能夠利用現(xiàn)有的測(cè)頻芯片實(shí)現(xiàn)寬帶微波測(cè)頻。
在一個(gè)較佳的實(shí)施方式中,所述寬帶微波測(cè)頻裝置用于6~18G寬帶微波測(cè)頻。所述測(cè)頻芯片19的頻率測(cè)量范圍為200~600MHz,所述FPGA 20用于當(dāng)檢測(cè)到有信號(hào)輸入所述測(cè)頻芯片19時(shí),控制所述第一本振源12輸出預(yù)設(shè)固定頻率。所述第一本振源12的輸出頻率范圍為10.0~21.2GHz,步進(jìn)為0.8GHz。所述分頻器18是二分頻器。
本實(shí)用新型的寬帶微波測(cè)頻裝置可將6~18GHz微波信號(hào)通過開關(guān)濾波組件11濾除干擾信號(hào),通過第一混頻器14、第一濾波器16和第二混頻器15、第二濾波器17的兩次混頻濾波以及二分頻器一次二分頻處理后可得到0.2~0.6GHz信號(hào)輸入到測(cè)頻芯片19。其中,測(cè)頻芯片19的頻率測(cè)量范圍為0.2~0.6GHz;第一本振源12是一個(gè)可控掃頻源,輸出頻率范圍為10.0~21.2GHz,步進(jìn)為0.8GHz。
下面以輸入9GHz的微波信號(hào)為例來說明具體的工作過程:
將9GHz的微波信號(hào)通過開關(guān)濾波組件11濾除干擾信號(hào),當(dāng)FPGA 20檢測(cè)到有信號(hào)輸入測(cè)頻芯片19,第一本振源12輸出12.4GHz固定頻率。經(jīng)第一混頻器14輸出為3.4GHz,該頻率位于第一濾波器16的通帶(3.2~4.0GHz)內(nèi);再經(jīng)第二混頻器15輸出為1GHz,該頻率位于第二濾波器17的通帶(0.4~1.2GHz)內(nèi);經(jīng)二分頻器后為0.5GHz,位于測(cè)頻芯片19的測(cè)量頻率范圍0.2~0.6GHz內(nèi),便可測(cè)出該頻率。通過FPGA 20運(yùn)算并輸出測(cè)試的微波頻率。
在本實(shí)施例中,設(shè)輸入微波信號(hào)的頻率為X,設(shè)第一本振源輸出頻率為Y,則:3.2≤Y-X≤4,
4.4-(Y-X)=2Z,X=2Z+Y-4.4。
最后說明的是,以上實(shí)施例僅用以說明本實(shí)用新型的技術(shù)方案而非限制,盡管參照較佳實(shí)施例對(duì)本實(shí)用新型進(jìn)行了詳細(xì)說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解,可以對(duì)本實(shí)用新型的技術(shù)方案進(jìn)行修改或者等同替換,而不脫離本實(shí)用新型技術(shù)方案的宗旨和范圍,其均應(yīng)涵蓋在本實(shí)用新型的權(quán)利要求范圍當(dāng)中。