本實用新型涉及自動化測試控制技術(shù),具體為一種自動化測試電參數(shù)的控制器。
背景技術(shù):
傳統(tǒng)的自動化測試控制器與外圍設備采用一體式設計,其功能設計基本根據(jù)應用目標而定,形式多樣,但一款機型一般只針對一種測試應用,無法在原有的結(jié)構(gòu)上加以擴展或改進以適應用戶的需求增加,實用性不足。往往在此情況下需要重新設計,這既給用戶增加經(jīng)濟成本,也同時帶來升級維護上的不便?;谶@種情況,亟需設計出一種具有良好擴展功能的自動化控制器。
技術(shù)實現(xiàn)要素:
為了克服現(xiàn)有技術(shù)提及的缺點,本實用新型提供一種分離式、可拓展的自動化測試電參數(shù)的控制器,用于對電子產(chǎn)品測試儀器、外圍設備的控制。
本實用新型解決其技術(shù)問題所采用技術(shù)方案為:一種自動化測試電參數(shù)的控制器,包括主控制處理器、數(shù)據(jù)接口模塊、伺服驅(qū)動器、開關(guān)電源模塊、第一濾波器和第二濾波器;所述數(shù)據(jù)接口模塊與所述主控制處理器通訊連接,接入不同的測試儀器并實現(xiàn)對電參數(shù)測試數(shù)據(jù)的傳輸;所述第一濾波器的輸入端為交流電輸入端,所述第一濾波器的輸出端依次電氣連接所述開關(guān)電源模塊以及主控制處理器;所述第二濾波器的兩端分別電氣連接所述第一濾波器的輸出端和所述伺服驅(qū)動器;所述主控制處理器控制連接所述伺服驅(qū)動器,所述主控制處理器接收所述數(shù)據(jù)接口模塊傳輸?shù)臄?shù)據(jù)并處理后,對所述伺服驅(qū)動器發(fā)出控制指令。
所述主控制處理器采用基于FPGA(Field-Programmable Gate Array,即現(xiàn)場可編程門陣列)的嵌入式ARM處理器,利用ARM處理器來控制FPGA進行數(shù)據(jù)采集,先將采集數(shù)據(jù)線保存到FPGA內(nèi)部,當達到一個采集周期時由ARM處理器取走數(shù)據(jù),上傳到上位機;此種設計有效提高數(shù)據(jù)采集的實時性。
所述數(shù)據(jù)接口模塊包括輸入輸出(I/O)點、RS232控制串口、USB通訊口、伺服電源輸出口、伺服電機編碼口和LAN口。LAN口與上位機進行通信,接收上位機的控制指令和上傳采集的測試數(shù)據(jù);輸入輸出(I/O)點用于外部24V電壓信號的輸入輸出;RS232控制串口和USB通訊口用于控制器與帶有串口或USB的測試儀器通訊,采集測試數(shù)據(jù);伺服電源輸出口、伺服電機編碼口用于控制伺服變壓器運行,提供伺服變壓器動力,輸出為三相電(0-326V,2.5A),精準輸出電壓。
所述主控制處理器上還安裝有散熱器,所述的散熱器包括散熱風扇和格柵,用于排放控制器內(nèi)部電氣件產(chǎn)生的熱量。
所述開關(guān)電源模塊集成了防短路裝置和抗干擾裝置,減少外部干擾,保證每個輸出控制口有足夠的電流驅(qū)動外接設備。
本實用新型的有益效果是:本控制器實現(xiàn)了對電參數(shù)測試環(huán)境的控制,可通過數(shù)據(jù)接口模塊接入不同的電參數(shù)測試儀器以及接入伺服變壓器輸出指定電壓,提高控制器的拓展性,節(jié)約了硬件成本;采用了嵌入式控制系統(tǒng)結(jié)構(gòu),并在控制器內(nèi)部實現(xiàn)濾波器、開關(guān)電源、伺服驅(qū)動器、散熱器、通信接口模塊的結(jié)構(gòu),這樣利用與外圍設備的分離式設計,通過多類型的數(shù)據(jù)接口接入不同的測試儀器,實現(xiàn)對電參數(shù)測試的可拓展性,并設有獨立通風設計,降低控制器內(nèi)部積熱,提高了整體性能。
附圖說明
圖1為本實用新型的結(jié)構(gòu)框圖;
圖2為本實用新型的主控制處理器結(jié)構(gòu)平面示意圖。
具體實施方式
下面結(jié)合附圖對本實用新型進行進一步的說明。
如圖1和圖2所示,一種自動化測試電參數(shù)的控制器,包括主控制處理器1、數(shù)據(jù)接口模塊、伺服驅(qū)動器、開關(guān)電源模塊、第一濾波器和第二濾波器;所述數(shù)據(jù)接口模塊與所述主控制處理器通訊連接,接入不同的測試儀器并實現(xiàn)對電參數(shù)測試數(shù)據(jù)的傳輸;所述第一濾波器的輸入端為交流電輸入端,所述第一濾波器的輸出端依次電氣連接所述開關(guān)電源模塊以及主控制處理器;所述第二濾波器的兩端分別電氣連接所述第一濾波器的輸出端和所述伺服驅(qū)動器;所述主控制處理器控制連接所述伺服驅(qū)動器,所述主控制處理器接收所述數(shù)據(jù)接口模塊傳輸?shù)臄?shù)據(jù)并處理后,對所述伺服驅(qū)動器發(fā)出控制指令;濾波器是對控制器工作輸入電源進行特定頻率的頻點意外的頻率進行有效濾除,得到特定頻率的電源信號,供控制器內(nèi)部電氣件的使用;伺服驅(qū)動器主要用于驅(qū)動外接的伺服變壓器,特別是通過接收上位機發(fā)來的控制指令,控制伺服變壓器內(nèi)部伺服馬達的運行,達到控制伺服變壓器精準輸出電壓的功能。
所述主控制處理器采用基于FPGA(Field-Programmable Gate Array,即現(xiàn)場可編程門陣列)的嵌入式ARM處理器,利用ARM處理器來控制FPGA進行數(shù)據(jù)采集,先將采集數(shù)據(jù)線保存到FPGA內(nèi)部,當達到一個采集周期時有ARM處理器取走數(shù)據(jù),上傳到上位機;此種設計有效提高數(shù)據(jù)采集的實時性。
所述主控制處理器上還安裝有散熱器3,所述的散熱器包括散熱風扇和格柵,用于排放控制器內(nèi)部電氣件產(chǎn)生的熱量。
所述開關(guān)電源模塊集成了防短路裝置和抗干擾裝置,減少外部干擾,保證每個輸出控制口有足夠的電流驅(qū)動外接設備。
如圖2所示,主控制處理器1上集成有所述數(shù)據(jù)接口模塊,包括有電源輸入口21、USB接口25、輸入輸出(I/O)點(控制信號輸入口27和控制信號輸出口24)、RS232控制串口28、USB通訊口25、伺服電源輸出口22、伺服電機編碼口23和LAN口(通訊網(wǎng)口)26。LAN口與上位機進行通信,接收上位機的控制指令和上傳采集的測試數(shù)據(jù);輸入輸出(I/O)點用于外部24V電壓信號的輸入輸出;RS232控制串口和USB通訊口用于控制器與帶有串口或USB的測試儀器通訊,采集測試數(shù)據(jù);伺服電源輸出口、伺服電機編碼口用于控制伺服變壓器運行,提供伺服變壓器動力,輸出為三相電(0-326V,2.5A),精準輸出電壓。
本實用新型采用了嵌入式控制系統(tǒng)結(jié)構(gòu),并在控制器內(nèi)部實現(xiàn)濾波器、開關(guān)電源、伺服驅(qū)動器、散熱器、通信接口模塊的結(jié)構(gòu),這樣利用與外圍設備的分離式設計,通過多類型的數(shù)據(jù)接口接入不同的測試儀器,實現(xiàn)對電參數(shù)測試的可拓展性,并設有獨立通風設計,降低控制器內(nèi)部積熱,提高了整體性能;本實用新型提高了實用性能和經(jīng)濟性,適應于不同配置的安裝需求。
以上所述者,僅為本新型的較佳實施例而已,當不能以此限定本新型實施的范圍,即大凡依本新型申請專利范圍及新型說明內(nèi)容所作的簡單等效變化與修飾,皆仍屬本新型專利涵蓋的范圍內(nèi)。