本實用新型涉及加速度傳感器領域,尤其涉及一種兼容高低電平自檢的加速度傳感器。
背景技術:
在加速度傳感器被安裝到某一設備上之后,用戶需要定期檢查加速度傳感器的工作狀態(tài)。
大部分的加速度傳感器都具有自檢功能,在自檢端輸入定義的信號,加速度傳感器就會輸出自檢信號。一般情況下,定義觸發(fā)自檢的電平是固定的,無法改變,而不同的客戶會需要不同的觸發(fā)電平。
所以,本實用新型提出一種兼容高低電平自檢的加速度傳感器。
技術實現要素:
本實用新型所要解決的技術問題是,提供一種兼容高低電平自檢的加速度傳感器,能夠被高電平或者低電平觸發(fā)自檢。
為了解決上述問題,本實用新型提供了一種兼容高低電平自檢的加速度傳感器,包括:傳感器芯片;高電平自檢模塊,與所述傳感器芯片相連,用于將高電平信號轉化為觸發(fā)信號,觸發(fā)所述傳感器芯片自檢;低電平自檢模塊,與所述傳感器芯片相連,用于將低電平信號轉化為觸發(fā)信號,觸發(fā)所述傳感器芯片自檢。
可選的,還包括:信號輸出模塊,所述信號輸出模塊與所述傳感器芯片相連,用于輸出所述傳感器芯片自檢后的輸出信號。
可選的,所述信號輸出模塊包括:運算放大器和第一電容,所述第一電容的第一端與所述運算放大器的正輸入端相連,第二端接地,所述運算放大器的輸出端與所述運算放大器的負輸入端相連。
可選的,所述傳感器芯片包括電源端、信號輸出端、以及自檢信號輸入端,所述傳感器芯片的信號輸出端與所述運算放大器的正輸入端相連。
可選的,所述高電平自檢模塊包括第一電阻、第二電阻、第二電容、以及二極管,所述第一電阻的第一端與所述二極管的負極相連,第二端與所述二極管的正極相連,所述第二電容的第一端與所述第一電阻的第一端相連,第二端與所述第一電阻的第二端相連,所述第二電容的第二端接地,所述第二電阻的第一端與所述第二電容的第一端相連。
可選的,所述低電平自檢功能模塊包括:第三電阻、第四電阻、第五電阻、第三電容、以及晶體管,所述第三電阻的第一端與所述晶體管的源極相連,與所述二極管的負極相連,以及與所述傳感器芯片自檢信號輸入端相連,第二端與所述傳感器芯片的電源端相連,所述第四電阻的第一端與所述晶體管的柵極相連,第二端與所述第三電阻的第二端相連,所述第三電容的第一端與所述第四電阻的第一端相連,第二端與所述第四電阻的第二端相連,所述第五電阻的第一端與所述第三電容的第一端相連,第二端與所述第二電阻的第二端相連,所述晶體管的漏極接地。
可選的,所述高電平自檢模塊和低電平自檢模塊的信號輸入端相連,所述信號輸入端與所述第二電阻的第二端相連,所述高電平自檢模塊和低電平自檢模塊的信號輸出端相連,并且所述信號輸出端與所述傳感器芯片的自檢信號輸入端相連。
本實用新型的兼容高低電平自檢的加速度傳感器,通過將高電平自檢模塊和低電平自檢模塊連接,并將所述高電平自檢模塊和低電平自檢模塊的輸入端與所述傳感器芯片的自檢信號輸入端連接,使得所述加速度傳感器既能被高電平信號觸發(fā)自檢,又能被低電平信號觸發(fā)自檢。
附圖說明
圖1為本實用新型一具體實施方式的兼容高低電平自檢的加速度傳感器的模塊圖;
圖2為本實用新型一具體實施方式的兼容高低電平自檢的加速度傳感器的電路示意圖。
具體實施方式
下面結合附圖對本實用新型提供的兼容高低電平自檢的加速度傳感器的具體實施方式做詳細說明。
請參考圖1,為本實用新型一具體實施方式的兼容高低電平自檢的加速度傳感器的模塊圖。
所述兼容高低電平自檢的加速度傳感器包括:傳感器芯片103;高電平自檢模塊101,與所述傳感器芯片103相連;低電平自檢模塊102,與所述高電平自檢功能模塊101和所述傳感器芯片103相連。
在該具體實施方式中,所述傳感器芯片103為加速度傳感器芯片,所述高電平自檢模塊101用于將高電平信號轉化為觸發(fā)信號,觸發(fā)所述傳感器芯片103自檢,所述低電平自檢模塊102用于將低電平信號轉化為觸發(fā)信號,觸發(fā)所述傳感器芯片103自檢。從而使得所述加速度傳感器能夠在高電平或低電平的激勵下均能觸發(fā)自檢,可以滿足更多用戶的需要。
在另一具體實施方式中,所述加速度傳感器還包括信號輸出模塊,所述信號輸出模塊與所述傳感器芯片相連,用于輸出所述傳感器芯片自檢后的輸出信號。
請參考圖2,為本實用新型一具體實施方式的兼容高低電平自檢的加速度傳感器的電路示意圖。
所述傳感器芯片U2包括電源端Vdd、自檢信號輸入端ST、信號輸出端Vmux、以及接地端GND等,用于接收自檢信號以及輸出自檢結果等。在其他具體實施方式中,可以根據實際需求,選擇其他型號的具有合適功能的傳感器芯片。
所述高電平自檢模塊201包括二極管D1、第一電阻R1、第二電容C2、第二電阻R2,所述第一電阻R1的第一端與所述二極管D1的負極相連,第二端與所述二極管D1的正極相連,所述第二電容C2的第一端與所述第一電阻R1的第一端相連,第二端與所述第一電阻R1的第二端相連,所述第二電容C2的第二端接地,所述第二電阻R2的第一端與所述第二電容C2的第一端相連。
所述低電平自檢模塊202包括第三電阻R3、第四電阻R4、第五電阻R5、第三電容C3、以及晶體管Q1,所述第三電阻R3的第一端與所述晶體管Q1的源極相連,與所述二極管D1的負極相連,以及與所述傳感器芯片U2的自檢信號輸入端ST相連,第二端與所述傳感器芯片U2的電源端Vdd相連,所述第四電阻R4的第一端與所述晶體管Q1的柵極相連,第二端與所述第三電阻R3的第二端相連,所述第三電容C3的第一端與所述第四電阻R4的第一端相連,第二端與所述第四電阻R4的第二端相連,所述第五電阻R5的第一端與所述第三電容C3的第一端相連,第二端與所述第二電阻R2的第二端相連,所述晶體管Q1的漏極接地。
在本具體實施方式中,所述高電平自檢模塊201和低電平自檢模塊202具有共同的輸入端204和輸出端205,兩者的輸入端204相連,兩者的輸出端205相連,所述輸出端205與所述第二電阻R2的第二端和所述第五電阻R5的第二端相連,并且兩者的輸出端205同時接入所述傳感器芯片U2的自檢信號輸入端ST。在其他具體實施方式中,所述高電平自檢模塊201和低電平自檢模塊202還可以具有單獨的輸入端。
電平信號從輸入端204進入,經過高電平自檢模塊201和低電平自檢模塊202的相互配合工作,轉變?yōu)橛|發(fā)信號輸入傳感器芯片U2的自檢信號輸入端ST,觸發(fā)所述傳感器芯片U2自檢。當輸入端204輸入高電平時,所述二極管D1的負極為高電平,低電平自檢模塊202中晶體管Q1導通接地,所述輸出端205的電壓與二極管D1負極的電壓一致,為高電平,輸出至傳感器芯片U2,觸發(fā)所述傳感器芯片U2自檢。當輸入端204輸入低電平時,所述低電平自檢模塊202中晶體管Q1斷開,由于第三電阻R3連接至電源端Vdd,所以所述輸出端205電壓與第三電阻R3的第一端電壓相同,為高電平,從而觸發(fā)所述傳感器芯片U2自檢。
高電平通過高電平自檢模塊201,低電平通過低電平自檢模塊202,將自檢信號傳送到所述傳感器芯片U2,這種連接方式,能夠智能的處理電平信號,不論輸入的是高電平還是低電平,都可以觸發(fā)傳感器芯片U2自檢,更為方便。
具體的,所述高電平自檢模塊201中的第一電阻R1和二極管D1用于限制輸入的電壓,防止高壓損壞接口,所述第二電阻R2為下拉電阻,用于確保懸空時不會觸發(fā)自檢,所述第二電容C2用于去除高頻干擾,防止誤觸發(fā)。
所述低電平自檢模塊202中的第五電阻R5用于限制輸入電流,防止損壞接口,第四電阻R4為下拉電阻,用于確保懸空時不會觸發(fā)自檢,所述晶體管Q1用于使電平反向,所述第三電阻R3用于為晶體管Q1提供靜態(tài)偏置電流。
在其他具體實施方式中,所述高電平自檢模塊201和低電平自檢模塊202可以分別具有各自的輸入端,高電平從所述高電平自檢模塊201的輸入端進入,通過所述高電平自檢模塊201觸發(fā)傳感器芯片U2自檢,低電平從所述低電平自檢模塊202的輸入端進入,通過所述低電平自檢模塊202觸發(fā)傳感器芯片U2自檢。
所述兼容高低電平自檢的加速度傳感器還包括信號輸出模塊203,所述信號輸出模塊203包括運算放大器U1和第一電容C1,所述第一電容C1的第一端與所述運算放大器U1的正輸入端相連,第二端接地,所述運算放大器U1的輸出端與所述運算放大器U1的負輸入端相連。
所述信號輸出模塊203用于接收所述傳感器芯片U2的自檢結果,并將自檢結果輸出。
所述傳感器芯片U2的信號輸出端Vmux與所述信號輸出模塊203中的運算放大器U1的正輸入端相連。自檢信號通過信號輸出端Vmux傳到信號輸出模塊203中,由所述信號輸出模塊203輸出。
本實用新型的兼容高低電平自檢的加速度傳感器,通過將高電平自檢模塊201和低電平自檢模塊202連接,并將所述高電平自檢模塊201和低電平自檢模塊202的輸入端204與所述傳感器芯片U2的自檢信號輸入端ST連接,使得所述加速度傳感器既能被高電平信號觸發(fā)自檢,又能被低電平信號觸發(fā)自檢。
以上所述僅是本實用新型的優(yōu)選實施方式,應當指出,對于本技術領域的普通技術人員,在不脫離本實用新型原理的前提下,還可以做出若干改進和潤飾,這些改進和潤飾也應視為本實用新型的保護范圍。