電壓。而預(yù)設(shè)范圍實(shí)值上可以是依據(jù)處理器容許的供電電壓規(guī)格而設(shè)定的電壓范圍,例如可容許供電電壓的正負(fù)5%,然而并不以此為限。
[0072]在實(shí)際操作上,一種供電電壓對應(yīng)于一個(gè)預(yù)設(shè)范圍,例如主機(jī)板提供的供電電壓包含第一電壓Va_l及第二電壓Va_2,預(yù)設(shè)范圍包含第一范圍及第二范圍。第一電壓Va_l對應(yīng)于第一范圍,第二電壓Va_2對應(yīng)于第二范圍。換言之,于比對供電電壓及預(yù)設(shè)范圍的程序中,比對第一電壓Va_l是否在第一范圍之內(nèi),第二電壓Va_2是否在第二范圍之內(nèi)。當(dāng)?shù)谝浑妷篤a_l在第一范圍之內(nèi)時(shí),表示第一電壓Va_l符合處理器的需求,當(dāng)?shù)谝浑妷篤a_l在第一范圍之外時(shí),表示第一電壓Va_l不符合處理器的需求。同理比對第二電壓乂&_2與第二范圍。
[0073]之后,控制模塊15會再依據(jù)比對預(yù)設(shè)范圍及供電電壓的結(jié)果,產(chǎn)生檢測信號SC。而警示模塊17會依據(jù)控制模塊15產(chǎn)生的檢測信號SC,選擇性地產(chǎn)生警示信號SAL。
[0074]為了方便說明,以下將舉實(shí)際的實(shí)施例進(jìn)行說明。于此實(shí)施例中,處理器插座30提供六種供電電壓,如第一電壓Va_l至第六電壓Va_6。而處理器插座30中有十六個(gè)電性接點(diǎn)分別用以提供第一電壓Va_l至第六電壓Va_6。例如處理器插座30的電性接點(diǎn)31_1?31_3提供第一電壓Va_l、電性接點(diǎn)31_4?31_6提供第二電壓Va_2、電性接點(diǎn)31_7?31_10提供第三電壓Va_3、電性接點(diǎn)31_11?31_12提供第四電壓Va_4、電性接點(diǎn)31_13?31_14主機(jī)板提供第五電壓Va_5、電性接點(diǎn)31_15?31_16提供第六電壓Va_6。
[0075]電壓檢測裝置10的測試接腳13_1?13_16電性連接處理器插座30的電性接點(diǎn)31_1?31_16,而令測試接腳13_1?13_16可以將處理器插座30提供的供電電壓提供給控制模塊15。舉例來說,測試接腳13_1?13_3可以將處理器插座30提供的第一電壓Va_l提供給控制模塊15、測試接腳13_4?13_6將處理器插座30提供的第二電壓Va_2提供給控制模塊15、測試接腳13_7?13_10將處理器插座30提供的第三電壓Va_3提供給控制模塊15、測試接腳13_11?13_12將處理器插座30提供的第四電壓Va_4提供給控制模塊15、測試接腳13_13?13_14將處理器插座30提供的第五電壓Va_5提供給控制模塊15、測試接腳13_15?13_16將處理器插座30提供的第六電壓Va_6提供給控制模塊15。
[0076]控制模塊15依據(jù)檢測到的第一電壓Va_l至第六電壓Va_6,分別比對第一電壓Va_l至第六電壓Va_6與預(yù)設(shè)范圍。預(yù)設(shè)范圍例如第一范圍至第六范圍。換言之,控制模塊15比對第一電壓Va_l與第一范圍,比對第二電壓Va_2與第二范圍,其余以此類推。之后,控制模塊15再依據(jù)第一電壓Va_l至第六電壓Va_6與第一范圍至第六范圍比對的結(jié)果,產(chǎn)生檢測信號SC。
[0077]警示模塊17依據(jù)控制模塊15產(chǎn)生的檢測信號SC,選擇性地產(chǎn)生警示信號,以提示維修人員電壓檢測裝置10檢測的結(jié)果。更詳細(xì)來說,當(dāng)控制模塊15比對第一電壓Va_l至第六電壓Va_6中任一個(gè)值不符合第一范圍至第六范圍時(shí),檢測信號SC將指示警示模塊17產(chǎn)生可以提示處理器插座30提供的供電電壓不符合處理器規(guī)格的警示信號。當(dāng)控制模塊15比對第一電壓Va_l至第六電壓Va_6中的值皆符合第一范圍至第六范圍時(shí),檢測信號SC將指示警示模塊17產(chǎn)生可以提示處理器插座30所提供的供電電壓符合處理器規(guī)格的警示信號。
[0078]請一并參照圖1至圖3及圖4至圖5,圖4為根據(jù)本實(shí)用新型再一實(shí)施例所繪示的控制模塊及警示模塊的功能方塊圖,圖5為根據(jù)本實(shí)用新型再一實(shí)施例所繪示的比對單元中AND門的示意圖。為了方便說明,此實(shí)施例同樣以上述的六種供電電壓、十六個(gè)電性接點(diǎn)31_1?31_16及十六個(gè)測試接腳13_1?13_16為例說明。與前一個(gè)實(shí)施例不同的是,于此實(shí)施例中,控制模塊15a具有取樣單元151a、存儲單元153a及比對單元155a,如圖4所示。取樣單元151a電性連接測試接腳13_1?13_16。當(dāng)測試接腳13_1?13_16中可插拔地連接于處理器插座30的電性接點(diǎn)31_1?31_16時(shí),取樣單元151a可于多個(gè)第一時(shí)點(diǎn)tl_l?tl_n到多個(gè)第六時(shí)點(diǎn)t6_l?t6_n從測試接腳13_1?13_16取得多個(gè)關(guān)連于第一電壓Vb_l至第六電壓Vb_6的取樣電壓。
[0079]舉例來說,測試接腳13_1?13_3可以于多個(gè)第一時(shí)點(diǎn)tl_l?tl_n取得多個(gè)關(guān)連于第一電壓Va_l的第一取樣電壓Vsl_l?Vsl_n,測試接腳13_4?13_6可以于多個(gè)第二時(shí)點(diǎn)t2_l?t2_n接收到多個(gè)關(guān)連于第二電壓Va_2的第二取樣電壓Vs2_l?Vs2_n、測試接腳13_7?13_10可以于多個(gè)第三時(shí)點(diǎn)t3_l?t3_n接收到可以接收到多個(gè)關(guān)連于第三電壓Va_3的第三取樣電壓Vs3_l?Vs3_n、測試接腳13_11?13_12可以于多個(gè)第四時(shí)點(diǎn)t4_l?t4_n接收到多個(gè)關(guān)連于第四電壓Va_4的第四取樣電壓Vs4_l?Vs4_n、測試接腳13_13?13_14可以于多個(gè)第五時(shí)點(diǎn)t5_l?t5_n接收到多個(gè)關(guān)連于第五電壓Va_5的第五取樣電壓Vs5_l?Vs5_n、測試接腳13_15?13_16可以于多個(gè)第六時(shí)點(diǎn)t6_l?t6_n接收到多個(gè)關(guān)連于第六電壓Va_6的第六取樣電壓Vs6_l?Vs6_n,其中第一取樣電壓Vsl_l?Vsl_n到第六取樣電壓Vs6_l?Vs6_n可存儲于取樣單元151a內(nèi)部的存儲器中。于其他實(shí)施例中,第一取樣電壓Vsl_l?Vsl_n到第六取樣電壓Vs6_l?Vs6_n亦可存儲于存儲單元153中。而存儲單元153a亦用以存儲預(yù)設(shè)范圍,例如第一范圍到第六范圍。
[0080]比對單元155a電性連接取樣單元151a及存儲單元153a。比對單元155a用以比對第一電壓至第六電壓的值與第一范圍至第六范圍,以產(chǎn)生檢測信號SC。舉例來說,比對單元155a依據(jù)第一電壓Vc_l與第一范圍比對的結(jié)果產(chǎn)生第一比對信號SP_1,依據(jù)第二電壓Vc_2與第二范圍比對的結(jié)果產(chǎn)生第二比對信號SP_2,同理產(chǎn)生第三比對信號SP_3到第六比對信號SP_6。如圖5所示,比對單元155a再通過AND門或NAND門,接收第一比對信號SP_1到第六比對信號SP_6,據(jù)以產(chǎn)生檢測信號SC,如圖5所示。之后,比對單元155再將產(chǎn)生的檢測信號SC輸出給警示模塊17,由警示模塊17據(jù)以產(chǎn)生警示信號。
[0081]請一并參照圖1至圖3及圖6,圖6為根據(jù)本實(shí)用新型另一實(shí)施例所繪示的控制模塊及警示模塊的功能方塊圖。為了方便說明,此實(shí)施例同樣以上述的六種供電電壓、十六個(gè)電性接點(diǎn)31_1?31_16及十六個(gè)測試接腳13_1?13_16為例說明。然而,與圖4所示的實(shí)施例不同的是,本實(shí)施例的控制模塊15b具有取樣單元151b、存儲單元153b及比對單元155b外,更具有計(jì)算單元157b。
[0082]計(jì)算單元157b電性連接取樣單元151b、存儲單元153b及比對單元155b。計(jì)算單元157b用以依據(jù)取樣單元151b取得的第一取樣電壓Vsl_l?Vsl_n到第六取樣電壓Vs6_l?Vs6_n計(jì)算第一電壓Vb_l至第六電壓Vb_6的值。舉例來說,第一電壓Vb_l的值可以為第一取樣電壓Vs 1_1?Vsl_n的算術(shù)平均值,第二電壓Vb_2的值可以為第一取樣電壓Vs2_l?Vs2_n的算術(shù)平均值,第三電壓Vb_3的值到第六電壓Vb_2的值以此類推。于其他實(shí)施例中,計(jì)算單元157b亦可以依據(jù)部分的第一取樣電壓Vsl_l?Vsl_n計(jì)算第一電壓Vc_l。具體來說,計(jì)算單元157b擷取部分的第一取樣電壓Vsl_l?Vsl_n,例如第一取樣電壓Vsl_10?Vsl_25,并計(jì)算第一取樣電壓Vsl_10?Vsl_25的算術(shù)平均值作為第一電壓Vc_l的值。計(jì)算單元157b所擷取的第一取樣電壓可以是去掉第一取樣電壓Vsl_l?Vsl_n中較為突出的電壓值,例如超出平均太多或低于平均值太多的電壓值,而剩下的第一取樣電壓,據(jù)以避免太高或太低的電壓值影響檢測的結(jié)果。同理,計(jì)算單元157b亦可以對第二取樣電壓Vs2_l?¥82_11到第六取樣電壓Vs6_l?Vs6_n采用同樣的方式計(jì)算出第二電壓Vc_2至第六電壓Vc_6的值。本實(shí)施例計(jì)算單元157b擷取部分第一取樣電壓的技術(shù)手段非用以限制本實(shí)用新型,所屬技術(shù)領(lǐng)域技術(shù)人員亦可以其他合適的手段擷取部分的第一取樣電壓。
[0083]于實(shí)際例子中,第一取樣電壓Vsl_l?Vsl_n可以是測試接腳13_1?13_3各別取樣多次的結(jié)果。更詳細(xì)來說,測試接腳13_1?13_3可以于不同的時(shí)點(diǎn),從處理器插座30的電性接點(diǎn)31_1?31_3取得多個(gè)第一取樣電壓Vsl_l?Vsl_n,換言之,測試接腳13_1?13_3可以于第一時(shí)點(diǎn)tl_l取得關(guān)連于第一電壓Vc_l的第一取樣電壓Vsl_l,于第一時(shí)點(diǎn)tl_2取得關(guān)連于第一電壓Vc_l的第一取樣電壓Vsl_2,…于第一時(shí)點(diǎn)tl_n取得第一取樣電壓Vsl_n。而同理測試接腳13_4?13_6可以于第二時(shí)點(diǎn)t2_l?t2_n取得關(guān)連于第二電壓Vc_2的第二取樣電壓Vs2_l?Vs2_n。電壓檢測裝置10可以采用輪詢的方式,分時(shí)采集關(guān)連于第一電壓Vc_l至第六電壓Vc_6的第一取樣電壓Vsl_l?Vsl_n至第六取樣電壓Vs6_l?Vs6_n。也就是說,在采集完第一取樣電壓Vsl_l?Vsl_n候,采集第二取樣電壓Vs2_l?Vs2_n,再采集第三取樣電壓Vs3_l?Vs3_n,之后以此類推。本實(shí)施例不限制電壓檢測裝置10米集第一取樣電壓Vsl_l?Vsl_n至第六取樣電壓Vs6_l?Vs6_n的順序,并且上述第一取樣電壓Vsl_l?Vsl_n至第六取樣電壓Vs6_l?Vs6_n的取樣數(shù)量亦可不同。
當(dāng)前第2頁
1 
2 
3