智能變電站二次設(shè)備調(diào)試分析平臺的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種智能變電站調(diào)試分析平臺,尤其涉及一種智能變電站二次設(shè)備調(diào)試分析平臺。
【背景技術(shù)】
[0002]智能變電站是采用先進、可靠、集成和環(huán)保的智能設(shè)備,以全站信息數(shù)字化、通信平臺網(wǎng)絡(luò)化、信息共享標準化為基本要求,自動完成信息采集、測量、控制、保護、計量和檢測等基本功能,同時,具備支持電網(wǎng)實時自動控制、智能調(diào)節(jié)、在線分析決策和協(xié)同互動等高級功能的變電站。對于智能變電站的調(diào)試分析平臺,現(xiàn)有技術(shù)只能對網(wǎng)絡(luò)上的SV、GOOSE報文進行抓包、分析,缺少對二次設(shè)備進行完整調(diào)試,并且不能夠發(fā)送GOOSE報文,更不能進行MMS通彳目調(diào)試。
【實用新型內(nèi)容】
[0003]本實用新型的目的就在于為了解決上述問題而提供一種智能變電站二次設(shè)備調(diào)試分析平臺。
[0004]本實用新型通過以下技術(shù)方案來實現(xiàn)上述目的:
[0005]一種智能變電站二次設(shè)備調(diào)試分析平臺,包括嵌入式CPU系統(tǒng)、時鐘模塊、FPGA和智能終端,所述FPGA的信號端與所述嵌入式CPU系統(tǒng)的信號端連接,所述FPGA上設(shè)置有多個光以太接口,所述FPGA通過所述光以太接口與合并單元、光數(shù)字保護和所述智能終端連通并通信,所述時鐘模塊的信號端與所述FPGA的時鐘信號端連接,所述嵌入式CPU系統(tǒng)上設(shè)置有電以太網(wǎng)口。
[0006]優(yōu)選地,所述時鐘模塊滿足IEEE 1588或光IRIG-B對時。
[0007]進一步,所述嵌入式CPU系統(tǒng)通過所述電以太網(wǎng)口與多個智能裝置連接。
[0008]具體地,所述智能裝置包括保護、測控和錄波器,所述嵌入式CPU系統(tǒng)和所述智能裝置之間通過MMS通信連接。
[0009]具體地,所述嵌入式CPU系統(tǒng)上設(shè)置有VGA輸出端口和外部輸入端口,所述嵌入式(PU系統(tǒng)通過所述VGA輸出端口與顯示設(shè)備連接,所述嵌入式CPU系統(tǒng)通過所述外部輸入端口與輸入設(shè)備連接。
[0010]本實用新型的有益效果在于:
[0011]本實用新型智能變電站二次設(shè)備調(diào)試分析平臺簡化智能變電站二次系統(tǒng)應用功能測試和集成調(diào)試的復雜度,提高智能變電站二次系統(tǒng)測試和集成調(diào)試的效率和水平,使得接收報文的時標能精確到納秒級,同步發(fā)送多組報文,并對報文進行實時檢測告警,并能夠準確完整的解析SCD。
【附圖說明】
[0012]圖1是本實用新型所述智能變電站二次設(shè)備調(diào)試分析平臺的結(jié)構(gòu)框圖。
【具體實施方式】
[0013]下面結(jié)合附圖對本實用新型作進一步說明:
[0014]如圖1所示,本實用新型智能變電站二次設(shè)備調(diào)試分析平臺,包括嵌入式CPU系統(tǒng)、時鐘模塊、FPGA和智能終端,F(xiàn)PGA的信號端與嵌入式CPU系統(tǒng)的信號端連接,F(xiàn)PGA上設(shè)置有多個光以太接口,F(xiàn)PGA通過光以太接口與合并單元、光數(shù)字保護和智能終端連通并通信,時鐘模塊的信號端與FPGA的時鐘信號端連接,嵌入式CPU系統(tǒng)上設(shè)置有電以太網(wǎng)口,嵌入式CPU系統(tǒng)通過電以太網(wǎng)口與多個智能裝置連接,時鐘模塊滿足IEEE 1588或光IRIG-B對時,智能裝置包括保護、測控和錄波器,嵌入式CPU系統(tǒng)和智能裝置之間通過MMS通信連接,嵌入式CPU系統(tǒng)上設(shè)置有VGA輸出端口和外部輸入端口,嵌入式CPU系統(tǒng)通過VGA輸出端口與顯示設(shè)備連接,嵌入式CPU系統(tǒng)通過外部輸入端口與輸入設(shè)備連接。
[0015]本實用新型智能變電站二次設(shè)備調(diào)試分析平臺的具有下述多種功能:
[0016]變電站全站系統(tǒng)配置文件(SCD)可視化分析:FPGA和嵌入式CPU系統(tǒng)通過對S⑶文件的解析進行圖形高可視化處理,實現(xiàn)直觀的全站高可視化分析,由本平臺的主界面的網(wǎng)絡(luò)連接圖和邏輯連接圖,可進行可視化方式查看、分析全站或各個間隔內(nèi)的IED網(wǎng)絡(luò)連接情況、虛通道、虛端子連接情況等,使得調(diào)測、分析過程更加直觀、簡單、快捷。平臺通過顯示設(shè)備和輸入設(shè)備實現(xiàn)支持高可視化查看和用戶的自由交互,用戶能任意選擇需要查看的IED,根據(jù)模型對IED進行不同層級的展開,其中顯示設(shè)備為顯示器或通過無線網(wǎng)路連接的智能顯不終端等,輸入設(shè)備為鼠標、鍵盤等。
[0017]網(wǎng)絡(luò)報文監(jiān)視:PFGA通過光以太網(wǎng)口對變電站的過程層進行監(jiān)控,判斷網(wǎng)絡(luò)報文故障,并通過光以太網(wǎng)口接收合并單元輸出的SV數(shù)據(jù),支持SV實時報文分析和SV實時波形分析,PFGA接收光數(shù)字保護和智能終端發(fā)送的goose數(shù)據(jù),且可將其模擬并通過光以太網(wǎng)口將模擬的goose數(shù)據(jù)發(fā)送至智能終端,支持GOOSE實時報文分析、和GOOSE實時圖形分析功能。
[0018]SCL版本比對:通過對不同歷史時期的S⑶配置文件進行比較,核對。能夠從不同業(yè)務角度,針對不同版本的SCD文件執(zhí)行差異比較,支持比較結(jié)果的歸檔與歷史查詢,支持比較結(jié)果的導出保存。
[0019]麗S模型檢查:嵌入式CPU系統(tǒng)通過電以太網(wǎng)卡和麗S通信的方式在線讀取設(shè)備上的模型,并與SCD配置文件中的模型進行比對,檢查出不相符的數(shù)據(jù)項。
[0020]本實用新型采用FPGA,使得接收報文的時標能精確到納秒級,同步發(fā)送多組報文,采用高精度時鐘模塊為FPGA和CPU系統(tǒng)提供精確的對時,能完整解析SCD,準確率達到100%,可以對保護、測控、錄波器等智能裝置進行MMS通信測試,對網(wǎng)絡(luò)報文進行實時監(jiān)測并智能告警。
[0021]本實用新型的技術(shù)方案不限于上述具體實施例的限制,凡是根據(jù)本實用新型的技術(shù)方案做出的技術(shù)變形,均落入本實用新型的保護范圍之內(nèi)。
【主權(quán)項】
1.一種智能變電站二次設(shè)備調(diào)試分析平臺,其特征在于:包括嵌入式CPU系統(tǒng)、時鐘模塊、FPGA和智能終端,所述FPGA的信號端與所述嵌入式CPU系統(tǒng)的信號端連接,所述FPGA上設(shè)置有多個光以太接口,所述FPGA通過所述光以太接口與合并單元、光數(shù)字保護和所述智能終端連通并通信,所述時鐘模塊的信號端與所述FPGA的時鐘信號端連接,所述嵌入式CPU系統(tǒng)上設(shè)置有電以太網(wǎng)口。2.根據(jù)權(quán)利要求1所述的智能變電站二次設(shè)備調(diào)試分析平臺,其特征在于:所述時鐘模塊滿足IEEE 1588或光IRIG-B對時。3.據(jù)權(quán)利要求1所述的智能變電站二次設(shè)備調(diào)試分析平臺,其特征在于:所述嵌入式CPU系統(tǒng)通過所述電以太網(wǎng)口與多個智能裝置連接。4.據(jù)權(quán)利要求3所述的智能變電站二次設(shè)備調(diào)試分析平臺,其特征在于:所述智能裝置包括保護、測控和錄波器,所述嵌入式CPU系統(tǒng)和所述智能裝置之間通過MMS通信連接。5.據(jù)權(quán)利要求1所述的智能變電站二次設(shè)備調(diào)試分析平臺,其特征在于:所述嵌入式CPU系統(tǒng)上設(shè)置有VGA輸出端口和外部輸入端口,所述嵌入式CPU系統(tǒng)通過所述VGA輸出端口與顯示設(shè)備連接,所述嵌入式CPU系統(tǒng)通過所述外部輸入端口與輸入設(shè)備連接。
【專利摘要】本實用新型公開了一種智能變電站二次設(shè)備調(diào)試分析平臺,包括嵌入式CPU系統(tǒng)、時鐘模塊、FPGA和智能終端,所述FPGA的信號端與所述嵌入式CPU系統(tǒng)的信號端連接,所述FPGA上設(shè)置有多個光以太接口,所述FPGA通過所述光以太接口與合并單元、光數(shù)字保護和所述智能終端連通并通信,所述時鐘模塊的信號端與所述FPGA的時鐘信號端連接,所述嵌入式CPU系統(tǒng)上設(shè)置有電以太網(wǎng)口。本實用新型智能變電站二次設(shè)備調(diào)試分析平臺簡化智能變電站二次系統(tǒng)應用功能測試和集成調(diào)試的復雜度,提高智能變電站二次系統(tǒng)測試和集成調(diào)試的效率和水平,使得接收報文的時標能精確到納秒級,同步發(fā)送多組報文,并對報文進行實時檢測告警,并能夠準確完整的解析SCD。
【IPC分類】G01R31/00
【公開號】CN204679570
【申請?zhí)枴緾N201520429108
【發(fā)明人】周世敏
【申請人】成都滕達科技有限公司
【公開日】2015年9月30日
【申請日】2015年6月19日