欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種帶信號(hào)源的測(cè)試底板的制作方法

文檔序號(hào):10157181閱讀:399來(lái)源:國(guó)知局
一種帶信號(hào)源的測(cè)試底板的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型屬于集成電路測(cè)試技術(shù)領(lǐng)域,尤其是涉及一種帶信號(hào)源的測(cè)試底板。
【背景技術(shù)】
[0002]隨著現(xiàn)代科技的發(fā)展,各領(lǐng)域逐步實(shí)現(xiàn)自動(dòng)檢測(cè)和智能控制,自動(dòng)監(jiān)測(cè)、控制的產(chǎn)品在工業(yè)、航空、航天等多領(lǐng)域的得到廣泛應(yīng)用。自動(dòng)監(jiān)測(cè)和智能控制的產(chǎn)品檢測(cè)信號(hào)輸入部分和控制信號(hào)輸出部分,產(chǎn)品所檢測(cè)的信號(hào)包括電流、電壓、頻率、溫度、壓力等。該類產(chǎn)品在進(jìn)行出廠測(cè)試時(shí)比較復(fù)雜,往往需要借助外部設(shè)備,如信號(hào)發(fā)生器、電流源、電壓源等,設(shè)備連接比較復(fù)雜。信號(hào)發(fā)生器雖然能夠提供可逆計(jì)數(shù)脈沖信號(hào)、正弦信號(hào),但是被測(cè)板需要同時(shí)多路信號(hào)輸入,如果使用外部的設(shè)備提供采集信號(hào),需要同時(shí)連接多個(gè)設(shè)備。
【實(shí)用新型內(nèi)容】
[0003]本實(shí)用新型的目的是提供一種帶信號(hào)源的測(cè)試底板,可同時(shí)提供可逆計(jì)數(shù)脈沖、正弦信號(hào),可智能控制輸出頻率,避免連接外部信號(hào)發(fā)生器等設(shè)備。
[0004]本實(shí)用新型的技術(shù)方案是:一種帶信號(hào)源的測(cè)試底板,包括供電模塊、數(shù)字信號(hào)處理器、FPGA、轉(zhuǎn)換模塊和信號(hào)輸出接口,所述供電模塊輸出端與數(shù)字信號(hào)處理器輸入端連接,為數(shù)字信號(hào)處理器提供其工作時(shí)所需的電源和脈沖信號(hào),所述數(shù)字信號(hào)處理器輸出端連接FPGA輸入端,所述FPGA輸出端連接多組轉(zhuǎn)換模塊輸入端,所述轉(zhuǎn)換模塊輸出端分別連接單獨(dú)信號(hào)輸出接口。
[0005]進(jìn)一步,所述轉(zhuǎn)換模塊包括電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器,所述電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器分別與FPGA輸出端和信號(hào)輸出接口連接。
[0006]進(jìn)一步,還包括脈沖設(shè)置開(kāi)關(guān),所述脈沖設(shè)置開(kāi)關(guān)與FPGA連接,用于調(diào)節(jié)脈沖信號(hào)頻率。
[0007]進(jìn)一步,所述FPGA輸出端連接四組轉(zhuǎn)換模塊。
[0008]進(jìn)一步,所述數(shù)字信號(hào)處理器采用TMS320C6713型DSP芯片,D/A轉(zhuǎn)換器采用AD5547型芯片。
[0009]本實(shí)用新型具有的優(yōu)點(diǎn)和積極效果是:由于采用上述技術(shù)方案,該測(cè)試底板可配置四組多路輸出的可逆脈沖信號(hào)、正弦信號(hào)。該測(cè)試底板可同時(shí)輸出四組混合信號(hào)輸出,數(shù)字信號(hào)處理器智能控制輸出頻率,滿足四塊被測(cè)板的功能測(cè)試需求;該底板可隨被測(cè)板進(jìn)行環(huán)境試驗(yàn),避免試驗(yàn)時(shí)連接信號(hào)發(fā)生器等設(shè)備引線過(guò)長(zhǎng)造成的信號(hào)衰減現(xiàn)象,便于實(shí)際應(yīng)用。
【附圖說(shuō)明】
[0010]圖1是本實(shí)用新型的原理結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0011]下面結(jié)合附圖對(duì)本實(shí)用新型做詳細(xì)說(shuō)明。
[0012]如圖1本實(shí)用新型的原理結(jié)構(gòu)示意圖所示,本實(shí)用新型提供一種帶信號(hào)源的測(cè)試底板,包括供電模塊、數(shù)字信號(hào)處理器、FPGA、轉(zhuǎn)換模塊和信號(hào)輸出接口,所述供電模塊輸出端與數(shù)字信號(hào)處理器輸入端連接,為數(shù)字信號(hào)處理器提供其工作時(shí)所需的電源和脈沖信號(hào),所述數(shù)字信號(hào)處理器輸出端連接FPGA輸入端,所述FPGA輸出端連接多組轉(zhuǎn)換模塊輸入端,所述轉(zhuǎn)換模塊輸出端分別連接單獨(dú)信號(hào)輸出接口。還包括脈沖設(shè)置開(kāi)關(guān),所述脈沖設(shè)置開(kāi)關(guān)與FPGA連接,用于調(diào)節(jié)脈沖信號(hào)頻率。
[0013]所述轉(zhuǎn)換模塊包括電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器,所述電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器分別與FPGA輸出端和信號(hào)輸出接口連接。所述FPGA輸出端連接四組轉(zhuǎn)換模塊。所述數(shù)字信號(hào)處理器采用TMS320C6713型DSP芯片,D/A轉(zhuǎn)換器采用AD5547型芯片。
[0014]本實(shí)例的工作過(guò)程:本實(shí)用新型提供帶信號(hào)源的測(cè)試底板在使用時(shí),通過(guò)供電模塊為整個(gè)測(cè)試底板進(jìn)行供電和用于測(cè)試的脈沖信號(hào),所述數(shù)字信號(hào)處理器用于處理脈沖的輸出頻率并輸出至FPGA,所述FPGA用于根據(jù)數(shù)字信號(hào)處理器提供的測(cè)試脈沖信號(hào)配置多路可逆脈沖輸出或多路正弦脈沖輸出,同時(shí)還能識(shí)別脈沖設(shè)置開(kāi)關(guān)所輸入的電平信號(hào),所述轉(zhuǎn)換模塊用于向被測(cè)電路板提供電源和測(cè)試用的模擬信號(hào),具體為電源轉(zhuǎn)換器分別連接FPGA輸出端和信號(hào)輸出接口,用于將FPGA輸出的3.3V電平信號(hào)轉(zhuǎn)換為5V電平信號(hào)并輸出至信號(hào)輸出接口,所述D/A轉(zhuǎn)換器分別連接FPGA輸出端和信號(hào)輸出接口,用于將FPGA輸出數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),即正弦信號(hào),D/A轉(zhuǎn)換器采用AD5547型芯片,處理速度更加快速,信號(hào)輸出接口用于連接被測(cè)電路板,將所需信號(hào)提供給被測(cè)電路進(jìn)行采集。所述脈沖設(shè)置開(kāi)關(guān)用于連接FPGA,調(diào)節(jié)脈沖信號(hào)頻率。
[0015]實(shí)施例表明,本實(shí)用新型帶信號(hào)源的測(cè)試底板可以直接連接被測(cè)電路板,無(wú)須連接多個(gè)信號(hào)發(fā)生器,可配置四組多路輸出的可逆脈沖信號(hào)、正弦信號(hào)。該測(cè)試底板可同時(shí)輸出四組混合信號(hào)輸出,數(shù)字信號(hào)處理器智能控制輸出頻率,滿足四塊被測(cè)板的功能測(cè)試需求;該底板可隨被測(cè)板進(jìn)行環(huán)境試驗(yàn),避免試驗(yàn)時(shí)連接信號(hào)發(fā)生器等設(shè)備引線過(guò)長(zhǎng)造成的信號(hào)衰減現(xiàn)象,便于實(shí)際應(yīng)用。
[0016]以上對(duì)本實(shí)用新型的一個(gè)實(shí)施例進(jìn)行了詳細(xì)說(shuō)明,但所述內(nèi)容僅為本實(shí)用新型的較佳實(shí)施例,不能被認(rèn)為用于限定本實(shí)用新型的實(shí)施范圍。凡依本實(shí)用新型申請(qǐng)范圍所作的均等變化與改進(jìn)等,均應(yīng)仍歸屬于本實(shí)用新型的專利涵蓋范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種帶信號(hào)源的測(cè)試底板,其特征在于:包括供電模塊、數(shù)字信號(hào)處理器、FPGA、轉(zhuǎn)換模塊和信號(hào)輸出接口,所述供電模塊輸出端與數(shù)字信號(hào)處理器輸入端連接,為數(shù)字信號(hào)處理器提供其工作時(shí)所需的電源和脈沖信號(hào),所述數(shù)字信號(hào)處理器輸出端連接FPGA輸入端,所述FPGA輸出端連接多組轉(zhuǎn)換模塊輸入端,所述轉(zhuǎn)換模塊輸出端分別連接單獨(dú)信號(hào)輸出接口。2.根據(jù)權(quán)利要求1所述的帶信號(hào)源的測(cè)試底板,其特征在于:所述轉(zhuǎn)換模塊包括電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器,所述電源轉(zhuǎn)換器和D/A轉(zhuǎn)換器分別與FPGA輸出端和信號(hào)輸出接口連接。3.根據(jù)權(quán)利要求1所述的帶信號(hào)源的測(cè)試底板,其特征在于:還包括脈沖設(shè)置開(kāi)關(guān),所述脈沖設(shè)置開(kāi)關(guān)與FPGA連接,用于調(diào)節(jié)脈沖信號(hào)頻率。4.根據(jù)權(quán)利要求1所述的帶信號(hào)源的測(cè)試底板,其特征在于:所述FPGA輸出端連接四組轉(zhuǎn)換模塊。5.根據(jù)權(quán)利要求2所述的帶信號(hào)源的測(cè)試底板,其特征在于:所述數(shù)字信號(hào)處理器采用TMS320C6713型DSP芯片,所述D/A轉(zhuǎn)換器采用AD5547型芯片。
【專利摘要】本實(shí)用新型提供一種帶信號(hào)源的測(cè)試底板,包括供電模塊、數(shù)字信號(hào)處理器、FPGA、轉(zhuǎn)換模塊和信號(hào)輸出接口,所述供電模塊輸出端與數(shù)字信號(hào)處理器輸入端連接,為數(shù)字信號(hào)處理器提供其工作時(shí)所需的電源和脈沖信號(hào),所述數(shù)字信號(hào)處理器輸出端連接FPGA輸入端,所述FPGA輸出端連接多組轉(zhuǎn)換模塊輸入端,所述轉(zhuǎn)換模塊輸出端分別連接單獨(dú)信號(hào)輸出接口。本實(shí)用新型的有益效果是可同時(shí)提供可逆計(jì)數(shù)脈沖、正弦信號(hào),可智能控制輸出頻率,避免連接外部信號(hào)發(fā)生器等設(shè)備。
【IPC分類】G01R31/28, G01R1/28
【公開(kāi)號(hào)】CN205067544
【申請(qǐng)?zhí)枴緾N201520792119
【發(fā)明人】王建, 徐媛, 張凱
【申請(qǐng)人】天津市英貝特航天科技有限公司
【公開(kāi)日】2016年3月2日
【申請(qǐng)日】2015年10月14日
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
射洪县| 汉寿县| 方山县| 富川| 金门县| 东港市| 柘城县| 鄂伦春自治旗| 新乡县| 正定县| 菏泽市| 利川市| 读书| 遂平县| 荃湾区| 沛县| 渝中区| 大邑县| 南涧| 江源县| 翼城县| 连山| 吴旗县| 噶尔县| 即墨市| 石家庄市| 定结县| 开封市| 浑源县| 华阴市| 绥滨县| 凤庆县| 临漳县| 桑日县| 五常市| 横山县| 洪洞县| 闽清县| 枝江市| 辉县市| 集贤县|