專利名稱:采用溝道長(zhǎng)度調(diào)制的電流鏡補(bǔ)償?shù)闹谱鞣椒?br>
技術(shù)領(lǐng)域:
在此描述的電路系統(tǒng)一般地涉及自動(dòng)測(cè)試設(shè)備,更具體地說,涉及用于自動(dòng)測(cè)試設(shè)備應(yīng)用的低抖動(dòng)定時(shí)信號(hào)發(fā)生電路。
背景技術(shù):
對(duì)于高性能半導(dǎo)體測(cè)試器,定時(shí)信號(hào)邊沿的設(shè)置通常是關(guān)鍵參數(shù)。能夠在要求點(diǎn)的幾微微秒內(nèi)及時(shí)設(shè)置測(cè)試信號(hào)的上升沿和/或下降沿,意味著大量合格在測(cè)試半導(dǎo)體器件的數(shù)量或者大量不合格在測(cè)試半導(dǎo)體器件的數(shù)量不同。
產(chǎn)生高精度定時(shí)信號(hào)的傳統(tǒng)定時(shí)信號(hào)發(fā)生器通常用于CMOS集成電路中。CMOS技術(shù)以非常低的成本提供較好的性能。然而,CMOS IC通常易受溫度以及其它影響電路性能的條件的影響。為了克服該情況,許多CMOS定時(shí)信號(hào)發(fā)生器采用復(fù)雜的補(bǔ)償技術(shù)使延遲的變化降低到最小。
參考圖1,用于實(shí)現(xiàn)溫度補(bǔ)償?shù)膫鹘y(tǒng)CMOS定時(shí)信號(hào)發(fā)生器10通常包括多個(gè)連接在一起構(gòu)成延遲線路的延遲單元D1-DN。每個(gè)延遲單元的輸出用作定時(shí)信號(hào)選擇器(未示出)的定時(shí)選擇輸入。該輸出還用于延遲補(bǔ)償解決方案。采用補(bǔ)償復(fù)用器12,它接收延遲輸出,而將輸出送到檢相器14,在該檢相器14,將它與基準(zhǔn)信號(hào)Vref進(jìn)行比較,以確定任意相位差。然后,響應(yīng)任意相位差的大小,產(chǎn)生補(bǔ)償電壓,然后,將它饋送到電荷泵或電壓—電流轉(zhuǎn)換器16。將該轉(zhuǎn)換器產(chǎn)生的電流作為基準(zhǔn)偏置電流送到偏置電流扇出電路18,偏置電流扇出電路18復(fù)制偏置電流,并對(duì)該延遲單元分配偏置電流,以控制該延遲。
為了扇出,或者為了對(duì)各種延遲單元分配偏置電流,通常采用電流鏡電路解決方案。如圖2所示,傳統(tǒng)的電流鏡包括基準(zhǔn)電流源19,它連接到電流源晶體管QS,以通過第一鏡像晶體管QFM產(chǎn)生相同的電流。該鏡像晶體管的柵極連接到其漏極,同時(shí),其源極端連接到電源電壓VDD。并聯(lián)設(shè)置多個(gè)鏡像晶體管QFM2-QFMN,每個(gè)鏡像晶體管的柵極都連接到第一鏡像晶體管的柵極,而源極端連接到VDD。
盡管這種配置對(duì)于預(yù)定的應(yīng)用工作良好,但是,通過每個(gè)鏡像晶體管的電流易受作用在VDD總線上的噪音分量的影響。甚至100毫伏的較小改變也可能引起通過每個(gè)鏡像晶體管的偏置電流的發(fā)生相應(yīng)變化,相應(yīng)影響由其提供的電流水平。隨著集成電路上的電壓水平不斷降低,這個(gè)問題變得更加明顯。
需要一種當(dāng)前不存在的補(bǔ)償電路,該補(bǔ)償電路與電流鏡電路一起工作,以將因?yàn)殡娫措妷涸胍粢鸬碾娏髯兓档偷阶钚?。在此描述的電流鏡補(bǔ)償電路滿足該需要。
發(fā)明內(nèi)容
在此描述的電流鏡補(bǔ)償電路提供了一種利用一個(gè)或者多個(gè)電流鏡產(chǎn)生偏置電流的低抖動(dòng)解決方案。通過將因?yàn)殡娫措妷旱脑肼曇鸬恼`差降低到最小,可以在電流鏡電路系統(tǒng)幾乎不產(chǎn)生誤差的情況下,在集成電路上采用降低的電源電壓電平。
為了實(shí)現(xiàn)上述優(yōu)點(diǎn),一種形式的電路包括與電流鏡電路一起使用的電流補(bǔ)償電路。該電流鏡電路具有用于驅(qū)動(dòng)第一扇出電流鏡級(jí)的第一可編程電流鏡級(jí)確定的電流通路。該第一可編程電流鏡級(jí)至少包括一個(gè)其溝道長(zhǎng)度為第一溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管。該第一扇出電流鏡級(jí)連接到電壓源。該電流補(bǔ)償電路包括連接到電壓源,而且具有連接到電流通路的電流輸出端的電源電壓電流鏡。該電流補(bǔ)償電路進(jìn)一步包括與電源電壓電流鏡串聯(lián),而且至少包括一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管的第二可編程電流鏡。第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1。因此,第一可編程電流鏡和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
在另一種形式中,該電路包括一種用于半導(dǎo)體測(cè)試器的定時(shí)信號(hào)發(fā)生器。該定時(shí)信號(hào)發(fā)生器包括延遲線,具有多個(gè)延遲單元,該延遲單元具有相應(yīng)相移輸出端和偏置電流輸入端。具有多個(gè)輸入端的選擇器接收相移輸出,而且包括一個(gè)輸出端。檢相電路系統(tǒng)檢測(cè)選擇器輸出與基準(zhǔn)信號(hào)之間的相移,并產(chǎn)生偏置電流。該定時(shí)信號(hào)發(fā)生器進(jìn)一步包括用于對(duì)多個(gè)延遲單元分配偏置電流的裝置。
在結(jié)合附圖閱讀時(shí),根據(jù)下面所做的詳細(xì)說明,本發(fā)明的其他特征和優(yōu)點(diǎn)顯而易見。
通過參考下面的更詳細(xì)描述和附圖,可以更好地理解在此描述的電路,其中圖1是傳統(tǒng)定時(shí)信號(hào)發(fā)生器的高級(jí)方框圖;圖2是在圖1所示定時(shí)信號(hào)發(fā)生器中使用的傳統(tǒng)偏置電流扇出電路系統(tǒng)的部分原理圖;圖3是根據(jù)此處描述的一種形式的電路的定時(shí)信號(hào)發(fā)生器的高級(jí)方框圖;以及圖4是用于圖3所示定時(shí)信號(hào)發(fā)生器的偏置電流源的高級(jí)方框圖。
具體實(shí)施例方式
在此描述的、通常利用50表示的電流鏡補(bǔ)償電路提供了一種用于解決高性能CMOS定時(shí)信號(hào)發(fā)生器中改變電源電壓產(chǎn)生的不希望影響的唯一解決解決方案。這是通過對(duì)扇出電路系統(tǒng)30產(chǎn)生的偏置電流饋送補(bǔ)償電流實(shí)現(xiàn)的。補(bǔ)償電流抵消因?yàn)樵胍艋蚨秳?dòng)引起VDD的改變而導(dǎo)致的偏置電流的改變。通過使改變VDD的影響降低到最小,也相應(yīng)地將單元延遲特性的改變降低到最小。
現(xiàn)在參考圖3,圖3示出了通常利用20表示的、采用電流鏡補(bǔ)償電路的定時(shí)信號(hào)發(fā)生器。該定時(shí)信號(hào)發(fā)生器是提供偏置電流補(bǔ)償以控制延遲類型的。該發(fā)生器包括延遲線路22,它包括一組N個(gè)延遲單元D1-DN,每個(gè)延遲單元相對(duì)于輸入時(shí)鐘CLK提供1/N相位偏差。在2003年2月28日提交的、轉(zhuǎn)讓給本申請(qǐng)的申請(qǐng)人的、標(biāo)題為“Low JitterDelay Cell”的序號(hào)為10/376,664的未決專利申請(qǐng)中描述了用于保證低抖動(dòng)延遲的優(yōu)選延遲單元的構(gòu)造,在此僅引用該未決專利申請(qǐng)供參考。
再參考圖3,將延遲單元的輸出饋送到選擇器,或者復(fù)用器M1。該復(fù)用器的輸出饋送到檢相器24,該檢測(cè)器24確定選擇的延遲信號(hào)(復(fù)用器提供的)與基準(zhǔn)信號(hào)Vref之間的相位差。電荷泵和電壓—電流轉(zhuǎn)換器26接收來自檢相器的差信號(hào),以產(chǎn)生基準(zhǔn)偏置電流IREF。然后,扇出電路系統(tǒng)30復(fù)制并分配該基準(zhǔn)偏置電流,以對(duì)延遲單元提供偏置電流。改變偏置電流用于將通過每個(gè)組件的延遲控制到要求的水平。
現(xiàn)在參考圖4,扇出電路系統(tǒng)30通常包括基準(zhǔn)電流源輸入晶體管QIN1,該晶體管QIN1接收片外電流IOC,以對(duì)第一可編程電流鏡PCM1產(chǎn)生偏壓。第一可編程電流鏡是包括晶體管QM1A-QM1N的電流DAC或IDAC形式的。每個(gè)晶體管有較長(zhǎng)的溝道長(zhǎng)度,大約720納米。在本技術(shù)領(lǐng)域內(nèi)已知,電流DAC包括選擇地激活以實(shí)現(xiàn)要求的特性的一系列晶體管。
繼續(xù)參考圖4,與包括晶體管QM1的第一扇出電流鏡CM1串連設(shè)置第一可編程電流鏡PCM1(晶體管IDAC QM1A-QM1N),在40,該晶體管QM1與第一可編程電流鏡形成節(jié)點(diǎn)。盡管圖4中沒有明確示出,但是,電壓—電流轉(zhuǎn)換器的輸出(圖3)連接到節(jié)點(diǎn)40。第一扇出電流鏡像晶體管QM1的柵極又與鏡像晶體管QM2至QMN的柵極相連。由于每個(gè)晶體管的相應(yīng)柵極—源極的連接,所以通過晶體管QM2-QMN一起復(fù)制通過QM1的電流。然后,將復(fù)制的電流作為偏置電流饋送到延遲單元,或延遲單元組。
為了最佳控制偏置電流,并將電源電壓VDD的不希望改變引起的影響降低到最小,在節(jié)點(diǎn)40,扇出電路系統(tǒng)30包括用于接收來自電流鏡補(bǔ)償電路50的補(bǔ)償電流輸入。
再參考圖4,電流鏡補(bǔ)償電路50包括電源電壓檢測(cè)器,該電源電壓檢測(cè)器具有與第二可編程電流鏡PCM2相連的電源電壓電流鏡CM2。在總體優(yōu)選實(shí)現(xiàn)中,整個(gè)扇出和補(bǔ)償電路系統(tǒng)設(shè)置在一個(gè)CMOS集成電路上。
電源電壓電流鏡CM2包括二極管連接的P溝道MOSFET QP1,它的源極端連接到VDD電源線。晶體管QP1的漏極端串聯(lián)連接到第二可編程電流鏡PCM2。配置第二P溝道MOSFET QP2,以具有復(fù)制QP1的柵極—源極電壓的柵極—源極電壓,從而形成鏡像電流,該電流包括流向節(jié)點(diǎn)40的補(bǔ)償電流。
第二可編程電流鏡PCM2的構(gòu)造與第一可編程電流鏡PCM1相似,但是每個(gè)晶體管的溝道長(zhǎng)度較短(例如,大約120納米)。相對(duì)地說,PCM2晶體管的溝道長(zhǎng)度約為PCM1晶體管的溝道長(zhǎng)度的1/5。還可以利用溝道長(zhǎng)度調(diào)制因數(shù)λ表示該關(guān)系,對(duì)于較長(zhǎng)的晶體管溝道長(zhǎng)度,該溝道長(zhǎng)度調(diào)制因數(shù)較大。下面更具體說明調(diào)制因數(shù)的這種相對(duì)差異產(chǎn)生的影響。
在運(yùn)行過程中,定時(shí)信號(hào)發(fā)生器20(圖3)的精度取決于與每個(gè)延遲單元DN相關(guān)的單獨(dú)延遲的精度。流經(jīng)每個(gè)單元DN的偏置電流對(duì)單獨(dú)延遲分別進(jìn)行調(diào)節(jié)。偏置電流通過每個(gè)單元,然后,被用戶編程,以對(duì)該單元實(shí)現(xiàn)要求的延遲。通常,較高的偏置電流產(chǎn)生較短的延遲,而較低的偏置電流增加延遲。通過VDD總線提供該單元的偏壓,它通常是1.2伏特。然而,噪音通常影響VDD的值,有時(shí)使電平增加或者減小+/-0.10伏特。
如果有噪音的VDD影響扇出電路系統(tǒng)30產(chǎn)生的偏置電流,則通過使適當(dāng)電平的電流從輸入節(jié)點(diǎn)40吸出(sink)或者輸入(source)輸入節(jié)點(diǎn)40,補(bǔ)償電流電路50抵消該影響(圖4)。在由于因?yàn)樵胍舢a(chǎn)生較高電源電壓VDD而使得過大的電流流過第一扇出電流鏡CM1的情況下,補(bǔ)償電路50(因?yàn)槎虦系赖挠绊?向節(jié)點(diǎn)40輸入較多的電流,使晶體管QM1相應(yīng)地提供較小的電流,而第一可編程電流鏡PCM1(晶體管QM1)仍流過其要求的電流。在晶體管QM1流過過小電流的情況下,補(bǔ)償電路輸入較小的電流,迫使QM1提供附加電流,通過鏡像晶體管QM2至QMN復(fù)制該附加電流。需要時(shí),電流鏡補(bǔ)償電路的可編程性方面允許對(duì)補(bǔ)償電流進(jìn)行微調(diào)。
在運(yùn)行期間,補(bǔ)償電路50提供的補(bǔ)償電流電平隨用戶控制的各可編程電流鏡PCM1和PCM2的設(shè)置而變化。如果要求例如100微安的恒偏置電流通過扇出電流鏡CM1,則可以對(duì)第二可編程電流源編程,以響應(yīng)檢測(cè)到的電源電壓VDD的變化,產(chǎn)生400毫安電流。電源電壓電流鏡CM2上的柵極—源極電壓的變化產(chǎn)生該檢測(cè)值。然后,對(duì)第一可編程電流源PCM1編程,以吸入500毫安,從而導(dǎo)致100毫安的凈要求電流通過位于節(jié)點(diǎn)40的扇出鏡CM1。電源電壓VDD的動(dòng)態(tài)變化導(dǎo)致來自相應(yīng)可編程電流源PCM1和PCM2的電流產(chǎn)生相應(yīng)動(dòng)態(tài)變化,從而保持固定相對(duì)差值,供扇出電路系統(tǒng)30復(fù)制。
本技術(shù)領(lǐng)域內(nèi)的技術(shù)人員明白,在此描述的電路產(chǎn)生的好處和優(yōu)勢(shì)。非常重要的是電流的補(bǔ)償特性,它抵消作用于電源電壓上的不希望的噪音引起的偏置電流偏差。此外,考慮到可以微調(diào)補(bǔ)償電流,電路的可編程性質(zhì)保證靈活性和精確性。此外,由于電路的實(shí)用構(gòu)造,它可以輕而易舉地作為標(biāo)準(zhǔn)單元模塊。
還應(yīng)該明白,在此描述的電流鏡補(bǔ)償電路不僅僅局限于自動(dòng)測(cè)試設(shè)備(ATE)領(lǐng)域。盡管ATE需要這種電路提供顯著有益影響的挑戰(zhàn)性環(huán)境,但是采用電流鏡像技術(shù)的任何應(yīng)用都可以從采用該電路獲益。例如,使用模數(shù)轉(zhuǎn)換技術(shù)或者在其上電流產(chǎn)生基準(zhǔn)電壓的電路可以采用該補(bǔ)償電路。這些應(yīng)用很可能采用具有降低電源電壓的電流鏡像技術(shù)。
盡管具體示出本發(fā)明,而且參考本發(fā)明的優(yōu)選實(shí)施例對(duì)本發(fā)明進(jìn)行了描述,但是本技術(shù)領(lǐng)域內(nèi)的技術(shù)人員明白,在不脫離本發(fā)明實(shí)質(zhì)范圍的情況下,可以在形式和細(xì)節(jié)方面進(jìn)行各種修改。
權(quán)利要求
1.一種與電流鏡電路一起使用的電流補(bǔ)償電路,該電流鏡電路具有用于驅(qū)動(dòng)第一扇出電流鏡級(jí)的第一可編程電流鏡級(jí)確定的電流通路,該第一可編程電流鏡級(jí)至少具有一個(gè)其溝道長(zhǎng)度為第一溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管,該第一扇出電流鏡級(jí)連接到電壓源,該電流補(bǔ)償電路包括電源電壓電流鏡,連接到電壓源,而且具有連接到電流通路的電流輸出端;以及第二可編程電流鏡,與電源電壓電流鏡串聯(lián),而且至少具有一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管,其中第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1,第一可編程電流鏡和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
2.根據(jù)權(quán)利要求1所述的電流補(bǔ)償電路,其中每個(gè)可編程電流鏡級(jí)包括可編程晶體管的并聯(lián)陣列,用于確定電流的預(yù)定范圍。
3.根據(jù)權(quán)利要求1所述的電流補(bǔ)償電路,其中該電流補(bǔ)償電路形成在一個(gè)集成電路器件上。
4.根據(jù)權(quán)利要求3所述的電流補(bǔ)償電路,其中該電流補(bǔ)償電路形成在CMOS上。
5.一種與電流鏡電路一起使用的電流補(bǔ)償電路,該電流鏡電路具有用于驅(qū)動(dòng)第一扇出電流鏡級(jí)的第一可編程電流鏡級(jí)確定的電流通路,該第一可編程電流鏡級(jí)至少具有一個(gè)其溝道長(zhǎng)度為第一溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管,該第一扇出電流鏡級(jí)連接到電壓源,該電流補(bǔ)償電路包括用于檢測(cè)來自電壓源的電源電壓的變化的裝置,用于檢測(cè)變化的該裝置包括用于產(chǎn)生表示電壓源的電壓變化的補(bǔ)償信號(hào)的裝置;以及用于響應(yīng)該補(bǔ)償信號(hào)產(chǎn)生施加到該電流鏡的補(bǔ)償電流的裝置。
6.根據(jù)權(quán)利要求5所述的電流補(bǔ)償電路,其中用于檢測(cè)電源電壓的變化的裝置包括電源電壓電流鏡,連接到電壓源,而且具有連接到電流通路的電流輸出端;第二可編程電流鏡,與電源電壓電流鏡串聯(lián)。
7.根據(jù)權(quán)利要求6所述的電流補(bǔ)償電路,其中第二可編程電流鏡,至少包括一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管,以致第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1;以及用于產(chǎn)生補(bǔ)償電流的裝置包括第一和第二可編程電流鏡,該第一和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
8.一種用于對(duì)通過扇出電流鏡的要求電流的電源電壓導(dǎo)致的變化進(jìn)行補(bǔ)償?shù)姆椒?,該方法包括步驟檢測(cè)來自電壓源的電源電壓;對(duì)電流通路節(jié)點(diǎn),產(chǎn)生補(bǔ)償電流,該補(bǔ)償電流表示電壓源的電壓變化,該補(bǔ)償電流取決于第二可編程電流源的溝道長(zhǎng)度調(diào)制因數(shù)λ2;以及利用第一可編程電流源吸入來自電流通路節(jié)點(diǎn)的電流,該第一可編程電流源的第一溝道長(zhǎng)度調(diào)制因數(shù)λ1小于于λ2的溝道長(zhǎng)度調(diào)制因數(shù),其中吸入的電流電平相當(dāng)于補(bǔ)償電流與通過該扇出電流鏡的要求電流之間的差值。
9.一種用于半導(dǎo)體測(cè)試器的定時(shí)信號(hào)發(fā)生器,該定時(shí)信號(hào)發(fā)生器包括延遲線,具有多個(gè)延遲單元,該延遲單元具有相應(yīng)相移輸出端和偏置電流輸入端;選擇器,具有多個(gè)用于接收相移輸出的輸入端和一個(gè)輸出端;檢相電路系統(tǒng),用于檢測(cè)選擇器輸出與基準(zhǔn)信號(hào)之間的相移,并產(chǎn)生偏置電流;以及扇出電路系統(tǒng),用于對(duì)多個(gè)延遲單元分配偏置電流,該扇出電路系統(tǒng)包括第一可編程電流鏡電路和連接到電源電壓的第一扇出電流鏡電路,第一可編程電流鏡電路和扇出電流鏡電路配合,以確定電流通路;以及電流補(bǔ)償電路,連接到扇出電路系統(tǒng),以將因?yàn)殡娫措妷旱淖兓鸬钠秒娏鞯淖兓档偷阶钚?,該電流補(bǔ)償電路至少包括兩個(gè)可編程電流鏡,每個(gè)可編程電流鏡分別具有相應(yīng)溝道長(zhǎng)度調(diào)制因數(shù)λ1和λ2,一個(gè)溝道長(zhǎng)度調(diào)制因數(shù)之一大于另一個(gè)。
10.根據(jù)權(quán)利要求9所述的定時(shí)信號(hào)發(fā)生器,其中該第一可編程電流鏡級(jí)至少具有一個(gè)其溝道長(zhǎng)度為第一溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管,該電流補(bǔ)償電路包括電源電壓電流鏡,連接到電壓源,而且具有連接到電流通路的電流輸出端;以及第二可編程電流鏡,與電源電壓電流鏡串聯(lián),而且至少具有一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管,其中第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1,第一可編程電流鏡和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
11.一種用于半導(dǎo)體測(cè)試器的定時(shí)信號(hào)發(fā)生器,該定時(shí)信號(hào)發(fā)生器包括延遲線,具有多個(gè)延遲單元,該延遲單元具有相應(yīng)相移輸出端和偏置電流輸入端;選擇器,具有多個(gè)用于接收相移輸出的輸入端和一個(gè)輸出端;檢相電路系統(tǒng),用于檢測(cè)選擇器輸出與基準(zhǔn)信號(hào)之間的相移,并產(chǎn)生偏置電流;以及用于對(duì)多個(gè)延遲單元分配偏置電流的裝置。
12.根據(jù)權(quán)利要求11所述的定時(shí)信號(hào)發(fā)生器,其中用于進(jìn)行分配的裝置包括扇出電路系統(tǒng),用于對(duì)多個(gè)延遲單元分配偏置電流,該扇出電路系統(tǒng)包括第一可編程電流鏡電路,該第一可編程電流鏡電路至少具有一個(gè)顯示溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管;扇出電流鏡電路,連接到電源電壓,該扇出電流鏡和第一可編程電流鏡電路連接到電流節(jié)點(diǎn),而且它們配合,以確定偏置電流通路,以及電流補(bǔ)償電路,包括電源電壓電流鏡,連接到電壓源,而且具有連接到電流通路的電流輸出端;以及第二可編程電流鏡,與電源電壓電流鏡串聯(lián),而且至少具有一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管,其中第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1,第一可編程電流鏡和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
全文摘要
本發(fā)明公開了一種與電流鏡電路一起使用的電流補(bǔ)償電路。該電流鏡電路具有用于驅(qū)動(dòng)第一扇出電流鏡級(jí)的第一可編程電流鏡級(jí)確定的電流通路。該第一可編程電流鏡級(jí)至少包括一個(gè)其溝道長(zhǎng)度為第一溝道長(zhǎng)度調(diào)制因數(shù)λ1的晶體管。該第一扇出電流鏡級(jí)連接到電壓源。該電流補(bǔ)償電路包括連接到電壓源,而且具有連接到電流通路的電流輸出端的電源電壓電流鏡。該電流補(bǔ)償電路進(jìn)一步包括與電源電壓電流鏡串聯(lián),而且至少具有一個(gè)其溝道長(zhǎng)度為溝道長(zhǎng)度調(diào)制因數(shù)λ2的晶體管的第二可編程電流鏡。第二溝道長(zhǎng)度調(diào)制因數(shù)λ2大于第一溝道長(zhǎng)度調(diào)制因數(shù)λ1。因此,第一可編程電流鏡和第二可編程電流鏡配合,以使通過第一扇出電流鏡級(jí)的偏置電流基本上保持與電源電壓的變化無關(guān)。
文檔編號(hào)G05F3/24GK1856756SQ200480027663
公開日2006年11月1日 申請(qǐng)日期2004年9月25日 優(yōu)先權(quán)日2003年9月26日
發(fā)明者科斯明·約爾加 申請(qǐng)人:泰拉丁公司