專利名稱:用多誤差放大電路的晶體管驅(qū)動電路、恒定電壓電路及方法
技術領域:
本發(fā)明涉及晶體管驅(qū)動電路、恒定電壓電路及其方法,更具體涉及能夠通過使用兩個或多個誤差放大電路來用功率晶體管有效地生成恒定輸出電壓的晶體管驅(qū)動電路、恒定電壓電路及其方法。
背景技術:
可以將相關背景技術的恒定電壓電路分成兩種類型具有相對較大的電流消耗及改進的波動消除率與負載瞬態(tài)響應特性的供電電路,和具有相對較小的電流消耗及在響應特性方面較差的另一種供電單元。
諸如移動蜂窩式電話的設備具有以正常電流消耗操作的正常操作模式,和通常不需要相對高的響應度并消耗相對少量電流的備用模式(例如,休眠模式)。在這種設備中,恒定電壓電路具有這樣的問題,即在通常不需要相對高的響應度的備用模式中消耗了無用的電流。
圖1闡明了為解決上述問題而引入的相關背景技術的恒定電壓電路的一個例子。在圖1中,恒定電壓電路100包括參考電壓發(fā)生器102、輸出電壓檢測器103、第一誤差放大電路104、第二誤差放大電路105、輸出晶體管M101。參考電壓發(fā)生器102生成參考電壓Vref。輸出電壓檢測器103包括串聯(lián)連接在輸出端子OUT和地之間的電阻R101和R102。輸出電壓檢測器103生成電壓Vfb,電壓Vfb具有與輸出電壓Vo成比例的電壓值。第一誤差放大電路104具有大電流消耗和較快響應度的特性。與之相反,第二誤差放大電路105具有小電流消耗和慢響應度的特性。通過第一和第二誤差放大電路104和105控制輸出晶體管M101,以便控制輸出電壓Vo為恒定電壓。
連接到第一誤差放大電路104的控制器100開始和停止第一誤差放大電路104的操作??刂破?00激活第一誤差放大電路104以便啟動正常模式的操作。同樣,控制器100停止第一誤差放大電路104并減小第一誤差放大電路104的操作電流。
在圖1的結(jié)構中,輸入到第一和第二誤差放大電路104和105的參考電壓Vref基本等于與輸出電壓Vo成比例而生成的電壓Vfb。因此,如果第一和第二誤差放大電路104和105具有彼此不同的輸入偏移電壓,那么輸出電壓Vo可能在第一誤差放大電路104被激活的時間和第二誤差放大電路被激活的時間之間按照電壓值Vdif*(Vo/Vfb)變化。
同樣,如果在第一和第二誤差放大電路104和105之間放大率不同,那么輸出電壓Vo也可能變化。
發(fā)明內(nèi)容
考慮到上述情況,本專利說明書描述了一種晶體管驅(qū)動電路,其能夠通過使用兩個或多個誤差放大電路有效地驅(qū)動功率晶體管以便生成恒定功率電壓。在一個例子中,一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,包括參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種晶體管驅(qū)動電路中,功率電壓檢測器被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱谋壤?shù),選擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
在另一例子中,一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,包括參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種晶體管驅(qū)動電路中,參考電壓發(fā)生器被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱碾妷褐?,選擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓從而具有預定功率電壓。
在又一例子中,一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,包括參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種晶體管驅(qū)動電路中,參考電壓發(fā)生器被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖儏⒖茧妷旱碾妷褐?,選擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓從而具有預定功率電壓。
進一步,本專利說明書描述了一種驅(qū)動功率晶體管的方法,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流。在一個例子中,該方法包括提供、激活、產(chǎn)生、生成、以及控制步驟。提供步驟提供具有不同操作特性的多個誤差放大電路。激活步驟響應輸入到多個誤差放大電路中的一個上的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓。產(chǎn)生步驟給多個誤差放大電路產(chǎn)生參考電壓。生成步驟依照多個誤差放大電路中的每一個的操作特性,通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓??刂撇襟E控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
在另一例子中,一種驅(qū)動功率晶體管的方法包括提供、激活、產(chǎn)生、生成、以及控制步驟,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流。提供步驟提供具有不同操作特性的多個誤差放大電路。激活步驟響應輸入到多個誤差放大電路中的一個上的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓。產(chǎn)生步驟為多個誤差放大電路中的一個產(chǎn)生參考電壓,多個誤差放大電路中的一個依照其操作特性被選擇性地激活。生成步驟通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓??刂撇襟E控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
在又一例子中,一種驅(qū)動功率晶體管的方法包括提供、激活、產(chǎn)生、生成、以及控制步驟,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流。提供步驟提供具有不同操作特性的多個誤差放大電路。激活步驟響應輸入到多個誤差放大電路中的一個上的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓。產(chǎn)生步驟依照多個誤差放大電路的每一個的操作特性,為其產(chǎn)生參考電壓。生成步驟通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓??刂撇襟E控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
進一步,本專利說明書描述了一種恒定電壓電路,其能夠通過使用兩個或多個誤差放大電路來用功率晶體管有效地生成恒定輸出電壓,該恒定電壓電路包括功率晶體管、參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。功率晶體管被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種恒定電壓電路中,功率電壓檢測器被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱谋壤?shù),選擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓從而具有預定功率電壓。
在另一例子中,一種恒定電壓電路包括功率晶體管、參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。功率晶體管被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種恒定電壓電路中,參考電壓被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱碾妷褐?,選擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓從而具有預定功率電壓。
在又一例子中,一種恒定電壓電路包括功率晶體管、參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路。功率晶體管被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值。參考電壓發(fā)生器被配置為生成參考電壓。功率電壓檢測器被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓。多個誤差放大電路中的每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作。多個誤差放大電路具有不同的操作特性。在這種恒定電壓電路中,參考電壓發(fā)生器被進一步配置成為多個誤差放大電路中的每一個適當?shù)馗淖儏⒖茧妷旱碾妷褐担x擇性地激活多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓從而具有預定功率電壓。
通過參考下面結(jié)合附圖的詳細描述,本公開的更完整評價及其許多伴隨的優(yōu)點將容易獲得并且同樣變得更好理解。
圖1是背景恒定電壓電路的電路圖;圖2是依據(jù)一個示范性實施例的恒定電壓電路的電路圖;圖3是依據(jù)另一示范性實施例的恒定電壓電路的電路圖;圖4是依據(jù)又一示范性實施例的恒定電壓電路的電路圖;圖5是依據(jù)又一示范性實施例的恒定電壓電路的電路圖;圖6是用于解釋帶調(diào)整器的電阻的例子;圖7是依據(jù)又一示范性實施例的具有通過增加額外開關的修改的圖2部分恒定電壓電路的電路圖。
具體實施例方式
在描述附圖中闡明的優(yōu)選實施例時,為了清楚起見采用特定的術語。然而,不意欲把本專利說明書的公開限制到這樣選擇的特定術語,并且應當理解,每個特定元件包括以相似方式操作的所有技術等價物。現(xiàn)在參考附圖,其中貫穿這幾個視圖,相同的附圖標記指示相同或相應的部件,具體地對于圖2,解釋了依據(jù)本發(fā)明示范性實施例的恒定電壓電路1。作為一個例子,圖2的恒定電壓電路1使用晶體管驅(qū)動電路。在圖2中,恒定電壓電路1通過輸入端子IN接收輸入電壓Vin,把輸入電壓Vin轉(zhuǎn)換成具有特定電壓值的輸出電壓Vo,并通過輸出端子OUT輸出這個輸出電壓Vo。
如圖2中所闡明的,恒定電壓電路1包括輸出晶體管M1和晶體管驅(qū)動電路2。輸出晶體管M1包括PMOS(P型金屬氧化物半導體)晶體管并被配置為響應通過其柵極接收的信號來控制從輸出端子OUT輸出的電流。晶體管驅(qū)動電路2被配置為控制輸出晶體管M1的操作,使得把從輸出端子輸出的電壓設置為特定的恒定電壓。
應當注意,指示為NMOS晶體管或PMOS晶體管的MOS晶體管表示增強型MOS晶體管,除非另有說明。
晶體管驅(qū)動電路2包括參考電壓發(fā)生器5、輸出電壓檢測器6、第一誤差放大電路A1、以及第二誤差放大電路A2。參考電壓發(fā)生器5被配置為生成預定的參考電壓Vref。輸出電壓檢測器6被配置為檢測輸出電壓Vo并通過特定的劃分比率劃分輸出電壓Vo以生成分壓Vfb。第一誤差放大電路A1具有較快操作及相對大的電流消耗的特性,并被配置為以使分壓Vfb變成基本等于參考電壓Vref的方式來控制輸出晶體管M1的操作。第二誤差放大電路A2具有相對低的電流消耗的特性,并被配置為也以使分壓Vfb變成基本等于參考電壓Vref的方式來控制輸出晶體管M1。
晶體管驅(qū)動電路2進一步包括開關SW1和控制電路7。開關SW1被配置為使第一誤差放大電路A1的輸出端子與輸出晶體管M1的柵極連接或斷開??刂齐娐?被配置為從外部主機設備(未示出)接收休眠信號SLP并響應休眠信號SLP來控制第一和第二誤差放大電路A1和A2、開關SW1、以及輸出電壓檢測器6的操作。
輸出電壓檢測器6包括電阻R1-R4、NMOS晶體管M2和M3、以及熔絲F1和F2。可以通過調(diào)整來調(diào)節(jié)電阻R2-R4中的每一個。控制電路7包括反相器INV1和INV2。
輸出晶體管M1連接在輸入端子IN和輸出端子OUT之間,并且電阻R1-R4串聯(lián)連接在輸出端子OUT和地之間。電阻R2并聯(lián)連接到NMOS晶體管M2和熔絲F1。電阻R4并聯(lián)連接到NMOS晶體管M3和熔絲F2。
從電阻R2和R3之間的連接點輸出分壓Vfb,并把其輸入到第一和第二誤差放大電路A1和A2的每一個的同相輸入端子。把從參考電壓發(fā)生器5輸出的參考電壓Vref輸入到第一和第二誤差放大電路A1和A2的每一個的反相輸入端子。輸出晶體管M1具有經(jīng)由開關SW1連接到第一誤差放大電路A1的輸出端子并連接到第二誤差放大電路A2的輸出端子的柵極。
在控制電路7中,反相器INV1和INV2彼此串聯(lián)連接。反相器INV1具有用于接收休眠信號SLP的輸入端子,以及連接到第二誤差放大電路A2的控制信號輸入端子和反相器INV2的輸入端子的輸出端子。反相器INV2具有連接到第一誤差放大電路A1的控制信號輸入端子、開關SW1的控制電極、以及NMOS晶體管M2和M3的每一個的柵極的輸出端子。第一和第二誤差放大電路A1和A2的每一個在柵極處一接收到高電平信號就開始其操作,并且一接收到低電平信號就停止操作以便減少電流消耗。
在具有如上所述結(jié)構的恒定電壓電路1中,當休眠信號SLP為高電平信號時,第一誤差放大電路A1的控制信號輸入端子和開關SW1的控制電極的每一個都接收到高電平信號,使得第一誤差放大電路A1變成激活狀態(tài)并且使開關SW1接通成為導電的。此時,第二誤差放大電路A2在控制信號輸入端子處接收到低電平信號并停止其操作,以便切斷電流消耗。其結(jié)果是,第二誤差放大電路A2的輸出端子變成高阻態(tài)。同樣,使NMOS晶體管M2和M3的每一個接通,并且因此無論熔絲F1和F2的狀態(tài)如何,輸出端子OUT只經(jīng)由串聯(lián)的電阻R1和R3連接到地。即,把NMOS晶體管M2和M3用作開關。在這種狀態(tài)下,通過調(diào)整電阻R3來調(diào)節(jié)分壓Vfb,可以把輸出電壓Vo改變成預定電壓。
當休眠信號SLP位于低電平時,第一誤差放大電路A1的控制信號輸入端子和開關SW1的控制電極的每一個都接收到低電平信號。因此,第一誤差放大電路A1停止其操作以便切斷電流消耗。同時,使開關SW1和NMOS晶體管M2與M3的每一個關斷成為斷開狀態(tài)。此時,第二誤差放大電路A2通過其控制信號輸入端子接收到高電平信號并且因此處于激活狀態(tài)。電阻R2和R4分別并聯(lián)連接到熔絲F1和F2。因此,在這種情況下,分壓Vfb保持與休眠信號SLP位于高電平時的狀態(tài)相同。
如果第一和第二誤差放大電路A1和A2具有彼此不同的偏移電壓,則輸出電壓Vo在激活第一誤差放大電路A1時和激活第二誤差放大電路A2時之間可能相差電壓差ΔVo。當?shù)谝缓偷诙`差放大電路A1和A2的偏移電壓之間的差是偏移電壓差ΔVoff時,可以把電壓差ΔVo表示為ΔVo=ΔVoff*Vo/Vfb基于這種關系,當在正常模式和備用模式中分別激活第一和第二誤差放大電路A1和A2時,可以在輸出電壓Vo的值之間實現(xiàn)基本精確的一致。具體地,當ΔVo是負數(shù)時,通過斷開熔絲F1并調(diào)整電阻R2,把輸出電壓Vo增加到在選擇了第一誤差放大電路A1時所獲得的電壓。同樣,當ΔVo是正數(shù)時,通過斷開熔絲F2并調(diào)整電阻R4,把輸出電壓Vo減小到在選擇了第一誤差放大電路A1時所獲得的電壓。
在圖2中,可以刪去開關SW1。這在當?shù)谝徽`差放大電路A1在控制信號輸入端子處接收到低電平信號并因此停止其操作時,第一誤差放大電路A1的輸出端子進入高阻態(tài)的特定情況下是可能的。如果刪去了開關SW1,那么第一誤差放大電路A1的輸出端子直接連接到輸出晶體管M1的柵極。
在第二誤差放大電路A2的輸出端子和輸出晶體管M1的柵極之間可以增加類似于開關SW1的另一開關SW2(見圖7),具有在額外開關的控制電極和反相器INV2的輸出端子之間的連接。圖7是依據(jù)另一示范性實施例的具有通過增加額外開關的修改的圖2部分恒定電壓電路的電路圖??梢栽诋?shù)诙`差放大電路A2在控制信號輸入端子處接收到低電平信號并因此停止其操作時,第二誤差放大電路A2的輸出端子未進入高阻態(tài)的特定情況下實現(xiàn)開關SW2的這種增加。當在這樣連接的額外開關的控制電極處接收到高電平信號時,使其接通并變成導電的。
參考圖3,解釋了依據(jù)本發(fā)明另一示范性實施例的恒定電壓電路1a。圖3的恒定電壓電路1a以類似于圖2的恒定電壓電路1的方式使用晶體管驅(qū)動電路。恒定電壓電路1a被配置為使第一誤差放大電路操作時生成的輸出電壓Vo與第二誤差放大電路操作時生成的輸出電壓Vo基本相等。恒定電壓電路1a通過調(diào)節(jié)參考電壓Vref來達到這種相等,而上述圖2的恒定電壓電路通過調(diào)節(jié)分壓Vfb產(chǎn)生類似的效果。
除了用于取代圖2的晶體管驅(qū)動電路2的晶體管驅(qū)動電路2a之外,圖3的恒定電壓電路1a類似于圖2的恒定電壓電路1。除了參考電壓發(fā)生器5a和輸出電壓檢測器6a之外,晶體管驅(qū)動電路2a類似于圖2的晶體管驅(qū)動電路2。參考電壓發(fā)生器5a取代圖2的參考電壓發(fā)生器5,并且輸出電壓檢測器6a取代圖2的輸出電壓檢測器6。
以類似于圖2的恒定電壓電路1的方式,圖3的恒定電壓電路1a通過輸入端子IN接收輸入電壓Vin,把輸入電壓Vin轉(zhuǎn)換成具有特定電壓值的輸出電壓Vo,并通過輸出端子OUT輸出這個輸出電壓Vo。
圖3的恒定電壓電路1a被配置為使用晶體管驅(qū)動電路2a控制輸出晶體管M1的操作,使得輸出端子OUT處的電壓是預定電壓。
在晶體管驅(qū)動電路2a中,參考電壓發(fā)生器5a生成并輸出參考電壓Vref,并且輸出電壓檢測器6a檢測輸出電壓Vo并對其進行劃分以生成分壓Vfb。
參考電壓發(fā)生器5a包括恒定電壓發(fā)生器11、電阻R11-R14、NMOS晶體管M12和M13、以及熔絲F11和F12。恒定電壓發(fā)生器11生成恒定電壓Vs??梢酝ㄟ^調(diào)整來調(diào)節(jié)每個電阻R11、R13及R14。輸出電壓檢測器6a包括電阻R5和R6。
電阻R5和R6串聯(lián)連接在輸出端子OUT和地之間。從電阻R5和R6之間的連接點輸出分壓Vfb。把分壓Vfb輸入到第一和第二誤差放大電路A1和A2的每一個同相輸入端子。
電阻R11-R14串聯(lián)連接在生成恒定電壓Vs的恒定電壓發(fā)生器11的輸出端子和地之間。電阻R11并聯(lián)連接到NMOS晶體管M12和熔絲F11,并且電阻R13并聯(lián)連接到NMOS晶體管M13和熔絲F12。從電阻R12和R13之間的連接點輸出參考電壓Vref,并把其輸入到第一和第二誤差放大電路A1和A2的每一個反相輸入端子。反相器INV1把信號輸出到控制信號輸入端子。反相器INV2把信號輸出到第一誤差放大電路A1的控制信號輸入端子、開關SW1的控制電極、以及NMOS晶體管M12和M13的每一個的柵極。
在上述的恒定電壓電路1a中,一接收到高電平的休眠信號SLP,第一誤差放大電路A1就進入激活狀態(tài),并使開關SW1接通并變成導電的。此時,使第二誤差放大電路A2停止其操作,以便切斷電流消耗并使輸出端子處于高阻態(tài)。并且,使NMOS晶體管M12和M13的每一個接通,并且因此無論熔絲F11和F12的狀態(tài)如何,生成參考電壓Vs的恒定電壓發(fā)生器11的輸出端子僅經(jīng)由串聯(lián)電阻R12和R14連接到地。在這種情況下,通過調(diào)整電阻R14來調(diào)節(jié)參考電壓Vref,可以把輸出電壓Vo改變到預定電壓。
當休眠信號SLP處于低電平時,第一誤差放大電路A1的控制信號輸入端子和開關SW1的控制電極的每一個都接收到低電平信號。因此,第一誤差放大電路A1停止其操作以便切斷電流消耗。同時,使開關SW1和NMOS晶體管M12與M13的每一個關斷成為斷開狀態(tài)。此時,第二誤差放大電路A2通過其控制信號輸入端子接收到高電平信號并因此處于激活狀態(tài)。把電阻R11和R13分別并聯(lián)連接到熔絲F11和F12。因此,在這種情況下,參考電壓Vref保持與休眠信號SLP位于高電平時的狀態(tài)相同。
如果第一和第二誤差放大電路A1和A2具有彼此不同的偏移電壓,則輸出電壓Vo在激活第一誤差放大電路A1時和激活第二誤差放大電路A2時之間可能相差電壓差ΔVo。但是,由于把輸出電壓Vo表示為Vo=K*Vref,其中K是常數(shù),所以可以通過改變參考電壓Vref來調(diào)節(jié)輸出電壓Vo。
基于這種關系,當在正常模式和備用模式中分別激活第一和第二誤差放大電路A1和A2時,可以在輸出電壓Vo的值之間實現(xiàn)基本精確的一致。具體地,當ΔVo是負數(shù)時,通過斷開熔絲F12并調(diào)整電阻R13,把參考電壓Vref增加到在選擇了第一誤差放大電路A1時所獲得的電壓。同樣,當ΔVo是正數(shù)時,通過斷開熔絲F11并調(diào)整電阻R11,把參考電壓Vref減小到在選擇了第一誤差放大電壓A1時所獲得的電壓。
參考圖4,解釋了依據(jù)本發(fā)明又一示范性實施例的恒定電壓電路1b。圖4的恒定電壓電路1b以類似于圖3的恒定電壓電路1a的方式使用晶體管驅(qū)動電路。恒定電壓電路1b被配置為把不同的參考電壓輸入到第一和第二誤差放大電路A1和A2的反相輸入端子,而圖3的恒定電壓電路1a輸入共用電壓,或者參考電壓Vref。
除了用于取代圖3的晶體管驅(qū)動電路2a的晶體管驅(qū)動電路2b之外,圖4的恒定電壓電路1b類似于圖3的恒定電壓電路1a。除了參考電壓發(fā)生器5b之外,晶體管驅(qū)動電路2b類似于圖3的晶體管驅(qū)動電路2a。參考電壓發(fā)生器5b取代圖3的參考電壓發(fā)生器5a。
以類似于圖3的恒定電壓電路1a的方式,圖4的恒定電壓電路1b通過輸入端子IN接收輸入電壓Vin,把輸入電壓Vin轉(zhuǎn)換成具有特定電壓值的輸出電壓Vo,并通過輸出端子OUT輸出這個輸出電壓Vo。
圖4的恒定電壓電路1b被配置為使用晶體管驅(qū)動電路2b控制輸出晶體管M1的操作,使得輸出端子OUT處的電壓是預定電壓。
如上所述,在晶體管驅(qū)動電路2b中,參考電壓發(fā)生器5b生成并輸出第一和第二參考電壓Vref1和Vref2,輸出電壓檢測器6a檢測輸出電壓Vo并對其進行劃分以便生成分壓Vfb。
在晶體管驅(qū)動電路2b中,第一誤差放大電路A1具有執(zhí)行快速操作及大電流消耗的特性,并控制輸出晶體管M1,使得分壓Vfb與第一參考電壓Vref1基本相等。同樣,第二誤差放大電路A2具有抑制電流消耗的特性,并控制輸出晶體管M1的操作,使得分壓Vfb與第二參考電壓Vref2基本相等。
開關SW1、輸出電壓檢測器6a、以及控制電路7的連接和功能與圖3的恒定電壓電路1a中的連接和功能相同。
參考電壓發(fā)生器5b包括恒定電壓發(fā)生器11、電阻R21-R24、以及熔絲F21和F22。如上所述,恒定電壓發(fā)生器11生成恒定電壓Vs??梢酝ㄟ^調(diào)整來調(diào)節(jié)每個電阻R22和R23。
電阻R21-R24串聯(lián)連接在具有恒定電壓Vs的恒定電壓發(fā)生器11的輸出端子和地之間。電阻R22和R23具有其間的連接點,該連接點連接到第一誤差放大電路A1的反相輸入端子以便把第一參考電壓Vref1發(fā)送到那里。電阻R21和R22具有其間的連接點,該連接點經(jīng)由熔絲F21連接到第二誤差放大電路A2的反相輸入端子以便把第二參考電壓Vref2發(fā)送到那里。同樣,電阻R23和R24具有其間的連接點,該連接點經(jīng)由熔絲F22連接到第二誤差放大電路A2的反相輸入端子以便把第二參考電壓Vref2發(fā)送到那里。
通過上述結(jié)構,當休眠信號SLP處于高電平時在第一誤差放大電路A1操作期間生成的輸出電壓Vo可能大于當休眠信號SLP處于低電平時在第二誤差放大電路A2操作期間生成的輸出電壓Vo。在這種情況下,通過增加第二參考電壓Vref2,可以增加在第二誤差放大電路A2操作期間生成的輸出電壓Vo。具體地,通過切斷熔絲F22,可以使第二參考電壓Vref2大于第一參考電壓Vref1。可以通過調(diào)整電阻R22和R23來調(diào)節(jié)第一和第二參考電壓Vref1和Vref2。
反之,當休眠信號SLP處于高電平時在第一誤差放大電路A1操作期間生成的輸出電壓Vo可能小于當休眠信號SLP處于低電平時在第二誤差放大電路A2操作期間生成的輸出電壓Vo。在這種情況下,通過減小第二參考電壓Vref2,可以減小在第二誤差放大電路A2操作期間生成的輸出電壓Vo。具體地,通過切斷熔絲F21,可以使第二參考電壓Vref2小于第一參考電壓Vref1。可以通過調(diào)整電阻R22和R23來調(diào)節(jié)第一和第二參考電壓Vref1和Vref2。
這樣,可以有效地調(diào)節(jié)第二參考電壓Vref2,以便消除由第一和第二誤差放大電路A1和A2之間的偏移電壓或放大率的差異所導致的輸出電壓Vo的誤差。其結(jié)果是,可以使在第一誤差放大電路A1操作期間生成的輸出電壓Vo與在第二誤差放大電路A2操作期間生成的輸出電壓Vo基本相等。
參考圖5,解釋了依據(jù)本發(fā)明又一示范性實施例的恒定電壓電路1c。圖5的恒定電壓電路1c以類似于圖4的恒定電壓電路1b的方式使用晶體管驅(qū)動電路。
除了用于取代圖4的晶體管驅(qū)動電路2b的晶體管驅(qū)動電路2c之外,圖5的恒定電壓電路1c類似于圖4的恒定電壓電路1b。除了參考電壓發(fā)生器5c之外,晶體管驅(qū)動電路2c類似于圖4的晶體管驅(qū)動電路2b。參考電壓發(fā)生器5c取代圖4的參考電壓發(fā)生器5b。
如圖5所闡明的,參考電壓發(fā)生器5c包括耗盡型NMOS晶體管M31、PMOS晶體管M32和M33、NMOS晶體管M34和M35、電阻R31-R36、以及熔絲F31-36。PMOS晶體管M32和M33構成電流鏡電路。
在參考電壓發(fā)生器5c中,PMOS晶體管M32和M33具有連接到輸入端子IN的源極和彼此連接并連接到PMOS晶體管M32漏極的柵極。耗盡型NMOS晶體管M31連接在PMOS晶體管M32的漏極和地之間,并具有連接到地的柵極。耗盡型NMOS晶體管M31充當恒流源。
NMOS晶體管M34連接在PMOS晶體管M33的漏極和地之間,并且PMOS晶體管M33的漏極連接到NMOS晶體管M35的柵極。NMOS晶體管M35具有連接到輸入端子IN的漏極和經(jīng)由串聯(lián)電阻R31-R36連接到地的源極。電阻R32-R35分別并聯(lián)連接到熔絲F31-F34。熔絲F35連接在電阻R31與R32的連接點和第二誤差放大電路A2的反相輸入端子之間。熔絲F36連接在電阻R35與R36的連接點和第二誤差放大電路A2的反相輸入端子之間。因此,通過第二誤差放大電路A2的反相輸入端子給第二誤差放大電路A2提供第二參考電壓Vref2。電阻R33具有到電阻R34、NMOS晶體管M34的柵極、以及第一誤差放大電路A1的反相輸入端子的連接點。因此,通過第一誤差放大電路A1的反相輸入端子給第一誤差放大電路A1提供第一參考電壓Vref1。
在具有上述結(jié)構的恒定電壓電路1c中,耗盡型NMOS晶體管M31的柵極和源極共同連接到地,即,給柵極提供0偏壓并且因此耗盡型NMOS晶體管M31的漏極電流是恒定的。耗盡型NMOS晶體管M31流過的漏極電流經(jīng)由PMOS晶體管M32和M33構成的電流鏡電路變成NMOS晶體管M34的漏極電流。當恒定的漏極電流流經(jīng)NMOS晶體管M34時,因為柵極電壓與漏極電流成比例,所以NMOS晶體管M34的柵極電壓也變成恒定電壓。NMOS晶體管M34的這個恒定柵極電壓是第一參考電壓Vref1。在切斷熔絲F31-F36之前第一和第二參考電壓Vref1和Vref2基本相同。
通過上述結(jié)構,當休眠信號SLP處于高電平時在第一誤差放大電路A1操作期間生成的輸出電壓Vo可能大于當休眠信號SLP處于低電平時在第二誤差放大電路A2操作期間生成的輸出電壓Vo。在這種情況下,通過增加第二參考電壓Vref2,可以增加在第二誤差放大電路A2操作期間生成的輸出電壓Vo。具體地,通過切斷熔絲F31及F32中的至少一個和熔絲F36,可以使第二參考電壓Vref2大于第一參考電壓Vref1。
反之,當休眠信號SLP處于高電平時在第一誤差放大電路A1操作期間生成的輸出電壓Vo可能小于當休眠信號SLP處于低電平時在第二誤差放大電路A2操作期間生成的輸出電壓Vo。在這種情況下,通過減小第二參考電壓Vref2,可以減小在第二誤差放大電路A2操作期間生成的輸出電壓Vo。具體地,通過切斷熔絲F33和F34中的至少一個和熔絲F35,可以使第二參考電壓Vref2小于第一參考電壓Vref1。
這樣,可以有效地調(diào)節(jié)第二參考電壓Vref2,以便消除由第一和第二誤差放大電路A1和A2之間的偏移電壓或放大率的差異所導致的輸出電壓Vo的誤差。其結(jié)果是,可以使在第一誤差放大電路A1操作期間生成的輸出電壓Vo與在第二誤差放大電路A2操作期間生成的輸出電壓Vo基本相等。
上面的描述解釋了包括兩個誤差放大電路(即第一和第二誤差放大電路A1和A2)的晶體管驅(qū)動電路的例子。然而,也可以把上述的技術思想應用到包括多于兩個誤差放大電路的晶體管驅(qū)動電路上。
另外,可以從圖3-5的恒定電壓電路1a-1c的每一個中刪去開關SW1。這在當?shù)谝徽`差放大電流A1在控制信號輸入端子處接收到低電平信號并因此停止其操作時,第一誤差放大電路A1的輸出端子進入高阻態(tài)的特定情況下是可能的。如果刪去了開關SW1,那么第一誤差放大電路A1的輸出端子直接連接到輸出晶體管M1的柵極。
同樣,在圖3-5的恒定電壓電路1a-1c的每一個中,可以在第二誤差放大電路A2的輸出端子和輸出晶體管M1的柵極之間增加類似于開關SW1的開關SW2(見圖7),并且具有在額外開關的控制電極和反相器INV2的輸出端子之間的連接。在當?shù)诙`差放大電路A2在控制信號輸入端子處接收到低電平信號并因此停止其操作時,第二誤差放大電路A2的輸出端子未進入高阻態(tài)的特定情況下,可以實現(xiàn)額外開關SW2的這種增加。當在這樣連接的額外開關的控制電極處接收到高電平信號時,使其接通并變成導電的。
此外,可以通過并聯(lián)連接到多個熔絲的多個串聯(lián)連接的電阻構成用在上述例子中帶有調(diào)整器的電阻,如圖6所闡明的。通過這種結(jié)構,可以通過適當?shù)厍袛嗳劢z來獲得期望的電阻值。
根據(jù)上述教導,各種各樣的附加修改和變型是可能的。因此,應當理解,在附加權利要求的范圍內(nèi),可以用除了如在此具體描述之外的方式實踐本專利說明書的公開。
本專利說明書基于2005年9月21日在日本專利局提交的日本專利申請案第JPAP2005-273560號,在此通過參考引入其全部內(nèi)容。
權利要求
1.一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,所述電路包括參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;以及多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,功率電壓檢測器被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱谋壤?shù),選擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
2.如權利要求1所述的晶體管驅(qū)動電路,其中,功率電壓檢測器被進一步配置為響應輸入到誤差放大電路的控制信號來改變分壓的比例常數(shù)。
3.如權利要求2所述的晶體管驅(qū)動電路,其中,功率電壓檢測器包括第一電阻,連接到輸出端子;第二電阻,與第一電阻串聯(lián)連接,并被配置為與第一電阻構成第一串聯(lián)電路;第三電阻,與第一和第二電阻串聯(lián)連接;第四電阻,與第一、第二、及第三電阻和地串聯(lián)連接,并被配置為與第三電阻構成第二串聯(lián)電路;第一熔絲,并聯(lián)連接到第二電阻;第一開關,并聯(lián)連接到第二電阻;第二熔絲,并聯(lián)連接到第四電阻;以及第二開關,并聯(lián)連接到第四電阻,其中,第二、第三、以及第四電阻通過調(diào)整器可變,其中,第一和第二串聯(lián)電路具有輸出分壓的連接點,以及其中,依照輸入到所述多個誤差放大電路的控制信號,第一和第二開關的每一個執(zhí)行切換操作以便改變分壓的比例常數(shù)。
4.一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,所述電路包括參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;以及多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,參考電壓發(fā)生器被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱碾妷褐担x擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
5.如權利要求4所述的晶體管驅(qū)動電路,其中,參考電壓發(fā)生器被進一步配置為依照輸入到誤差放大電路的控制信號來改變參考電壓的電壓值。
6.如權利要求5所述的晶體管驅(qū)動電路,其中,參考電壓發(fā)生器包括恒定電壓發(fā)生器,被配置為生成恒定電壓;第一電阻,與恒定電壓所施加到的點相連接;第二電阻,與第一電阻串聯(lián)連接,并被配置為與第一電阻構成第一串聯(lián)電路;第三電阻,與第一和第二電阻串聯(lián)連接;第四電阻,與第一、第二、及第三電阻和地串聯(lián)連接,并被配置為與第三電阻構成第二串聯(lián)電路;第一熔絲,并聯(lián)連接到第一電阻;第一開關,并聯(lián)連接到第一電阻;第二熔絲,并聯(lián)連接到第三電阻;第二開關,并聯(lián)連接到第三電阻;其中,第一、第三和第四電阻通過調(diào)整器可變,其中,第一和第二串聯(lián)電路具有輸出參考電壓的連接點,其中,依照輸入到所述多個誤差放大電路的控制信號,第一和第二開關的每一個執(zhí)行切換操作以便改變分壓的電壓值。
7.一種驅(qū)動功率晶體管以便從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值的晶體管驅(qū)動電路,所述電路包括參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;以及多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,參考電壓發(fā)生器被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖儏⒖茧妷旱碾妷褐?,選擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
8.如權利要求7所述的晶體管驅(qū)動電路,其中所述多個誤差放大電路包括第一誤差放大電路,被配置為依照輸入到其上的控制信號控制該誤差放大電路,以便以使分壓與參考電壓相等的方式來控制功率晶體管,以及第二誤差放大電路,被配置為依照輸入到其上的控制信號控制該誤差放大電路,以便以使分壓與參考電壓相等的方式來控制功率晶體管,第二誤差放大電路具有比第一誤差放大電路小的電流消耗,其中,第一和第二誤差放大電路的一個依照輸入到其上的控制信號而被選擇性地激活。
9.如權利要求8所述的晶體管驅(qū)動電路,進一步包括第三開關,連接在第一誤差放大電路的輸出端子和功率晶體管的控制電極之間,具有用于接收控制信號的控制電極,并被配置為依照控制信號來控制從第一誤差放大電路到功率晶體管的輸出電壓的傳輸。
10.如權利要求9所述的晶體管驅(qū)動電路,進一步包括第四開關,連接在第二誤差放大電路的輸出端子和功率晶體管的控制電極之間,具有用于接收控制信號的控制電極,并被配置為依照控制信號來控制從第二誤差放大電路到功率晶體管的輸出電壓的傳輸。
11.如權利要求7所述的晶體管驅(qū)動電路,其中,把參考電壓發(fā)生器、輸出電壓檢測器、以及所述多個誤差放大電路集成到一個集成電路芯片中。
12.一種驅(qū)動功率晶體管的方法,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流,所述方法包括以下步驟提供步驟,提供具有不同操作特性的多個誤差放大電路;激活步驟,響應輸入到所述多個誤差放大電路中的一個上的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓;產(chǎn)生步驟,給所述多個誤差放大電路產(chǎn)生參考電壓;生成步驟,依照所述多個誤差放大電路中的每一個的操作特性,通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓;以及控制步驟,控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
13.一種驅(qū)動功率晶體管的方法,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流,所述方法包括以下步驟提供步驟,提供具有不同操作特性的多個誤差放大電路;激活步驟,響應輸入到所述多個誤差放大電路中的一個上的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓;產(chǎn)生步驟,依照所述多個誤差放大電路之一的操作特性,給被選擇性地激活的該誤差放大電路產(chǎn)生參考電壓;生成步驟,通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓;以及控制步驟,控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
14.一種驅(qū)動功率晶體管的方法,該功率晶體管依照輸入到其控制電極的信號控制從輸入端子輸出到輸出端子的電流,所述方法包括以下步驟提供步驟,提供具有不同操作特性的多個誤差放大電路;激活步驟,響應輸入到所述多個誤差放大電路中之一的控制信號來激活該誤差放大電路,以便控制功率晶體管的操作,使得輸出端子處的電壓變成預定功率電壓;產(chǎn)生步驟,依照所述多個誤差放大電路的每一個的操作特性,給該誤差放大電路產(chǎn)生參考電壓;生成步驟,通過使用比例常數(shù)來生成與輸出端子處的電壓成比例的分壓;控制步驟,控制功率晶體管的操作,以便使分壓與參考電壓基本相等。
15.一種恒定電壓電路,包括功率晶體管,被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值;參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;以及多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,功率電壓檢測器被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱谋壤?shù),選擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
16.如權利要求15所述的恒定電壓電路,其中,功率電壓檢測器被進一步配置為響應輸入到誤差放大電路的控制信號來改變分壓的比例常數(shù)。
17.一種恒定電壓電路,包括功率晶體管,被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值;參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;以及多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,參考電壓被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖兎謮旱碾妷褐?,選擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
18.如權利要求17所述的恒定電壓電路,其中,參考電壓發(fā)生器被進一步配置為依照輸入到所述多個誤差放大電路的控制信號來改變參考電壓的電壓值。
19.一種恒定電壓電路,包括功率晶體管,被配置為從輸出端子輸出功率電壓并控制功率電壓具有預定電壓值;參考電壓發(fā)生器,被配置為生成參考電壓;功率電壓檢測器,被配置為檢測從輸出端子輸出的功率電壓并生成與功率電壓成比例的分壓;多個誤差放大電路,每一個被配置為響應輸入到其上的控制信號而被激活,以便以使分壓與參考電壓基本相等的方式來控制功率晶體管的操作,所述多個誤差放大電路具有不同的操作特性,其中,參考電壓發(fā)生器被進一步配置成為所述多個誤差放大電路中的每一個適當?shù)馗淖儏⒖茧妷旱碾妷褐?,選擇性地激活所述多個誤差放大電路中的每一個以便控制由功率晶體管生成的功率電壓具有預定功率電壓。
20.如權利要求19所述的恒定電壓電路,其中,所述多個誤差放大電路包括第一誤差放大電路,被配置為依照輸入到其上的控制信號控制該誤差放大電路,以便以使分壓與參考電壓相等的方式來控制功率晶體管,以及第二誤差放大電路,被配置為依照輸入到其上的控制信號控制該誤差放大電路,以便以使分壓與參考電壓相等的方式來控制功率晶體管,第二誤差放大電路具有比第一誤差放大電路小的電流消耗,其中,第一和第二誤差放大電路中的一個依照輸入到其上的控制信號而被選擇性地激活。
21.如權利要求20所述的恒定電壓電路,進一步包括第三開關,連接在第一誤差放大電路的輸出端子和功率晶體管的控制電極之間,具有用于接收控制信號的控制電極,并被配置為依照控制信號來控制從第一誤差放大電路到功率晶體管的輸出電壓的傳輸。
22.如權利要求21所述的恒定電壓電路,進一步包括第四開關,連接在第二誤差放大電路的輸出端子和功率晶體管的控制電極之間,具有用于接收控制信號的控制電極,并被配置為依照控制信號來控制從第二誤差放大電路到功率晶體管的輸出電壓的傳輸。
23.如權利要求19所述的恒定電壓電路,其中,把功率晶體管、參考電壓發(fā)生器、輸出電壓檢測器、以及所述多個誤差放大電路集成在一個集成電路芯片中。
全文摘要
一種配備有參考電壓發(fā)生器、功率電壓檢測器、以及多個誤差放大電路的晶體管驅(qū)動電路、恒定電壓電路及其方法。所述多個誤差放大電路具有不同的操作特性。依照所選擇的操作模式,響應控制信號選擇性地激活所述誤差放大電路中的一個。響應適合所述多個誤差放大電路中的每一個的控制信號,也改變由參考電壓發(fā)生器產(chǎn)生的參考電壓或由功率電壓檢測器產(chǎn)生的分壓,選擇性地激活所述多個誤差放大電路中的每一個,以便控制由功率晶體管生成的功率電壓輸出恒定的功率電壓。
文檔編號G05F1/10GK1968011SQ200610164108
公開日2007年5月23日 申請日期2006年9月21日 優(yōu)先權日2005年9月21日
發(fā)明者林克廣, 吉井宏治 申請人:株式會社理光