專利名稱::低壓降線性穩(wěn)壓裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及一種穩(wěn)壓裝置,尤其涉及一種低壓降線性穩(wěn)壓裝置。
背景技術(shù):
:低壓降線性穩(wěn)壓器(LowDrop-outLinearRegulator;LD0)是被廣泛應(yīng)用于手機(jī)、DVD、數(shù)碼相機(jī)以及Mp3等多種消費類電子產(chǎn)品中的穩(wěn)壓芯片,為了滿足這些精密電子產(chǎn)品的要求,在電源的輸入端加入線性穩(wěn)壓器,以保證電源電壓恒定與實現(xiàn)有源噪聲濾波。此外,這些電子產(chǎn)品通常只有一組電池供電,為了節(jié)省供電池的電量,希望在設(shè)備不工作時,LDO工作于睡眠狀態(tài)。為此,大部分LDO都具有使能控制功能,從而方便用戶控制使用。但是,該LDO在方便使用的同時,存在一個無法避免的問題LDO的使能控制模塊的邏輯工作電平?jīng)]有辦法覆蓋一個連續(xù)的工作電平,從而造成當(dāng)控制信號處于這個不連續(xù)工作電平的時候,使能控制模塊處于浮動狀態(tài)(介于高電平H與低電平L之間的一個無法控制的階段),從而LDO失去對輸出狀態(tài)的控制。
發(fā)明內(nèi)容有鑒于此,有必要提供一種解決低壓降線性穩(wěn)壓器失去對輸出狀態(tài)的控制問題的低壓降線性穩(wěn)壓裝置。一種低壓降線性穩(wěn)壓裝置,其包括一個低壓降線性穩(wěn)壓器及一個電壓采樣模塊,該低壓降線性穩(wěn)壓器具有一個能輸出第二控制邏輯的使能控制模塊,該電壓采樣模塊對該低壓降線性穩(wěn)壓器的輸出電壓進(jìn)行采樣,并輸出第一控制邏輯,該第一控制邏輯與該第二控制邏輯構(gòu)成第三控制邏輯。所述的低壓降線性穩(wěn)壓裝置,通過該第三控制邏輯來控制該低壓降線性穩(wěn)壓器的輸出狀態(tài),避免了因該使能控制模塊處于浮動狀態(tài)而導(dǎo)致該低壓降線性穩(wěn)壓器的輸出狀態(tài)處于失效模式。圖l為本發(fā)明第一實施方式提供的低壓降線性穩(wěn)壓裝置的功能結(jié)構(gòu)圖。圖2為圖l中低壓降線性穩(wěn)壓器的輸出電壓與時間的關(guān)系曲線圖。圖3為圖2中采樣電壓的邏輯電平與輸出電壓的關(guān)系示意圖。圖4為本發(fā)明第二實施方式提供的低壓降線性穩(wěn)壓裝置的功能結(jié)構(gòu)圖。具體實施例方式下面將結(jié)合附圖對本發(fā)明實施方式作進(jìn)一步的詳細(xì)說明。請參閱圖l,為本發(fā)明第一實施方式提供的一種低壓降線性穩(wěn)壓裝置100,該低壓降線性穩(wěn)壓裝置100包括一個低壓降線性穩(wěn)壓器101及一個電壓采樣模塊102。該低壓降線性穩(wěn)壓器IOI包括一個使能控制模塊IOII、M0S驅(qū)動模塊1012、M0S開關(guān)模塊1013、第四比較放大器1014及反饋模塊1015。該電壓采樣模塊102包括有一個邏輯輸出模塊1024、一個比較放大器模塊1025及一個延遲模塊1026,該比較放大器模塊1025具有第一比較放大器10251與第二比較放大器10252。該低壓降線性穩(wěn)壓器101接收外部輸入電壓Vin,經(jīng)內(nèi)部處理輸出電壓V。ut,以保證電源電壓恒定與實現(xiàn)有源噪聲濾波。該電壓采樣模塊102對該低壓降線性穩(wěn)壓器101的輸出電壓V。ut進(jìn)行分時采樣,得到第一采樣電壓Vi與第二采樣電壓V2,并判斷該兩次采樣電壓VhV2的邏輯電平,得到第一采樣電壓Vi的邏輯電平Ai與第二采樣電壓V2的邏輯電平A2,最后,將A工與A2構(gòu)成一個第一控制邏輯Y工。該低壓降線性穩(wěn)壓裝置100的使能控制模塊1011的輸出具有一個參考電壓Vref與一個第二控制邏輯Y2。該反饋模塊1015對該低壓降線性穩(wěn)壓器101的輸出電壓V。ut進(jìn)行實時采樣,并分別送入該第四比較放大器1014、該第一比較放大器10251與該延遲模塊1026。該第四比較放大器1014接收該反饋模塊1015的輸出信號與該參考電壓Vref,并將該兩個信號進(jìn)行比較放大后的輸出用來驅(qū)動該M0S驅(qū)動模塊1012。該第一比較放大器10251在第一時刻^接收該反饋模塊1015的輸出信號,得到第一采樣電壓Vb該第一比較放大器10251將該第一采樣電壓V工與該參考電壓Vref構(gòu)成第一邏輯電平Ab該第二比較放大器10252因為該延遲模塊1026的存在,所以,在第二時刻t2接收該反饋模塊1015的輸出信號,得到第二采樣電壓V2。該第二比較放大器10252將該第二采樣電壓V2與該參考電壓Vref構(gòu)成第二邏輯電平A2。該邏輯輸出模塊1024接收該兩個邏輯電平AhA2,并構(gòu)成該第一控制邏輯Yb該M0S驅(qū)動模塊1012接收該第四比較放大器模塊1014的輸出信號、該第二控制邏輯Y2及該第一控制邏輯Yh并將該第二控制邏輯Y2與該第一控制邏輯Yi構(gòu)成第三控制邏輯Y。該M0S開關(guān)模塊1013接收該低壓降線性穩(wěn)壓器101的外部輸入電壓Vin與該第三控制邏輯Y,用來控制該低壓降線性穩(wěn)壓器101的輸出電壓V。ut。請參閱圖2,為圖l中低壓降線性穩(wěn)壓器101的輸出電壓V。ut與時間t的關(guān)系曲線圖。該低壓降線性穩(wěn)壓器101的輸出電壓V。ut與時間t的關(guān)系曲線為k,該電壓采樣模塊102在tht2時刻對輸出電壓V。ut的采樣電壓分別為VhV2。請參閱圖3,為圖2中采樣電壓VhV2對應(yīng)的邏輯電平AhA2與輸出電壓V。ut的關(guān)系示意圖。^與t2之間的時間間隔為T,在本實施方式中,^與t2之間的時間間隔T大于該低壓降線性穩(wěn)壓器101的軟啟動時間,以避免負(fù)載突然變化造成誤動作。通過判斷VhV2對應(yīng)的邏輯電平AhA2,得到該第一控制邏輯Yh其邏輯關(guān)系轉(zhuǎn)化為真值表可由下表l所示。表l<table>tableseeoriginaldocumentpage6</column></row><table>上表l可由以下邏輯關(guān)系式表示""1'""。該低壓降線性穩(wěn)壓器101的使能控制模塊1011的第二控制邏輯Y2與該第一控制邏輯Yh構(gòu)成該第三控制邏輯Y,其邏輯關(guān)系轉(zhuǎn)化為真值表可由下表2所示。表2<table>tableseeoriginaldocumentpage6</column></row><table>上表2可由以下邏輯關(guān)系式表示i〃"。因為Y工由該V^V2對應(yīng)的邏輯電平A^A2的邏輯關(guān)系構(gòu)成,所以,該A^A2與該第二控制邏輯Y2、該第三控制邏輯Y的邏輯關(guān)系轉(zhuǎn)化為真值表可由下表3所示。表3<table>tableseeoriginaldocumentpage6</column></row><table><table>tableseeoriginaldocumentpage7</column></row><table>請參閱圖4,為本發(fā)明第二實施方式提供的一種低壓降線性穩(wěn)壓裝置200,該低壓降線性穩(wěn)壓裝置200包括一個低壓降線性穩(wěn)壓器101及一個電壓采樣模塊103。該第二實施方式與該第一實施方式的區(qū)別在于,該電壓采樣模塊103對該低壓降線性穩(wěn)壓器101的輸出電壓V。ut進(jìn)行實時采樣,該電壓采樣模塊103包括有一個第三比較放大器10253,且該電壓采樣模塊103接收一個外部參考電壓V'ref。該外部參考電壓V'ref根據(jù)用戶的需求進(jìn)行設(shè)置,因為該外部參考電壓V'ref決定了該低壓降線性穩(wěn)壓器101的輸出電壓,所以該外部參考電壓V'ref小于該使能控制模塊1011的參考電壓Vref。該第三比較放大器10253在t3時刻,接收該反饋模塊1015的輸出信號,得到第三輸出電壓V3。該第三比較放大器10253將該第三輸出電壓V3與該外部參考電壓V'ref構(gòu)成該第一控制邏輯Yb綜上所述在第一、第二實施方式中,當(dāng)該電壓采樣模塊102的邏輯輸出Y工為高電平那寸,無論該使能控制模塊1011的邏輯輸出Y2處于什么狀態(tài),總邏輯輸出Y關(guān)閉該MOS開關(guān)模塊1013;當(dāng)Yi為低電平L時,Y2為高電平H時,該M0S開關(guān)模塊1013也關(guān)閉,Y2為低電平L時,不對該M0S開關(guān)模塊1013做控制。這樣,就避免因該使能控制模塊l011處于浮動狀態(tài)而使該低壓降線性穩(wěn)壓器101的輸出狀態(tài)處于失效模式的問題出現(xiàn)。雖然本發(fā)明已以較佳實施方式披露如上,但是,其并非用以限定本發(fā)明,另外,本領(lǐng)域技術(shù)人員還可以在本發(fā)明精神內(nèi)做其它變化等。當(dāng)然,這些依據(jù)本發(fā)明精神所做的變化,都應(yīng)包含在本發(fā)明所要求保護(hù)的范圍之內(nèi)。權(quán)利要求權(quán)利要求1一種低壓降線性穩(wěn)壓裝置,其包括一個低壓降線性穩(wěn)壓器,該低壓降線性穩(wěn)壓器具有一個能輸出第二控制邏輯的使能控制模塊;其特征在于,該低壓降線性穩(wěn)壓裝置進(jìn)一步包括一個電壓采樣模塊,該電壓采樣模塊對該低壓降線性穩(wěn)壓器的輸出電壓進(jìn)行采樣,并輸出第一控制邏輯,該第一控制邏輯與該第二控制邏輯構(gòu)成第三控制邏輯,該第三控制邏輯用于控制該低壓降線性穩(wěn)壓器的輸出。2.如權(quán)利要求l所述的低壓降線性穩(wěn)壓裝置,其特!在于,該第一控制邏輯、該第二控制邏輯與該第三控制邏輯滿足以下邏輯關(guān)系式Y(jié):Y!xY^+X其中,Yl為該第一控制邏輯;Y2為該第二控制邏輯;Y為該第三控制邏輯。3.如權(quán)利要求l所述的低壓降線性穩(wěn)壓裝置,其特征在于,該使能控制模塊的輸出還具有一個參考電壓,該電壓采樣模塊具有一個邏輯輸出模塊、一個比較放大器模塊及一個延遲模塊,該電壓采樣模塊通過該延遲模塊對該低壓降線性穩(wěn)壓器的輸出電壓進(jìn)行分時采樣,得到第一輸出電壓與第二輸出電壓,該比較放大器模塊具有第一比較放大器與第二比較放大器,該第一比較放大器接收該第一輸出電壓與該使能控制模塊的參考電壓,并構(gòu)成第一邏輯電平,該第二比較放大器接收該第二輸出電壓與該使能控制模塊的參考電壓,并構(gòu)成第二邏輯電平,該邏輯輸出模塊將該兩個邏輯電平構(gòu)成該第一控制邏輯。4.如權(quán)利要求l所述的低壓降線性穩(wěn)壓裝置,其特征在于,該使能控制模塊的輸出還具有一個參考電壓,該電壓采樣模塊具有一個第三比較放大器,且該電壓采樣模塊接收一個外部參考電壓,并對該低壓降線性穩(wěn)壓器的輸出電壓進(jìn)行實時采樣,得到第三輸出電壓,該第三比較放大器接收該第三輸出電壓與該外部參考電壓,并構(gòu)成該第一控制邏輯。5.如權(quán)利要求3所述的低壓降線性穩(wěn)壓裝置,其特征在于,該延遲模塊的延遲時間大于該低壓降線性穩(wěn)壓器的軟啟動時間。6.如權(quán)利要求3所述的低壓降線性穩(wěn)壓裝置,其特I^E于,該第一邏輯電平、該第二邏輯電平與該第一控制邏輯滿足以下邏輯關(guān)系式Y(jié)i:AiXA^其中,Yl為該第一控制邏輯;Al為該第一邏輯電平;A2為該第二邏輯電平。7.如權(quán)利要求4所述的低壓降線性穩(wěn)壓裝置,其特征在于,該外部參考電壓根據(jù)用戶的需求進(jìn)行設(shè)置,且小于該使能控制模塊的參考電壓。全文摘要本發(fā)明涉及一種低壓降線性穩(wěn)壓裝置,其包括一個低壓降線性穩(wěn)壓器及一個電壓采樣模塊,該低壓降線性穩(wěn)壓器具有一個能輸出第二控制邏輯的使能控制模塊,該電壓采樣模塊對該低壓降線性穩(wěn)壓器的輸出電壓進(jìn)行采樣,并輸出第一控制邏輯,該第一控制邏輯與該第二控制邏輯構(gòu)成第三控制邏輯。所述的低壓降線性穩(wěn)壓裝置,通過該第三控制邏輯來控制該低壓降線性穩(wěn)壓器的輸出狀態(tài),避免了因該使能控制模塊處于浮動狀態(tài)而導(dǎo)致該低壓降線性穩(wěn)壓器的輸出狀態(tài)處于失效模式。文檔編號G05F1/56GK101436082SQ20071020253公開日2009年5月20日申請日期2007年11月14日優(yōu)先權(quán)日2007年11月14日發(fā)明者震侯,輝王申請人:佛山普立華科技有限公司;鴻海精密工業(yè)股份有限公司