專利名稱:硬盤電源控制電路的制作方法
技術領域:
本發(fā)明涉及一種電源控制電路,特別涉及一種硬盤電源控制電路。
背景技術:
硬盤是電子產品的數(shù)據(jù)存儲裝置。當硬盤通電后,其內部的碟片開始高速轉動,從 而帶動周圍的空氣形成氣流并產生阻尼效應,進而使得磁頭可以懸浮在碟片上以進行數(shù)據(jù) 的讀寫。但硬盤的磁頭需防止震動,因為異常震動可能會造成磁頭與碟片碰觸,甚至磨損碟 片。此狀況一旦發(fā)生,輕則造成部分碟片永遠無法讀寫任何資料,重則會使整個硬盤報廢。 因此,硬盤的安全性成為數(shù)據(jù)安全的重要保障。
發(fā)明內容
鑒于以上內容,有必要提供一種提高硬盤使用安全性的硬盤電源控制電路。一種硬盤電源控制電路,包括一用于連接電源裝置的第一連接器、一主控制電路 及一用于連接硬盤的第二連接器,所述第一連接器包括一第一及一第二電壓接收引腳,所 述第二連接器包括一偵測引腳、一第一及一第二電壓輸出引腳,所述主控制電路包括第一 至第四電子開關,所述第一電子開關的第一端與所述偵測引腳相連,以接收一偵測信號,并 通過一第一電阻與所述第二電壓接收引腳相連,所述第一電子開關的第二端通過一第二電 阻與所述第二電壓接收引腳相連,并與所述第二電子開關的第一端相連,所述第一及第二 電子開關的第三端均接地,所述第三電子開關的第一端與所述第二電子開關的第二端相 連,并通過一第三電阻與所述第一電壓接收引腳相連,所述第三電子開關的第二端與所述 第一電壓輸出引腳相連,所述第三電子開關的第三端與所述第一電壓接收引腳相連,所述 第四電子開關的第一端通過一第四電阻與所述第三電子開關的第二端相連,所述第四電子 開關的第二端與所述第二電壓接收引腳相連,所述第四電子開關的第三端與所述第二電壓 輸出引腳相連,當所述硬盤插入所述第二連接器并連接穩(wěn)定后,所述偵測引腳輸出低電平 偵測信號,所述第一電子開關截止,所述第二至第四電子開關導通,所述電源裝置輸出的電 壓信號經所述主控制電路傳送給所述硬盤。上述硬盤電源控制電路通過設置所述偵測弓I腳來偵測硬盤是否插入所述第二連 接器且與所述第二連接器接觸良好,并通過設置所述主控制電路來將所述電源裝置輸出的 電壓信號以滿足所述硬盤接收電壓信號的時序要求的形式輸出給所述硬盤,從而在實現(xiàn)為 所述硬盤供電的同時提高了所述硬盤的使用安全性。
下面結合附圖及較佳實施方式對本發(fā)明作進一步詳細描述圖1為本發(fā)明硬盤電源控制電路的較佳實施方式與一電源裝置及一硬盤相連的 原理框圖。圖2為本發(fā)明硬盤電源控制電路的較佳實施方式的電路圖。
具體實施例方式請參照圖1,本發(fā)明硬盤電源控制電路的較佳實施方式包括一第一連接器10、一 主控制電路20、一輔助控制電路30及一第二連接器40。所述第一連接器10與所述主控制 電路20、所述輔助控制電路30及一電源裝置50相連,以將所述電源裝置50輸出的電壓信 號傳送給所述主控制電路20及所述輔助控制電路30。所述第二連接器40與所述主控制電 路20及一硬盤60相連,以將所述主控制電路20輸出的電壓信號傳送給所述硬盤60。所述 輔助控制電路30與所述主控制電路20相連,以控制所述主控制電路20能否正常工作。在 本實施方式中,所述硬盤電源控制電路設置在一電路板上,所述第二連接器40為一外設的 SATA(Serial AdvancedTechnology Attachment,串行高級技術附件)電源連接器。所述電源裝置50為 電腦電源(如ATX電腦電源等),所述硬盤60為一插接在機箱外部的硬盤。 請繼續(xù)參照圖2,所述第一連接器10包括一第一電壓接收弓丨腳1、一第二電壓接收 引腳4及兩接地引腳2,3。所述第一電壓接收引腳1用于接收所述電源裝置50輸出的一第 一電壓信號(如12V電壓信號),所述第二電壓接收引腳4用于接收所述電源裝置50輸出 的一第二電壓信號(如5V電壓信號),所述接地引腳2,3均接地。所述第一電壓接收引腳 1與一電容Cl的正極相連,所述電容Cl的負極接地,所述電容Cl的正極還通過一電容C2 接地。所述第二電壓接收引腳4與一電容C3的正極相連,所述電容C3的負極接地,所述電 容C3的正極還通過一電容C4接地。所述第二連接器40包括一第一電壓輸出引腳5、一接地引腳6、一偵測引腳7及一 第二電壓輸出引腳8。所述第一電壓輸出引腳5用于輸出所述第一電壓信號給所述硬盤60, 所述第二電壓輸出引腳8用于輸出所述第二電壓信號給所述硬盤60。所述第一電壓輸出 引腳5與一電容C5的正極相連,所述電容C5的負極接地,所述電容C5的正極還通過一電 容C6接地。所述第二電壓輸出引腳8與一電容C7的正極相連,所述電容C7的負極接地, 所述電容C7的正極還通過一電容C8接地。在本實施方式中,所述電容C1、C3、C5、C7均為 電解電容,用于濾除低頻雜波;所述電容C2、C4、C6、C8均為陶瓷電容,用于濾除高頻雜波。 在其它實施方式中,為了降低成本,所述電容C1-C8可以省略。所述主控制電路20包括四個電子開關如四個MOS管Q1-Q4及五個電阻R1-R5。所 述MOS管Ql的柵極與所述第二連接器40的偵測引腳7相連,用于接收一偵測信號D,并通 過所述電阻Rl與所述第一連接器10的第二電壓接收引腳4相連,漏極通過所述電阻R2與 所述第一連接器10的第二電壓接收引腳4相連,源極接地。所述MOS管Q2的柵極與所述 MOS管Ql的漏極相連,并通過所述電阻R3接地,漏極通過所述電阻R4與所述第一連接器 10的第一電壓接收引腳1相連,源極接地。所述MOS管Q3的柵極與所述MOS管Q2的漏極 相連,漏極與所述第二連接器40的第一電壓輸出引腳5相連,源極與所述第一連接器10的 第一電壓接收引腳1相連。所述MOS管Q4的柵極通過所述電阻R5與所述MOS管Q3的漏 極相連,漏極與所述第一連接器10的第二電壓接收引腳4相連,源極與所述第二連接器40 的第二電壓輸出引腳8相連。所述輔助控制電路30包括四個電子開關如四個MOS管Q5-Q8、一個手動開關K及 五個電阻R6-R10。所述MOS管Q5的柵極通過所述電阻R6與所述第一連接器10的第二電壓接收引腳4相連,并通過所述手動開關K接地,漏極通過所述電阻R7與所述第一連接器 10的第二電壓接收引腳4相連,源極接地。所述MOS管Q6的柵極與所述MOS管Q5的漏極 相連,漏極通過所述電阻R8與所述第一連接器10的第二電壓接收引腳4相連,源極接地。 所述MOS管Q7的柵極與所述MOS管Q6的漏極相連,漏極與所述MOS管Ql的漏極相連,源極 接地。所述MOS管Q8的柵極通過所述電阻R9與所述MOS管Q4的源極相連,并通過所述電 阻RlO接地,漏極與所述MOS管Q6的漏極相連,源極接地。在本較佳實施方式中,所述MOS 管Ql、Q2、Q4、Q5-Q8均為NMOS管,所述MOS管Q3為PMOS管,所述手動開關K在其按鈕被 按下時閉合,放開后自動斷開。當所述第一連接器10與所述電源裝置50相連時,所述第一連接器10的第一電壓 接收引腳1及第二電壓接收引腳4分別接收所述電源裝置50輸出的所述第一電壓信號及 第二電壓信號,并將接收到的所述第一電壓信號及第二電壓信號輸出給所述主控制電路20 及所述輔助控制電路30。當所述硬盤60的電源連接器與所述第二連接器40相連且接觸良 好時,由于所述硬盤60的電源連接器中與所述偵測引腳7相對應的引腳接地,故所述偵測 引腳7輸出的偵測信號D為低電平,所述MOS管Ql截止,其漏極輸出高電平信號以開啟所 述MOS管Q2。所述MOS管Q2的漏極輸出低電平信號以開啟所述MOS管Q3,所述MOS管Q3 的漏極輸出高電平信號以開啟所述MOS管Q4。所述第一連接器10的第一電壓接收引腳1 及第二電壓接收引腳4輸出的第一電壓信號及第二電壓信號分別經過所述MOS管Q3及Q4 輸出給所述第二連接器40的第一電壓輸出引腳5及第二電壓輸出引腳8,再經由所述第二 連接器40的第一電壓輸出引腳5及第二電壓輸出引腳8輸出給所述硬盤60,以給所述硬 盤60供電。在本實施方式中,只有當所述MOS管Q3導通后,所述第一電壓信號才能經所述 MOS管Q3輸出給所述MOS管Q4的柵極,以開啟所述MOS管Q4,所述第二電壓信號才能經所 述MOS管Q4輸出給所述第二連接器40的第二電壓輸出引腳8。即所述第二連接器40先輸 出所述第一電壓信號再輸出所述第二電壓信號,從而滿足了所述硬盤60接收電壓信號的 時序要求。當所述手動開關K的按鈕未被按下時,所述手動開關K處于斷開狀態(tài),所述MOS管 Q5因柵極為高電平而導通,所述MOS管Q6截止,所述MOS管Q7導通,所述MOS管Q7的漏 極為低電平。此時,所述MOS管Q2柵極的電位被拉低,所述MOS管Q2截止,所述MOS管Q3 截止,所述MOS管Q3的漏極無電壓輸出,所述MOS管Q4截止。所述主控制電路20無法輸 出所述第一及第二電壓信號給所述第二連接器40,所述第二連接器40不能給所述硬盤60 供電。即所述輔助控制電路10通過所述手動開關K可控制所述主控制電路20能否正常工 作。當所述手動開關K的按鈕被按下時,所述手動開關K閉合,所述MOS管Q5因柵極為 低電平而截止,所述MOS管Q6導通,所述MOS管Q7截止,所述MOS管Q7的漏極為高電平。 此時,所述輔助控制電路30不影響所述主控制電路20的工作,所述主控制電路20輸出所 述第一及第二電壓信號給所述第二連接器40,且所述MOS管Q4的源極輸出的所述第二電壓 信號經所述電阻R9傳輸?shù)剿鯩OS管Q8的柵極,所述MOS管Q8導通,所述MOS管Q7柵極 的電位被拉低,所述MOS管Q7截止。當放開所述手動開關K的按鈕時,所述手動開關K恢 復到斷開狀態(tài),由于所述MOS管Q4的源極輸出的第二電壓信號已使所述MOS管Q8處于導 通狀態(tài),所述MOS管Q7柵極的電位恒為低,此后,所述輔助控制電路30不影響所述主控制
6電路20的工作。 當用戶將所述硬盤60插入到一機箱的外設接口中時,難免會造成所述硬盤60的 抖動,有時甚至會出現(xiàn)部分引腳接觸不良的現(xiàn)象。故,為了防止所述硬盤60插入第二連接 器40后就立即供電,但由于插入時接觸不良或抖動而造成硬盤損壞的問題,所述硬盤電源 控制電路設置了所述主控制電路20及所述輔助控制電路30。所述主控制電路20將所述電 源裝置50輸出的所述第一及第二電壓信號以滿足所述硬盤60接收電壓信號的時序要求的 形式輸出給所述硬盤60,并通過設置所述偵測引腳7來偵測所述硬盤60是否插入所述第二 連接器40,且是否與所述第二連接器40接觸良好。當偵測到接觸良好時,所述主控制電路 20才開始工作。所述輔助控制電路30通過設置所述手動開關K,并人為地在所述硬盤60 不抖動時閉合所述手動開關K,所述主控制電路20才輸出所述第一及第二電壓信號給所述 第二連接器40,以確保所述硬盤60不抖動后才給所述硬盤60上電。上述硬盤供電控制電 路有效地避免了由于插入時接觸不良或抖動而造成硬盤損壞的問題,從而提高了所述硬盤 60使用的安全性。在其它實施方式中,若所述硬盤60在插入所述第二連接器40時不發(fā)生 抖動,則所述輔助控制電路30可以省略。
權利要求
一種硬盤電源控制電路,包括一用于連接電源裝置的第一連接器、一主控制電路及一用于連接硬盤的第二連接器,所述第一連接器包括一第一及一第二電壓接收引腳,所述第二連接器包括一偵測引腳、一第一及一第二電壓輸出引腳,所述主控制電路包括第一至第四電子開關,所述第一電子開關的第一端與所述偵測引腳相連,以接收一偵測信號,并通過一第一電阻與所述第二電壓接收引腳相連,所述第一電子開關的第二端通過一第二電阻與所述第二電壓接收引腳相連,并與所述第二電子開關的第一端相連,所述第一及第二電子開關的第三端均接地,所述第三電子開關的第一端與所述第二電子開關的第二端相連,并通過一第三電阻與所述第一電壓接收引腳相連,所述第三電子開關的第二端與所述第一電壓輸出引腳相連,所述第三電子開關的第三端與所述第一電壓接收引腳相連,所述第四電子開關的第一端通過一第四電阻與所述第三電子開關的第二端相連,所述第四電子開關的第二端與所述第二電壓接收引腳相連,所述第四電子開關的第三端與所述第二電壓輸出引腳相連,當所述硬盤插入所述第二連接器并連接穩(wěn)定后,所述偵測引腳輸出低電平偵測信號,所述第一電子開關截止,所述第二至第四電子開關導通,所述電源裝置輸出的電壓信號經所述主控制電路傳送給所述硬盤。
2.如權利要求1所述的硬盤電源控制電路,其特征在于所述硬盤電源控制電路進一 步包括一輔助控制電路,所述輔助控制電路包括第五至第八電子開關及一手動開關,所述 第五電子開關的第一端通過一第五電阻與所述第二電壓接收引腳相連,并通過所述手動開 關接地,所述第五電子開關的第二端通過一第六電阻與所述第二電壓接收引腳相連,所述 第六電子開關的第一端與所述五電子開關的第二端相連,所述第六電子開關的第二端通過 一第七電阻與所述第二電壓接收引腳相連,所述第七電子開關的第一端與所述第六電子開 關的第二端相連,所述第七電子開關的第二端與所述第一電子開關的第二端相連,所述第 八電子開關的第一端通過一第八電阻與所述第四電子開關的第三端相連,所述第八電子開 關的第二端與所述第六電子開關的第二端相連,所述第五至第八電子開關的第三端均接 地,所述手動開關斷開時,所述第五電子開關導通,所述第六電子開關截止,所述第七電子 開關導通,所述第二電子開關第一端的電位被拉低,所述第二至第四電子開關截止,所述主 控制電路不輸出所述電壓信號;所述手動開關閉合時,所述第五電子開關截止,所述第六 電子開關導通,所述第七電子開關截止,所述主控制電路輸出所述電壓信號,且所述第四電 子開關的第二端輸出的電壓信號使所述第八電子開關導通,所述第七電子開關保持截止狀 態(tài)。
3.如權利要求2所述的硬盤電源控制電路,其特征在于所述手動開關在其按鈕被按 下時閉合,放開后自動斷開。
4.如權利要求2所述的硬盤電源控制電路,其特征在于所述第五至第八電子開關均 為NM0S管,其第一、第二及第三端分別對應匪OS管的柵極、漏極及源極。
5.如權利要求1所述的硬盤電源控制電路,其特征在于所述第一、第二電壓接收引腳 及所述第一、第二電壓輸出引腳分別通過并聯(lián)的一第一電容及一第二電容接地。
6.如權利要求5所述的硬盤電源控制電路,其特征在于所述第一電容為用于濾除低 頻信號的電解電容,所述第二電容為用于濾除高頻信號的陶瓷電容。
7.如權利要求1所述的硬盤電源控制電路,其特征在于所述第一、第二及第四電子開 關均為NM0S管,其第一、第二及第三端分別對應NM0S管的柵極、漏極及源極。
8.如權利要求1所述的硬盤電源控制電路,其特征在于所述第三電子開關為一 PM0S 管,其第一、第二及第三端分別對應PM0S管的柵極、漏極及源極。
全文摘要
一種硬盤電源控制電路,包括一第一連接器、一主控制電路及一第二連接器,所述第一連接器與所述主控制電路及一電源裝置相連,以將所述電源裝置輸出的電壓信號傳送給所述主控制電路,所述第二連接器與所述主控制電路及一硬盤相連,以將所述主控制電路輸出的電壓信號傳送給所述硬盤,當所述第二連接器的偵測引腳偵測到所述硬盤插入到所述第二連接器中且與所述第二連接器接觸良好時,輸出一低電平偵測信號給所述主控制電路,所述主控制電路將所述電源裝置輸出的電壓信號以滿足所述硬盤接收電壓信號的時序要求的形式輸出給所述硬盤。上述硬盤電源控制電路在實現(xiàn)為所述硬盤供電的同時提高了所述硬盤的使用安全性。
文檔編號G05B19/04GK101958140SQ200910304519
公開日2011年1月26日 申請日期2009年7月20日 優(yōu)先權日2009年7月20日
發(fā)明者李成洋, 沈建設, 芮毅 申請人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司