專利名稱:一種計時設(shè)備控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明公開了一種計時設(shè)備控制電路,屬于電子技術(shù)領(lǐng)域。
背景技術(shù):
現(xiàn)有計時設(shè)備控制電路構(gòu)造的回路,發(fā)生由回授是回路所引起的跳動,很難正確的產(chǎn)生所要的相位的信號。復(fù)位信號由于一次置位多個閂鎖,因此扇出非常大,為此,復(fù)位信號從復(fù)位電路到閂鎖傳播需要時間,尤其是當(dāng)工作頻率較高時,要占掉時間成為誤動作的原因。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種計時設(shè)備控制電路,高精度的產(chǎn)生相對于輸入計時設(shè)備所要的相差輸出時鐘,用以解決上述技術(shù)中的不足。本發(fā)明的目的是通過以下技術(shù)方案實現(xiàn)的一種計時設(shè)備控制電路,包括可變延遲電路,相位比較電路,檢測可變延遲電路的輸入緩沖器,以及濾波器,將來自相位比較電路的相差檢測信號平滑化,可變延遲電路由串接多段的緩沖器構(gòu)成,相位比較電路由D型正反器構(gòu)成,供給可變延遲電路用,濾波器包含將相位比較電路的輸出轉(zhuǎn)換為電壓的充電泵和RC濾波器。本發(fā)明的有益效果是相對于輸入時鐘所要的相差輸出信號具有可高精度的產(chǎn)生。
圖1是本發(fā)明的結(jié)構(gòu)示意圖
具體實施例方式下面結(jié)合附圖對本發(fā)明作進(jìn)一步說明。如圖1所示,一種計時設(shè)備控制電路,包括可變延遲電路,相位比較電路,檢測可變延遲電路的輸入緩沖器,以及濾波器,將來自相位比較電路的相差檢測信號平滑化,可變延遲電路由串接多段的緩沖器構(gòu)成,相位比較電路由D型正反器構(gòu)成,供給可變延遲電路用,濾波器包含將相位比較電路的輸出轉(zhuǎn)換為電壓的充電泵和RC濾波器。
權(quán)利要求
1. 一種計時設(shè)備控制電路,包括可變延遲電路,相位比較電路,檢測可變延遲電路的輸入緩沖器,以及濾波器,將來自相位比較電路的相差檢測信號平滑化,可變延遲電路由串接多段的緩沖器構(gòu)成,相位比較電路由D型正反器構(gòu)成,供給可變延遲電路用,濾波器包含將相位比較電路的輸出轉(zhuǎn)換為電壓的充電泵和RC濾波器。
全文摘要
本發(fā)明公開了一種計時設(shè)備控制電路,屬于電子技術(shù)領(lǐng)域,包括可變延遲電路,相位比較電路,檢測可變延遲電路的輸入緩沖器,以及濾波器,將來自相位比較電路的相差檢測信號平滑化,可變延遲電路由串接多段的緩沖器構(gòu)成,相位比較電路由D型正反器構(gòu)成,供給可變延遲電路用,濾波器包含將相位比較電路的輸出轉(zhuǎn)換為電壓的充電泵和RC濾波器;有益效果是相對于輸入時鐘所要的相差輸出信號具有可高精度的產(chǎn)生。
文檔編號G05B19/04GK102411317SQ20111035502
公開日2012年4月11日 申請日期2011年11月10日 優(yōu)先權(quán)日2011年11月10日
發(fā)明者馬風(fēng)霞 申請人:馬風(fēng)霞