專利名稱:一種基于“北斗”的衛(wèi)星移動通信終端的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及衛(wèi)星移動通信領(lǐng)域,尤其涉及基于“北斗”的衛(wèi)星移動通信終端。
背景技術(shù):
數(shù)字無線電系統(tǒng)的低頻部分采用數(shù)字電路,與傳統(tǒng)無線電系統(tǒng)相比,軟件無線電系統(tǒng)的A/D、D/A變換移到了中頻,并盡可能靠近射頻端。軟件無線電以可編程力強的FPGA、DSP器件代替專用數(shù)字電路,使系統(tǒng)硬件結(jié)構(gòu)與功能相對獨立?,F(xiàn)場可編程陣列FPGA技術(shù)先進之處在于緊湊的占位空間能夠高速處理,同時也保持軟件無線電技術(shù)的靈活性和可編程性。FPGA在高速、計算密集、可重新配置應(yīng)用(FFT、FIR和其他乘法-累加運算)中是具有優(yōu)勢的。從FPGA可實現(xiàn)可重新配置核,在FPGA中能夠?qū)崿F(xiàn)調(diào)制器,解調(diào)器和CODEC功能。FPGA已從靈活的邏輯設(shè)計平臺發(fā)展到信號處理引擎。FPGA因有效的適合于高速并行乘法 累加函數(shù)?,F(xiàn)代FPGA可執(zhí)行18X 18乘法運算,速度超過200MHz。這使得FPGA成為FET、FIR,數(shù)字下復頻器DDC、數(shù)字上變頻器DUC、相關(guān)器和脈沖壓縮(用于雷達處理)運算的理相!平臺 心、I 口 O然而,這不意味著所有DSP功能可以在FPGA中實現(xiàn)。用FPGA實現(xiàn)浮點運算是困難的,這是由于器件需要大量的有效區(qū)域。另外,包括短陣反演(或除法)的處理更適合DSP/GPP平臺。因此,F(xiàn)PGA和DSP將共存很長時間,一個靈活的平臺將包括二者的混合?;凇氨倍贰钡男l(wèi)星移動通信終端通信功能復雜,實時性要求高,數(shù)據(jù)保密性要求高,現(xiàn)有的技術(shù)都達不到這樣的要求,急需一種新的系統(tǒng)結(jié)構(gòu)來解決這一問題。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種基于“北斗”的衛(wèi)星移動通信終端,解決現(xiàn)有技術(shù)中北斗移動通信功能復雜,實時性不高,數(shù)據(jù)保密性不高的問題,提供一種支持話音和低速數(shù)據(jù)的系統(tǒng)結(jié)構(gòu)。為了實現(xiàn)上述發(fā)明目的,本發(fā)明提供了一種基于“北斗”的衛(wèi)星移動通信終端,包括FPGA 芯片 XC5VLX50T、DSP 芯片 TMS320C6455 和 ARM 芯片 S3C2410A,其中XC5VLX50T 和TMS320C6455之間通過地址總線接口、數(shù)據(jù)總線接口、EMIFA接口和HPI接口相互通信,在XC5VLX50T的對應(yīng)可編程接口引腳上通過編程設(shè)置有對應(yīng)的模擬地址總線接口、模擬數(shù)據(jù)總線接口、模擬EMIFA接口、模擬復位控制接口和模擬HPI接口 ;TMS320C6455和S3C2410A之間通過MCBSPO接口和UARTO接口通信;XC5VLX50T通過復位控制信號控制TMS320C6455,以使在正常工作時,XC5VLX50T先啟動,再控制TMS320C6455啟動,然后XC5VLX50T通過HPI接口向TMS320C6455發(fā)送控制信息和短信內(nèi)容,XC5VLX50T的模擬EMIFA接口控制相應(yīng)的輸出內(nèi)存,獲得TMS320C6455的內(nèi)容;TMS320C6455啟動后,通過串口向S3C2410A傳送XC5VLX50T和TMS320C6455的狀態(tài)信息,同時S3C2410A也將用戶發(fā)出的指令傳送給TMS320C6455。其中,所述XC5VLX50T上的可編程接口通過編程形成的模擬地址總線接口,用于設(shè)定HPI總線接口和EMIFA接口的地址;所述XC5VLX50T上的可編程接口通過編程形成的模擬數(shù)據(jù)總線接口,用于傳送HPI總線接口和EMIFA接口的數(shù)據(jù);所述模擬EMIFA接口被定義成DSP芯片TMS320C6455的內(nèi)存的方式,對DSP芯片TMS320C6455的EMIFA接口發(fā)出的讀寫信號做出響應(yīng),實現(xiàn)DSP向FPGA傳送數(shù)據(jù);所述模擬復位控制接口對DSP芯片TMS320C6455的復位狀態(tài)進行控制,使在正常工作時,保證在FPGAXC5VLX50T啟動后才啟動DSP TMS320C6455 ;所述模擬HPI接口向?qū)?yīng)的DSP芯片TMS320C6455的HPI接口讀寫數(shù)據(jù),實現(xiàn)FPGA向DSP傳送數(shù)據(jù)。其中,XC5VLX50T、TMS320C6455和S3C2410A之間交換控制信令和文字短信業(yè)務(wù)數(shù)據(jù)包括外出方向,S3C2410A通過串口向TMS320C6455傳送控制信令和文字短信業(yè)務(wù)數(shù)據(jù),TMS320C6455收到數(shù)據(jù)以后將數(shù)據(jù)打包,通過EMIFA接口發(fā)送給XC5VLX50T,XC5VLX50T將數(shù)據(jù)加入發(fā)送的數(shù)據(jù)隊列,數(shù)字調(diào)制轉(zhuǎn)換為數(shù)字中頻信號發(fā)給中頻輸出通道進行D/A轉(zhuǎn)換;進入方向,XC5VLX50T的中頻輸入通道接收輸入的中頻數(shù)字信號,解調(diào)出是控制信令和文字短信業(yè)務(wù)數(shù)據(jù)以后,通過HPI接口向TMS320C6455傳送,TMS320C6455收到數(shù)據(jù)以后將數(shù)據(jù)解包,通過McBSPO發(fā)送給S3C2410A,S3C2410A上的用戶軟件進行與用戶交互對信息進行處理。其中,所述XC5VLX50T和TMS320C6455之間引腳連接關(guān)系為
權(quán)利要求
1.一種基于“北斗”的衛(wèi)星移動通信終端,其特征在于,包括FPGA芯片XC5VLX50T、DSP芯片 TMS320C6455 和 ARM 芯片 S3C2410A,其中 XC5VLX50T和TMS320C6455之間通過地址總線接口、數(shù)據(jù)總線接口、EMIFA接口和HPI接口相互通信,在XC5VLX50T的對應(yīng)可編程接口引腳上通過編程設(shè)置有對應(yīng)的模擬地址總線接口、模擬數(shù)據(jù)總線接口、模擬EMIFA接口、模擬復位控制接口和模擬HPI接口;TMS320C6455 和 S3C2410A 之間通過 MCBSPO 接口和 UARTO 接口通信; XC5VLX50T通過復位控制信號控制TMS320C6455,以使在正常工作時,XC5VLX50T先啟動,再控制TMS 320C6455啟動,然后XC5VLX50T通過HPI接口向TMS320C6455發(fā)送控制信息和短信內(nèi)容,XC5VLX50T的模擬EMIFA接口控制相應(yīng)的輸出內(nèi)存,獲得TMS 320C6455的內(nèi)容;TMS 320C6455啟動后,通過串口向S3C2410A傳送XC5VLX50T和TMS 320C6455的狀態(tài)信息,同時S3C2410A也將用戶發(fā)出的指令傳送給TMS320C6455。
2.如權(quán)利要求I所述的衛(wèi)星移動通信終端,其特征在于,所述XC5VLX50T上的可編程接口通過編程形成的模擬地址總線接口,用于設(shè)定HPI總線接口和EMIFA接口的地址; 所述XC5VLX50T上的可編程接口通過編程形成的模擬數(shù)據(jù)總線接口,用于傳送HPI總線接口和EMIFA接口的數(shù)據(jù); 所述模擬EMIFA接口被定義成DSP芯片TMS320C6455的內(nèi)存的方式,對DSP芯片TMS320C6455的EMIFA接口發(fā)出的讀寫信號做出響應(yīng),實現(xiàn)DSP向FPGA傳送數(shù)據(jù); 所述模擬復位控制接口對DSP芯片TMS320C6455的復位狀態(tài)進行控制,使在正常工作時,保證在FPGA XC5VLX50T啟動后才啟動DSP TMS320C6455 ; 所述模擬HPI接口向?qū)?yīng)的DSP芯片TMS320C6455的HPI接口讀寫數(shù)據(jù),實現(xiàn)FPGA向DSP傳送數(shù)據(jù)。
3.如權(quán)利要求2所述的衛(wèi)星移動通信終端,其特征在于,XC5VLX50T、TMS320C6455和S3C2410A之間交換控制信令和文字短信業(yè)務(wù)數(shù)據(jù)包括 外出方向,S 3C2410A通過串口向TMS 320C6455傳送控制信令和文字短信業(yè)務(wù)數(shù)據(jù),TMS320C6455收到數(shù)據(jù)以后將數(shù)據(jù)打包,通過EMIFA接口發(fā)送給XC5VLX50T,XC5VLX50T將數(shù)據(jù)加入發(fā)送的數(shù)據(jù)隊列,數(shù)字調(diào)制轉(zhuǎn)換為數(shù)字中頻信號發(fā)給中頻輸出通道進行D/A轉(zhuǎn)換; 進入方向,XC5VLX50T的中頻輸入通道接收輸入的中頻數(shù)字信號,解調(diào)出是控制信令和文字短信業(yè)務(wù)數(shù)據(jù)以后,通過HPI接口向TMS320C6455傳送,TMS320C6455收到數(shù)據(jù)以后將數(shù)據(jù)解包,通過McBSPO發(fā)送給S3C2410A,S3C2410A上的用戶軟件進行與用戶交互對信息進行處理。
4.如權(quán)利要求I至3中任一項所述的衛(wèi)星移動通信終端,其特征在于,所述XC5VLX50T和TMS320C6455之間引腳連接關(guān)系為
全文摘要
本發(fā)明公開了一種基于“北斗”的衛(wèi)星移動通信終端,包括FPGA芯片XC5VLX50T、DSP芯片TMS320C6455和ARM芯片S3C2410A,XC5VLX50T和TMS320C6455之間通過地址總線接口、數(shù)據(jù)總線接口、EMIFA接口和HPI接口相互通信,TMS320C6455和S3C2410A之間通過MCBSP0接口和UART0接口通信;三芯片之間通過特定引腳連接關(guān)系,使在正常工作時,XC5VLX50T先啟動,再控制TMS320C6455啟動,本發(fā)明移動終端通過XC5VLX50T與ARM、DSP進行信息交互,實現(xiàn)支持話音和低速數(shù)據(jù),使本發(fā)明移動終端具有實時性高,數(shù)據(jù)保密性高的特點。
文檔編號G05B19/04GK102707636SQ20121010465
公開日2012年10月3日 申請日期2012年4月11日 優(yōu)先權(quán)日2012年4月11日
發(fā)明者何戎遼, 吳偉林, 張代紅, 李承鏞, 楊宇航 申請人:成都林海電子有限責任公司