欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種復(fù)用連接裝置的制作方法

文檔序號(hào):6268116閱讀:159來源:國知局
專利名稱:一種復(fù)用連接裝置的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型涉及一種復(fù)用連接裝置,特別是一種可以遙控點(diǎn)火、數(shù)據(jù)通信和自動(dòng)檢測的復(fù)用連接裝置。
背景技術(shù)
裝定和點(diǎn)火輸出是 遙控點(diǎn)火接收機(jī)兩個(gè)基本功能。裝定就是將點(diǎn)火接收機(jī)設(shè)置在某個(gè)工作模式或工作參數(shù)下。裝定的實(shí)現(xiàn)由兩種方式,一種是機(jī)械式,另一種就是電子式。機(jī)械式通常采用開關(guān)、旋鈕或機(jī)械編碼器等方式設(shè)定,接收機(jī)工作時(shí),通過內(nèi)部電路檢測開關(guān)、旋鈕或機(jī)械編碼器的位置狀態(tài)決定工作模式或參數(shù),這種方式使用簡單可靠,但是可設(shè)置的參數(shù)或工作模式過于簡單,抗干擾能力和系統(tǒng)容量都非常低。另一種方式是電子式,就是通過接收機(jī)上專用的數(shù)據(jù)通信接口,將需要設(shè)定的工作方式或參數(shù)以編碼的方式寫入接收機(jī),接收機(jī)將參數(shù)保存在內(nèi)部的存儲(chǔ)器里,工作時(shí)根據(jù)設(shè)定的編碼確定工作模式、參數(shù)或狀態(tài),當(dāng)然,接收機(jī)上的參數(shù)寫入端口通常是雙向的,這樣可以很方便地實(shí)現(xiàn)參數(shù)的寫入和讀出校驗(yàn)。這種方式工作模式和參數(shù)設(shè)定范圍大,抗干擾能力強(qiáng),當(dāng)然還需要一個(gè)裝定主機(jī),由主機(jī)發(fā)起通信,實(shí)現(xiàn)裝定。除了需要裝定主機(jī)外,這種方式還需要專用的通信接口,這就提高了接收機(jī)材料成本,增加了體積。

實(shí)用新型內(nèi)容為解決上述問題,本實(shí)用新型提供了一種復(fù)用連接裝置,可與裝定裝置和點(diǎn)火電路連接,其特征在于,包括控制處理電路板,包括中央處理器,所述中央處理器連接一第一串行接口和一第二串行接口,每個(gè)串行接口分別用于輸出所述中央處理器產(chǎn)生的第一串行信號(hào)和第二串行信號(hào);復(fù)用接口電路板,所述復(fù)用接口電路板包括一第一輸出端、一第二輸出端,所述第一輸出端串聯(lián)于一第一電阻、所述第一串行信號(hào)、一第三電阻,所述第二輸出端串聯(lián)于一第二電阻、所述第二串行信號(hào)、一第四電阻;所述控制處理電路板通過所述復(fù)用接口電路板連接所述裝定裝置和所述點(diǎn)火電路;其中,所述中央處理器產(chǎn)生的所述第一串行信號(hào)與所述復(fù)用接口電路板的所述第一輸出端電平高低一致,所述中央處理器產(chǎn)生的所述第二串行信號(hào)與所述復(fù)用接口電路板的所述第二輸出端電平高低一致。其中,當(dāng)所述控制處理電路板上電時(shí),所述第三電阻連接一電源,因?yàn)樗龅谝惠敵龆撕退龅谝淮薪涌诖?lián)于所述第三電阻,所以所述第一輸出端和所述第一串行接口輸出的所述第一串行信號(hào)為高電平;所述第四電阻連接于一接地端,因?yàn)樗龅诙敵龆撕退龅诙薪涌谂c所述第四電阻串聯(lián),所以所述第二輸出端和所述第二串行接口輸出的所述第二串行信號(hào)為低電平。其中,當(dāng)所述中央處理器檢測到所述第一輸出端和所述第一串行信號(hào)為高電平,所述第二輸出端和所述第二串行信號(hào)為低電平時(shí),所述復(fù)用連接裝置為常態(tài),無裝定裝置和電路與之連接。其中,當(dāng)所述復(fù)用連接裝置與一裝定裝置連接時(shí),所述裝定裝置將所述第一輸出端拉為低電平,將所述第二輸出端拉為高電平,而所述第一串行信號(hào)和所述第二串行信號(hào)也隨之變?yōu)榈碗娖胶透唠娖剑隹刂铺幚黼娐钒咫S之啟動(dòng),所述第一串行接口和所述第二串行接口為寫入數(shù)據(jù)狀態(tài),并開始寫入數(shù)據(jù)。其中,所述中央處理器定時(shí)檢測所述第一串行信號(hào)和所述第二串行信號(hào)的電平狀態(tài)。其中,所述中央處理器可將所述第一串行信號(hào)和所述第二串行信號(hào)改為輸出數(shù)據(jù)狀態(tài)。其中,當(dāng)所述復(fù)用連接裝置與一點(diǎn)火電路連接時(shí),所述點(diǎn)火電路分別連接所述第一輸出端和所述第二輸出端。其中,所述點(diǎn)火電路一端與地接,所述第一輸出端和所述第二輸出端都被拉為低電平,當(dāng)所述中央處理器檢測到所述第一串行接口輸出的所述第一串行信號(hào)和所述第二串
行接口輸出生的所述第二串行信號(hào)變成低電平時(shí),所述控制處理電路板控制開啟所述點(diǎn)火電路。其中,所述控制處理電路板更連接于一反向二極管,用于防止靜電抗干擾。

圖I是本實(shí)用新型裝置結(jié)構(gòu)圖。圖2是本實(shí)用新型中的控制處理電路板圖。圖3是本實(shí)用新型中的復(fù)用接口電路板圖。
具體實(shí)施方式
本實(shí)用新型中,控制處理電路板,包括中央處理器,所述中央處理器連接一第一串行接口和一第二串行接口,每個(gè)串行接口分別用于輸出所述中央處理器產(chǎn)生的第一串行信號(hào)和第二串行信號(hào);復(fù)用接口電路板,所述復(fù)用接口電路板包括一第一輸出端、一第二輸出端,所述第一輸出端串聯(lián)于一第一電阻、所述第一串行信號(hào)、一第三電阻,所述第二輸出端串聯(lián)于一第二電阻、所述第二串行信號(hào)、一第四電阻;所述控制處理電路板通過所述復(fù)用接口電路板連接所述裝定裝置和所述點(diǎn)火電路;其中,所述中央處理器產(chǎn)生的所述第一串行信號(hào)與所述復(fù)用接口電路板的所述第一輸出端電平高低一致,所述中央處理器產(chǎn)生的所述第二串行信號(hào)與所述復(fù)用接口電路板的所述第二輸出端電平高低一致。參見圖1,所述控制處理電路板的所述中央處理器CPU,所述復(fù)用端口電路板J2的中間接電源負(fù)(零電位參考點(diǎn)),所述第一輸出端Vfirel和所述第二輸出端Vf ire2是點(diǎn)火電路的輸出端,在沒有點(diǎn)火輸出時(shí),呈高阻狀態(tài)。這兩個(gè)點(diǎn)火端口還通過所述第一電阻R7和所述第二電阻R8兩個(gè)電阻連接到所述中央處理器CPU的的所述每個(gè)串行接口上,所述第一串行接口和所述第二串行接口,這兩個(gè)串行接口還通過所述第三電阻R18和所述第四電阻R19分別上拉到電源正和電源負(fù),兩個(gè)I/O 口,初始設(shè)置為輸入狀態(tài)(高阻)。由于所述第三電阻R18和所述第四電阻R19的作用,該端口一個(gè)是高電平,一個(gè)是低電平。這里需要說明的是,所述第一電阻R7和所述第二電阻R8的阻值非常小,所述第三電阻R18和所述第四電阻R19的阻值非常大,這樣就保證了,在沒有外部信號(hào)控制時(shí),所述第一串行接口輸出的第一串行信號(hào)COM+和所述第二串行接口輸出的所述第二串行信號(hào)COM-的狀態(tài)由所述第三電阻R18和所述第四電阻R19決定,當(dāng)有信號(hào)輸入時(shí),狀態(tài)由連接的信號(hào)端決定。也就是說,當(dāng)沒有連接點(diǎn)火裝置,也沒有連接通信裝置時(shí),所述第一串行信號(hào)COM+為高電平和所述第二串行信號(hào)COM-為低電平。為所述復(fù)用連接裝置的常態(tài)。當(dāng)所述復(fù)用端口電路板J2連接點(diǎn)火裝置時(shí),兩個(gè)點(diǎn)火頭分別連接到所述第一輸出端Vfirel和所述第二輸出端Vfire2,然后共同接到中間的地端。由于點(diǎn)火頭的電阻都非常低,通常是幾歐姆或幾百毫歐姆。所述第一輸出端Vfirel和所述第二輸出端Vfire2全部短路到地,由于所述第一電阻R7和所述第二電阻R8的阻值非常小,此時(shí),所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-的狀態(tài)都是地電平,所述中央處理器CPU當(dāng)檢測到所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-兩個(gè)端口都是低電平時(shí),就知道已連接到點(diǎn)火裝置上了,這就實(shí)現(xiàn)了點(diǎn)火裝置的檢測。所述中央處理器CPU可以通過LED指示連接狀態(tài)了。如果要實(shí)現(xiàn)裝定,也就是向接收機(jī)寫入數(shù)據(jù),用所述每個(gè)串行接口進(jìn)行通信,只需要將所述第一輸出端Vfirel拉低和所述第二輸出端Vfire2拉高,也就是所述第一串行信號(hào)COM+拉低,而把所述第二串行信號(hào)COM-拉高,當(dāng)所述中央處理器CPU檢測到這個(gè)狀態(tài)時(shí),就知道有數(shù)據(jù)傳輸進(jìn)來了,然后轉(zhuǎn)入數(shù)據(jù)接收程序,當(dāng)數(shù)據(jù)接收完畢后,所述中央處理CPU也可將所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-改為輸出狀態(tài),發(fā)送信號(hào),從而就實(shí)·現(xiàn)了雙向的通信功能。當(dāng)需要通過所述串行接口進(jìn)行點(diǎn)火時(shí),所述第一輸出端Vfirel和所述第二輸出端Vfire2會(huì)交替輸出點(diǎn)火電流,激發(fā)連接在所述第一輸出端Vfirel和所述第二輸出端Vfire2上點(diǎn)火頭,實(shí)現(xiàn)點(diǎn)火。所述控制處理電路板上電時(shí),其中所述中央處理開始自檢和資源配置,此時(shí)所述復(fù)用連接裝置沒有連接點(diǎn)火電路,也沒有連接裝定裝置,同時(shí)也沒有點(diǎn)火輸出(點(diǎn)火電路高阻狀態(tài)),所述第一輸出端Vf irel和所述第二輸出端Vf ire2由于電阻所述第三電阻R18和所述第四電阻R19的上拉和下拉作用,分別為高電平和低電平,所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-也分別是高電平和低電平。所述復(fù)用連接裝置進(jìn)入休眠狀態(tài)。由于所述第一電阻R7和所述第二電阻R8電阻很小,所述第一輸出端Vfirel和所述第一串行信號(hào)COM+、所述第二輸出端Vfire2和所述第二串行信號(hào)COM-電平狀態(tài)基本是一致的。如果有裝定裝置連接,裝定裝置連接所述第一輸出端Vfirel和所述第二輸出端Vfire2的接口線也處于相同電平,所述第一輸出端Vfirel和所述第二輸出端Vfire2電平?jīng)]有變化,所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-狀態(tài)也沒有變化,所述控制處理電路板依然處于休眠狀態(tài),裝定開始,所述中央處理器CPU將所述第一輸出端Vfirel拉低,將所述第二輸出端Vfire2拉高。所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-分別變成低和高,接口電平變化,喚醒所述控復(fù)用連接裝置,所述中央處理器比較電平變化,此時(shí)所述第一串行信號(hào)COM+為低電平,所述第二串行信號(hào)COM-為高電平,所述控制處理電路板確認(rèn)有數(shù)據(jù)寫入,啟動(dòng)定時(shí)程序,定時(shí)檢測所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-的狀態(tài),這里定義所述第一串行信號(hào)COM+大于所述第二串行信號(hào)COM-表不信息“ I ”,所述第一串行信號(hào)COM+小于所述第二串行信號(hào)COM-表示信息“O”。裝定主機(jī)通過定時(shí)將所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-拉到相反電平來傳輸信息。當(dāng)一個(gè)規(guī)定數(shù)據(jù)幀傳輸完畢后,所述中央處理器CPU根據(jù)格式定義校驗(yàn)數(shù)據(jù)的正確性,實(shí)現(xiàn)相應(yīng)的操作,當(dāng)一幀數(shù)據(jù)傳輸完畢后,裝定主機(jī)返回接收狀態(tài)(高阻),由于所述第三電阻R18和所述第四電阻R19的上拉和下拉作用,所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-回到原始電平。如果此時(shí)接收機(jī)有數(shù)據(jù)輸出(比如,裝定主機(jī)發(fā)送了一個(gè)讀數(shù)據(jù)的指令),所述中央處理器CPU將所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-改為輸出狀態(tài),采用和裝定主機(jī)完全相同的方式發(fā)送數(shù)據(jù),實(shí)現(xiàn)向裝定主機(jī)發(fā)送信息。通信完畢,所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-返回輸入狀態(tài),所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-依然處于初始電平,所述復(fù)用連接裝置重新進(jìn)入休眠狀態(tài)。如果有點(diǎn)火裝置連接,所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-均被拉到低電平,所述中央處理器檢測到電平變化,比較所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-的電平,此時(shí),所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-均為低,表示有點(diǎn)火裝置連接,所述控制處理電路板可以閃爍LED,指示裝置可靠連接了。指示完畢,所述中央處理器CPU重新進(jìn)入休眠狀態(tài)。當(dāng)接收機(jī)的無線通信電路接收到點(diǎn)火指令后,所述中央處理器被喚醒,重新檢測所述第一串行信號(hào)COM+和所述第二串行信號(hào)COM-狀態(tài),確認(rèn)均為低電平后(有點(diǎn)火裝置 連接),打開點(diǎn)火電路,順序接通所述第一輸出端Vfirel和所述第二輸出端Vfire2,產(chǎn)生高的輸出電流,引燃點(diǎn)火裝置里的點(diǎn)火頭,實(shí)現(xiàn)點(diǎn)火,由于所述第一電阻R7、所述第二電阻R8、所述第三電阻R18和所述第四電阻R19的隔離作用,不會(huì)對其它電路產(chǎn)生影響。所述主控電路更連接于一反向二極管,用于防止靜電抗干擾。為了克服現(xiàn)有技術(shù)的不足,本實(shí)用新型提供了一種三端口復(fù)用技術(shù),將裝置連接自動(dòng)檢測,裝定和點(diǎn)火輸出復(fù)用在一個(gè)端口上,減小了接收機(jī)體積,降低了成本,使遙控點(diǎn)火裝置大規(guī)模一次性使用成為可能。最后應(yīng)說明的是以上實(shí)施例僅用以說明本實(shí)用新型而并非限制本實(shí)用新型所描述的技術(shù)方案;因此,盡管本說明書參照上述的實(shí)施例對本實(shí)用新型已進(jìn)行了詳細(xì)的說明,但是,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解,仍然可以對本實(shí)用新型進(jìn)行修改或等同替換;而一切不脫離本實(shí)用新型的精神和范圍的技術(shù)方案及其改進(jìn),其均應(yīng)涵蓋在本實(shí)用新型的權(quán)利要求范圍中。
權(quán)利要求1.一種復(fù)用連接裝置,可與裝定裝置和點(diǎn)火電路連接,其特征在于,包括 控制處理電路板,包括中央處理器,所述中央處理器連接一第一串行接口和一第二串行接口,每個(gè)串行接口分別用于輸出所述中央處理器產(chǎn)生的第一串行信號(hào)和第二串行信號(hào); 復(fù)用接口電路板,所述復(fù)用接口電路板包括一第一輸出端、一第二輸出端,所述第一輸出端串聯(lián)于一第一電阻、所述第一串行信號(hào)、一第三電阻,所述第二輸出端串聯(lián)于一第二電阻、所述第二串行信號(hào)、一第四電阻; 所述控制處理電路板通過所述復(fù)用接口電路板連接所述裝定裝置和所述點(diǎn)火電路; 其中,所述中央處理器產(chǎn)生的所述第一串行信號(hào)與所述復(fù)用接口電路板的所述第一輸出端電平高低一致,所述中央處理器產(chǎn)生的所述第二串行信號(hào)與所述復(fù)用接口電路板的所述第二輸出端電平高低一致。
2.根據(jù)權(quán)利要求I所述的復(fù)用連接裝置,其中,當(dāng)所述控制處理電路板上電時(shí),所述第三電阻連接一電源,因?yàn)樗龅谝惠敵龆撕退龅谝淮薪涌诖?lián)于所述第三電阻,所以所述第一輸出端和所述第一串行接口輸出的所述第一串行信號(hào)為高電平;所述第四電阻連接于一接地端,因?yàn)樗龅诙敵龆撕退龅诙薪涌谂c所述第四電阻串聯(lián),所以所述第二輸出端和所述第二串行接口輸出的所述第二串行信號(hào)為低電平。
3.根據(jù)權(quán)利要求2所述的復(fù)用連接裝置,其中,當(dāng)所述中央處理器檢測到所述第一輸出端和所述第一串行信號(hào)為高電平,所述第二輸出端和所述第二串行信號(hào)為低電平時(shí),所述復(fù)用連接裝置為常態(tài),無裝定裝置和電路與之連接。
4.根據(jù)權(quán)利要求I所述的復(fù)用連接裝置,其中,當(dāng)所述復(fù)用連接裝置與一裝定裝置連接時(shí),所述裝定裝置將所述第一輸出端拉為低電平,將所述第二輸出端拉為高電平,而所述第一串行信號(hào)和所述第二串行信號(hào)也隨之變?yōu)榈碗娖胶透唠娖剑隹刂铺幚黼娐钒咫S之啟動(dòng),所述第一串行接口和所述第二串行接口為寫入數(shù)據(jù)狀態(tài),并開始寫入數(shù)據(jù)。
5.根據(jù)權(quán)利要求4所述的復(fù)用連接裝置,其中,所述中央處理器定時(shí)檢測所述第一串行信號(hào)和所述第二串行信號(hào)的電平狀態(tài)。
6.根據(jù)權(quán)利要求4所述的復(fù)用連接裝置,其中,所述中央處理器可將所述第一串行信號(hào)和所述第二串行信號(hào)改為輸出數(shù)據(jù)狀態(tài)。
7.根據(jù)權(quán)利要求I所述的復(fù)用連接裝置,其中,當(dāng)所述復(fù)用連接裝置與一點(diǎn)火電路連接時(shí),所述點(diǎn)火電路分別連接所述第一輸出端和所述第二輸出端。
8.根據(jù)權(quán)利要求7所述的復(fù)用連接裝置,其中,所述點(diǎn)火電路一端與地接,所述第一輸出端和所述第二輸出端都被拉為低電平,當(dāng)所述中央處理器檢測到所述第一串行接口輸出的所述第一串行信號(hào)和所述第二串行接口輸出的所述第二串行信號(hào)為低電平時(shí),所述控制處理電路板控制開啟所述點(diǎn)火電路。
9.根據(jù)權(quán)利要求I所述的復(fù)用連接裝置,其中,所述控制處理電路板更連接于一反向二極管,用于防止靜電抗干擾。
專利摘要本實(shí)用新型提供了一種復(fù)用連接裝置,可與裝定裝置和點(diǎn)火電路連接,其中,控制處理電路板包括中央處理器,中央處理器連接有兩個(gè)串行接口,每個(gè)串行接口分別用于輸出中央處理器產(chǎn)生的第一串行信號(hào)和第二串行信號(hào);復(fù)用接口電路板,包括第一輸出端、第二輸出端,第一輸出端串聯(lián)于第一電阻、第一串行信號(hào)、第三電阻,第二輸出端串聯(lián)于第二電阻、第二串行信號(hào)、第四電阻;控制處理電路板通過復(fù)用接口電路板連接裝定裝置和點(diǎn)火電路;其中,中央處理器產(chǎn)生的第一串行信號(hào)與復(fù)用接口電路板的第一輸出端電平高低一致,中央處理器產(chǎn)生的第二串行信號(hào)與復(fù)用接口電路板的第二輸出端電平高低一致。
文檔編號(hào)G05B19/042GK202677116SQ20122023934
公開日2013年1月16日 申請日期2012年5月17日 優(yōu)先權(quán)日2012年5月17日
發(fā)明者曾小年, 張小平, 朱良學(xué), 田偉, 法鋒, 趙洪海, 王晶, 陳建 申請人:安徽太一通信科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
1
罗田县| 呼伦贝尔市| 沙湾县| 赤城县| 沙坪坝区| 桦川县| 满城县| 田阳县| 瑞安市| 宣化县| 迭部县| 三门峡市| 平潭县| 行唐县| 黎平县| 巨鹿县| 思茅市| 独山县| 建水县| 阿合奇县| 朔州市| 历史| 肃北| 南和县| 平和县| 大宁县| 绥江县| 鹤庆县| 黔西| 合山市| 乌拉特后旗| 来安县| 南溪县| 乐平市| 永登县| 牡丹江市| 长丰县| 高阳县| 镇赉县| 凤庆县| 本溪市|