一種電源輸出電壓調(diào)整電路的制作方法
【專利摘要】一種電源輸出電壓調(diào)整電路,包括單片機(jī)、連接于單片機(jī)的數(shù)字鍵盤以及電量檢測(cè)芯片、連接于有源低通濾波器輸出端的信號(hào)處理器、連接于信號(hào)處理器輸出端的電壓反饋電路,所述電壓反饋電路輸出端連接于電量檢測(cè)芯片的輸入端,所述電量檢測(cè)芯片的輸出端連接于單片機(jī)。通過數(shù)字鍵盤調(diào)整調(diào)整輸出電壓的設(shè)定值并輸入單片機(jī),單片機(jī)輸出一個(gè)占空比受控的方波信號(hào)經(jīng)有源低通濾波器轉(zhuǎn)換為電源輸出電壓的基準(zhǔn)值,其經(jīng)過信號(hào)處理器輸出電壓。如果實(shí)際輸出電壓與通過數(shù)字鍵盤輸入的設(shè)定值出現(xiàn)偏差,電量檢測(cè)芯片將實(shí)際電壓值反饋至單片機(jī),單片機(jī)控制調(diào)整方波信號(hào)的占空比,最終實(shí)現(xiàn)輸出電壓與設(shè)定電壓一致。
【專利說明】—種電源輸出電壓調(diào)整電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及電源【技術(shù)領(lǐng)域】,具體涉及一種電源輸出電壓調(diào)整電路。
【背景技術(shù)】
[0002]傳動(dòng)電源的輸出電壓基準(zhǔn)是通過電位器實(shí)現(xiàn)調(diào)整的,由于電位器為機(jī)械結(jié)構(gòu)器件,其壽命較短,損壞后無法精確調(diào)整輸出電壓。并且,傳動(dòng)電源的輸出電壓調(diào)整電路的電壓輸出值不受控,因此實(shí)際輸出值與調(diào)整值往往不相符,因此電壓輸出存在不精確的問題。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型為了克服以上技術(shù)的不足,提供了一種輸出電壓精確且受控的電源輸出電壓調(diào)整電路。
[0004]本實(shí)用新型克服其技術(shù)問題所采用的技術(shù)方案是:
[0005]本電源輸出電壓調(diào)整電路,包括單片機(jī)、連接于單片機(jī)的數(shù)字鍵盤以及電量檢測(cè)芯片、連接于有源低通濾波器輸出端的信號(hào)處理器、連接于信號(hào)處理器輸出端的電壓反饋電路,所述電壓反饋電路輸出端連接于電量檢測(cè)芯片的輸入端,所述電量檢測(cè)芯片的輸出端連接于單片機(jī)。
[0006]為了使單片機(jī)發(fā)出的方波信號(hào)電平幅值精確,所述有源同濾波器包括三極管;兩端分別連接于三極管發(fā)射極和集電極的穩(wěn)壓管;兩個(gè)相互串聯(lián)的電阻III以及電阻V ;三個(gè)相互串聯(lián)的電阻V1、電阻νπ以及電阻珊;運(yùn)放,所述相互串聯(lián)的電阻III以及電阻V兩端分別連接于三極管發(fā)射極和集電極,所述電阻III經(jīng)電阻II連接于電源,所述電阻V接地,所述相互串聯(lián)的電阻V1、電阻Vn以及電阻VDI—端連接于三極管集電極其另一端連接于運(yùn)放的同相輸入端,電容I分別連接于電阻VI和電阻VL電容II分別連接于電阻νπ和電阻珊,電容III分別連接于電阻VDI和運(yùn)放的同相輸入端,所述運(yùn)放的反相輸入端以及輸出端連接于信號(hào)處理器,所述三極管的基極經(jīng)電阻I連接于單片機(jī)。
[0007]本實(shí)用新型的有益效果是:通過數(shù)字鍵盤調(diào)整調(diào)整輸出電壓的設(shè)定值并輸入單片機(jī),單片機(jī)輸出一個(gè)占空比受控的方波信號(hào)經(jīng)有源低通濾波器轉(zhuǎn)換為電源輸出電壓的基準(zhǔn)值,其經(jīng)過信號(hào)處理器輸出電壓。信號(hào)處理器輸出的實(shí)際電壓值經(jīng)電壓反饋電路輸送到電量檢測(cè)芯片檢測(cè)其實(shí)際輸出電壓,如果實(shí)際輸出電壓與通過數(shù)字鍵盤輸入的設(shè)定值出現(xiàn)偏差,電量檢測(cè)芯片將實(shí)際電壓值反饋至單片機(jī),單片機(jī)控制調(diào)整方波信號(hào)的占空比,最終實(shí)現(xiàn)輸出電壓與設(shè)定電壓一致。因此輸出電壓由于閉環(huán)受控,因此輸出值精確,并且相對(duì)于傳統(tǒng)電位器調(diào)整,由于沒有機(jī)械結(jié)構(gòu)元器件因此其使用壽命長(zhǎng)。
【專利附圖】
【附圖說明】
[0008]圖1為本實(shí)用新型的結(jié)構(gòu)連接示意圖;
[0009]圖2為單片機(jī)與有源低通濾波器之間增加使電壓輸出精確提高帶載能力的電路結(jié)構(gòu)示意圖;[0010]圖中,1.電阻I 2.三極管3.穩(wěn)壓管4.電阻II 5.電阻III 6.電阻V 7.電阻VI
8.電阻VII 9.電阻VDI 10.電容I 11.電容II 12.電容III 13.運(yùn)放。
【具體實(shí)施方式】
[0011]下面結(jié)合附圖1、附圖2對(duì)本實(shí)用新型做進(jìn)一步說明。
[0012]如附圖1所示,本電源輸出電壓調(diào)整電路,包括單片機(jī)、連接于單片機(jī)的數(shù)字鍵盤以及電量檢測(cè)芯片、連接于有源低通濾波器輸出端的信號(hào)處理器、連接于信號(hào)處理器輸出端的電壓反饋電路,電壓反饋電路輸出端連接于電量檢測(cè)芯片的輸入端,電量檢測(cè)芯片的輸出端連接于單片機(jī)。通過數(shù)字鍵盤調(diào)整調(diào)整輸出電壓的設(shè)定值并輸入單片機(jī),單片機(jī)輸出一個(gè)占空比受控的方波信號(hào)經(jīng)有源低通濾波器轉(zhuǎn)換為電源輸出電壓的基準(zhǔn)值,其經(jīng)過信號(hào)處理器輸出電壓。信號(hào)處理器輸出的實(shí)際電壓值經(jīng)電壓反饋電路輸送到電量檢測(cè)芯片檢測(cè)其實(shí)際輸出電壓,如果實(shí)際輸出電壓與通過數(shù)字鍵盤輸入的設(shè)定值出現(xiàn)偏差,電量檢測(cè)芯片將實(shí)際電壓值反饋至單片機(jī),單片機(jī)控制調(diào)整方波信號(hào)的占空比,最終實(shí)現(xiàn)輸出電壓與設(shè)定電壓一致。因此輸出電壓由于閉環(huán)受控,因此輸出值精確,并且相對(duì)于傳統(tǒng)電位器調(diào)整,由于沒有機(jī)械結(jié)構(gòu)元器件因此其使用壽命長(zhǎng)。
[0013]單片機(jī)發(fā)出的方波信號(hào)電平的幅值不精確,因此容易造成誤差,如附圖2所示可在單片機(jī)和信號(hào)處理器之間增加如下有源低通濾波器電路,其包括三極管2 ;兩端分別連接于三極管2發(fā)射極和集電極的穩(wěn)壓管3;兩個(gè)相互串聯(lián)的電阻III 5以及電阻V 6;三個(gè)相互串聯(lián)的電阻VI 7、電阻VII 8以及電阻VDI 9 ;運(yùn)放13,相互串聯(lián)的電阻III 5以及電阻V6兩端分別連接于三極管2發(fā)射極和集電極,電阻III 5經(jīng)電阻II 4連接于電源,電阻V 6接地,相互串聯(lián)的電阻VI 7、電阻VII 8以及電阻VDI 9—端連接于三極管2集電極其另一端連接于運(yùn)放13的同相輸入端,電容I 10分別連接于電阻VI 7和電阻VII 8,電容II 11分別連接于電阻VII 8和電阻VDI 9,電容III 12分別連接于電阻VDI 9和運(yùn)放13的同相輸入端,運(yùn)放13的反相輸入端以及輸出端連接于信號(hào)處理器,三極管2的基極經(jīng)電阻I I連接于單片機(jī)。單片機(jī)發(fā)出的方波信號(hào)通過三極管2和穩(wěn)壓管3,使方波信號(hào)低電平為三極管2壓降,方波信號(hào)高電平為穩(wěn)壓管3的電壓,因此單片機(jī)發(fā)出的電平電壓幅值精確。相互串聯(lián)的電阻VI 7、電阻VII 8以及電阻珊9與其間連接的電容I 10、電容II 11、電容III 12構(gòu)成由三個(gè)阻容充放電路形成的三階低通無源濾波器,將方波信號(hào)轉(zhuǎn)換為模擬電壓信號(hào),由于三個(gè)阻容充放電路的阻抗較大,因此通過運(yùn)放13提高帶載能力,使其最終產(chǎn)生輸出電壓有效值的基準(zhǔn)電壓。
【權(quán)利要求】
1.一種電源輸出電壓調(diào)整電路,其特征在于:包括單片機(jī)、連接于單片機(jī)的數(shù)字鍵盤以及電量檢測(cè)芯片、連接于有源低通濾波器輸出端的信號(hào)處理器、連接于信號(hào)處理器輸出端的電壓反饋電路,所述電壓反饋電路輸出端連接于電量檢測(cè)芯片的輸入端,所述電量檢測(cè)芯片的輸出端連接于單片機(jī)。
2.根據(jù)權(quán)利要求1所述的電源輸出電壓調(diào)整電路,其特征在于:所述有源同濾波器包括三極管(2);兩端分別連接于三極管(2)發(fā)射極和集電極的穩(wěn)壓管(3);兩個(gè)相互串聯(lián)的電阻111(5)以及電阻V (6);三個(gè)相互串聯(lián)的電阻VK7)、電阻VD(S)以及電阻VDK9);運(yùn)放(13),所述相互串聯(lián)的電阻111(5)以及電阻V (6)兩端分別連接于三極管(2)發(fā)射極和集電極,所述電阻111(5)經(jīng)電阻II (4)連接于電源,所述電阻V (6)接地,所述相互串聯(lián)的電阻VK7)、電阻VD(S)以及電阻珊(9) 一端連接于三極管(2)集電極其另一端連接于運(yùn)放(13)的同相輸入端,電容I (10)分別連接于電阻VK7)和電阻ΥΠ(8),電容II (11)分別連接于電阻VII (8)和電阻VDI(9),電容III(12)分別連接于電阻VDI(9)和運(yùn)放(13)的同相輸入端,所述運(yùn)放(13)的反相輸入端以及輸出端連接于信號(hào)處理器,所述三極管(2)的基極經(jīng)電阻I(I)連接于單片機(jī)。
【文檔編號(hào)】G05F1/10GK203535525SQ201320690761
【公開日】2014年4月9日 申請(qǐng)日期:2013年11月5日 優(yōu)先權(quán)日:2013年11月5日
【發(fā)明者】王昌燁, 高存統(tǒng) 申請(qǐng)人:濟(jì)南諾頓科技有限公司