本申請(qǐng)涉及集成電路設(shè)計(jì),特別是涉及一種穩(wěn)壓電路。
背景技術(shù):
1、供電電源的性能伴隨著便攜式電子產(chǎn)品的廣泛應(yīng)用而要求越來(lái)越高。線性穩(wěn)壓電源作為重要的輸入電壓端管理模塊,因其低噪聲、低成本、快速的瞬態(tài)特征等特點(diǎn),廣泛應(yīng)用于芯片設(shè)計(jì)中。
2、現(xiàn)有技術(shù)中的典型的穩(wěn)壓電路,如圖1所示,電流i1經(jīng)過(guò)第九晶體管mn1、第十一晶體管mn3、七晶體管mp4、第八晶體管mp5流入負(fù)載單元120的輸出端,電流i2經(jīng)過(guò)第十晶體管mn2、第十二晶體管mn4流入負(fù)載單元120的輸出端,其中,第九晶體管mn1和第十一晶體管mn3構(gòu)成一對(duì)電流鏡、第七晶體管mp4和第八晶體管mp5構(gòu)成一對(duì)電流鏡、第十晶體管mn2和第十二晶體管mn4構(gòu)成一對(duì)電流鏡,其中,第九晶體管mn1和第十一晶體管mn3、第十晶體管mn2和第十二晶體管mn4構(gòu)成的電流鏡的比例均設(shè)為1:k;第七晶體管mp4和第八晶體管mp5構(gòu)成的電流鏡的比例設(shè)為1:1。當(dāng)未接入線損補(bǔ)償單元130時(shí),參考電壓vref=vfb、i1=i2、流經(jīng)第八晶體管mp5的電流為k×i1、流經(jīng)第十二晶體管mn4的電流為k×i2,則此時(shí)線性穩(wěn)壓器的輸出電壓voutpad=?vref×(1+r1?/r2)。在負(fù)載電流較大的情況下,此時(shí)實(shí)際的輸出電壓的表達(dá)式為:vout=voutpad-iout×rw。
3、上述穩(wěn)壓電路不但電路復(fù)雜,而且輸出電壓與輸入的參考電壓有關(guān),影響了輸出電壓的穩(wěn)定性。
技術(shù)實(shí)現(xiàn)思路
1、為了解決現(xiàn)有技術(shù)存在的不足,本申請(qǐng)的目的在于提供一種結(jié)構(gòu)簡(jiǎn)單、輸出穩(wěn)定性好穩(wěn)壓電路。
2、為實(shí)現(xiàn)上述目的,本申請(qǐng)?zhí)峁┮环N穩(wěn)壓電路,包括:第一晶體管、電平調(diào)整模塊、第一電流鏡電路,以及第二電流鏡電路,其中:
3、第一晶體管,源極與第二電流鏡電路的公共端連接,柵極與第二電流鏡電路的輸出端、電平調(diào)整模塊的一端連接,漏極被配置為穩(wěn)壓輸出端并與第一電流鏡電路的輸入端連接;
4、第一電流鏡電路,公共端與電平調(diào)整模塊的另一端連接并接地,輸出端與所述第二電流鏡電路的輸入端連接。
5、進(jìn)一步地,所述第二電流鏡電路,包括:
6、第二晶體管,源極與第三晶體管的源極以及第一晶體管的源極連接,漏極與第一電流鏡電路的輸出端連接,柵極與漏極、第一電流鏡輸出端連接;
7、第三晶體管,柵極與第二晶體管的柵極連接,漏極與電平調(diào)整模塊的另一端連接。
8、進(jìn)一步地,所述第一電流鏡電路,包括:
9、第四晶體管,源極與電平調(diào)整模塊的一端連接,漏極被配置為電壓輸出節(jié)點(diǎn)并與第一晶體管的漏極連接,柵極與漏極連接;
10、第五晶體管,源極與電平調(diào)整模塊的另一端連接,漏極與第二電流鏡電路的輸入端連接,柵極與所述第四晶體管的柵極連接。
11、進(jìn)一步地,
12、所述第一電流鏡電路,包括第四晶體管、第五晶體管;所述第二電流鏡電路,包括:第二晶體管、第三晶體管;
13、第四晶體管,源極與第五晶體管的源極、電平調(diào)整模塊的一端連接,漏極被配置為穩(wěn)壓輸出端并與第一晶體管的漏極連接,柵極與漏極連接;
14、第五晶體管,漏極與第二晶體管漏極連接,柵極與所述第四晶體管的柵極連接;
15、第二晶體管,源極與第三晶體管的源極以及第一晶體管的源極連接,漏極與第一電流鏡電路的輸出端連接,柵極與漏極、第五晶體管的漏極連接;第三晶體管,柵極與第二晶體管的柵極連接,漏極與電平調(diào)整模塊的另一端連接。
16、進(jìn)一步地,
17、在所述穩(wěn)壓輸出端與第四晶體管的漏極之間,還包括電壓調(diào)整模塊。
18、進(jìn)一步地,所述阻抗調(diào)整模塊,包括:阻抗、以及與所述阻抗串聯(lián)的可調(diào)阻抗。
19、進(jìn)一步地,所述阻抗,為電阻或晶體管。
20、更進(jìn)一步地,所述電平調(diào)整模塊,為電流源或電阻。
21、本申請(qǐng)的一種穩(wěn)壓電路與現(xiàn)有技術(shù)相比,具有如下有益效果:
22、本申請(qǐng)的穩(wěn)壓電路僅使用兩個(gè)電流鏡電路,電路結(jié)構(gòu)簡(jiǎn)單,成本低,能夠輸出穩(wěn)定的輸出電壓,穩(wěn)定性好。
23、本申請(qǐng)的其它特征和優(yōu)點(diǎn)將在隨后的說(shuō)明書中闡述,并且,部分地從說(shuō)明書中變得顯而易見,或者通過(guò)實(shí)施本申請(qǐng)而了解。
1.一種穩(wěn)壓電路,其特征在于,包括:第一晶體管、電平調(diào)整模塊、第一電流鏡電路,以及第二電流鏡電路,其中:
2.根據(jù)權(quán)利要求1所述的穩(wěn)壓電路,其特征在于,所述第二電流鏡電路包括:
3.根據(jù)權(quán)利要求1所述的穩(wěn)壓電路,其特征在于,所述第一電流鏡電路包括:
4.根據(jù)權(quán)利要求1所述的穩(wěn)壓電路,其特征在于,
5.根據(jù)權(quán)利要求4所述的穩(wěn)壓電路,其特征在于,在所述穩(wěn)壓輸出端與第四晶體管的漏極之間,還包括電壓調(diào)整模塊。
6.根據(jù)權(quán)利要求5所述的穩(wěn)壓電路,其特征在于,所述電壓調(diào)整模塊,包括:阻抗、以及與所述阻抗串聯(lián)的可調(diào)阻抗。
7.根據(jù)權(quán)利要求6所述的穩(wěn)壓電路,其特征在于,所述阻抗,為電阻或晶體管。
8.根據(jù)權(quán)利要求1-7任一項(xiàng)所述的穩(wěn)壓電路,其特征在于,所述電平調(diào)整模塊為電流源或電阻。